PL67209B1 - - Google Patents
Download PDFInfo
- Publication number
- PL67209B1 PL67209B1 PL139956A PL13995670A PL67209B1 PL 67209 B1 PL67209 B1 PL 67209B1 PL 139956 A PL139956 A PL 139956A PL 13995670 A PL13995670 A PL 13995670A PL 67209 B1 PL67209 B1 PL 67209B1
- Authority
- PL
- Poland
- Prior art keywords
- integrator
- resistor
- transistor
- voltage
- point
- Prior art date
Links
- 238000005282 brightening Methods 0.000 claims description 4
- 230000015572 biosynthetic process Effects 0.000 claims description 2
- 239000003990 capacitor Substances 0.000 description 5
- 230000000630 rising effect Effects 0.000 description 3
- 229920006395 saturated elastomer Polymers 0.000 description 2
- 101100029886 Caenorhabditis elegans lov-1 gene Proteins 0.000 description 1
- 230000003321 amplification Effects 0.000 description 1
- 230000001419 dependent effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 238000010894 electron beam technology Methods 0.000 description 1
- 238000005286 illumination Methods 0.000 description 1
- 230000001939 inductive effect Effects 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000003199 nucleic acid amplification method Methods 0.000 description 1
Description
Pierwszenstwo- Opublikowano: 30.XII.1972 67209 KI. 21e,13/32 MKP GOlr 13/32 IczytelniaT pKD 1 Urzedu PcW\tow«qo 1 filitiil iiw, t | Twórca wynalazku: Wieslaw Klembowski Wlasciciel patentu: Warszawskie Zaklady Radiowe, Warszawa (Polska) Uklad tranzystorowy do formowania napieciowych bramek rozjasniajacych 2 uzyskuje sie poprzez sumowanie przebiegu prosto¬ katnego z przebiegiem liniowo narastajacym na elementach biernych lub na wzmacniaczu opera¬ cyjnym z ujemnym sprzezeniem zwrotnym. Wada 3 zsumowania przebiegów na opornikach jest strata amplitudy wskutek podzielenia sie sygnalów wejsciowych, co prowadzi czesto do koniecznosci wzmocnienia zsumowanego sygnalu i rozbudowy ukladu. 10 iDrugi sposób zsumowania tych przebiegów przy pomocy wzmacniacza operacyjnego jest kosztow¬ ny, ze wzgledu na duza rozbudowe ukladu. Wada znanych rozwiazan jest to, ze przebieg liniowo na¬ rastajacy jest wytwarzany dodatkowo oprócz prze- 15 biegu piloksztaltnego podstawy czasu i musi byc odpowiednio zmieniane jego nachylenie przy zmia¬ nie zakresu podstawy czasu.Celem wynalazku jest znalezienie prostego roz- 20 wiazania ukladowego, które pozwala na jednoczes¬ ne wzmocnienie bramki prostokatnej oraz naloze¬ nie na nia przebiegu liniowo narastajacego o na¬ chyleniu zaleznym od zakresu podstawy czasu z minimalna strata amplitudy obu przebiegów. 25 Cel ten zostal osiagniety przez zastosowanie w ukladzie integratora napiecia liniowo narastajace¬ go z wtórnikiem emiterowym, a sterowanego za pomoca klucza tranzystorowego, dodatkowej diody Zenera, opornika dolaczonego do bazy wtórnika 30 emiterowego, oraz na niedolaczeniu pojemnosci calkujacej w postaci elementu dyskretnego. 1 Przedmiotem wynalazku jest uklad tranzystoro¬ wy do formowania bramek napieciowych rozjas¬ niajacych zlozonych z dwóch skladowych: sklado¬ wej prostokatnej i nalozonej na nia skladowej zmieniajacej sie liniowo w czasie. Przebieg napie¬ ciowy bramki rozjasniajacej podawany jest na elektrode sterujaca jasnosc w lampie elektrono¬ promieniowej.Uklad bedacy przedmiotem wynalazku znajduje zastosowanie we wskazniku P z cewka obrotowa, o wielu zakresach podstaw czasu, a stosujacy lam¬ pe elektronopromieniowa o odchylaniu elektromag¬ netycznym. Zobrazowanie radiolokacyjne na ekra¬ nie tego wskaznika P jest wytwarzane przez wy¬ wolanie piloksztaltnego pradu w cewce odchyla¬ jacej, oraz jednoczesny jej obrót dookola osi lam¬ py elektronopromieniowej wraz z podaniem sygna¬ lu radiolokacyjnego i bramki rozjasniajacej na elektrody sterujace lampe w jasnosci. Jezeli bram¬ ka rozjasniajaca ma ksztalt prostokatny, to wsku¬ tek róznicy predkosci plamki po okregu bliskim brzegu ekranu i okregu bliskim srodka ekranu, istnieje róznica jasnosci zobrazowania. Zobrazowa¬ nie blisko brzegu ekranu wskutek wiekszej pred¬ kosci obwodowej jest slabiej rozjasnione. Aby te¬ mu zapobiec stosuje sie bramki rozjasniajace o na¬ lozonej skladowej piloksztaltnej, zwiekszajacej jasnosc zobrazowania w sposób ciagly od srodka ekranu ku jego brzegowi.W znanych ukladach do formowania tych zlozo¬ nych, bramek rozjasniajacych, przebieg wyjsciowy 67 20967 209 3 Istota wynalazku polega na tym, ze w ukladzie wykorzystujacym integrator sterowany kluczem dwustanowym z wtórnikiem emiterowym, gdzie pojemnosc integratora stanowia pojemnosci roz¬ proszone ukladu, w szereg z dioda przez która za¬ silany jest z baterii opornik okreslajacy stala cza¬ su integratora, a którego "drugi koniec dolaczony jest do wspólnego dla kolektora klucza tranzysto¬ rowego i bazy wtórnika emiterowego, wlaczona jest dodatkowa dioda Zenera spolaryzowana zapo¬ rowo, oraz ze do tego punktu wspólnego dolaczo¬ ny jest opornik na którego drugi koniec podany jest przebieg piloksztaltny proporcjonalny do pra¬ du plynacego w cewce odchylajacej, dzieki czemu na wyjsciu ukladu uzyskuje sie bramke napiecio¬ wa rozjasniajaca o stalej skladowej prostokatnej i nalozonej na nia skladowej piloksztaltnej zmie¬ nianej wspólbieznie ze zmiana zakresu podstawy czasu. -'¦ Wykorzystanie ukladu integratora z wtórnikiem emiterowym przy zastosowaniu dodatkowych ele¬ mentów, pozwala na prosty i oszczedny sposób wzmocnienia bramki rozjasniajacej z jednoczesnym zsumowaniem z przebiegiem piloksztaltnym. Dzie¬ ki wprowadzeniu poprzez dodatkowy opornik przebiegu piloksztaltnego z wyjscia integratora wytwarzajacego przebieg odchylajacy na baze wtórnika emiterowego uzyskuje sie to, ze sklado¬ wa liniowa w sygnale wyjsciowym posiada auto¬ matycznie nachylenie proporcjonalne do nachyle¬ nia przebiegu odchylajacego, a amplituda tej skla¬ dowej jest stala.Uklad wedlug wynalazku nie wymaga zadnego elementu zmienianego zaleznie od zakresu podsta¬ wy czasu, jak równiez dodatkowego przebiegu pi¬ loksztaltnego, co stanowi o jego duzej prostocie i oszczednosci jesli chodzi o ilosc zastosowanych elementów.Przyklad ukladu wedlug wynalazku zostal po¬ kazany na rysunku, na którym fig. 1 przedstawia schemat ideowy ukladu, a fig. 2 uproszczone pr.ie- biegi napieciowe wystepujace w ukladzie wedlug wynalazku.Uklad wedlug wynalazku wykorzystuje integra¬ tor z wtórnikiem emiterowym T2 (bootstrap) w którym pojemnosc integratora stanowia pojem¬ nosci rozproszone ukladu, które ograniczaja szyb¬ kosc narastania przedniego zbocza przebiegu wyj¬ sciowego c. Do punktu 5 stanowiacego punkt wspól¬ ny dla kolektora klucza tranzystorowego Tl i bazy wtórnika emiterowego T2, dolaczony jest dodatko¬ wy opornik Rl. Kolektor tranzystora T2 zasilany jest wprost z baterii +E, natomiast opornik inte¬ gratora R2 wlaczony pomiedzy punkt 5 i punkt 3 wspólny dla diody Dl i kondensatora C jest zasi¬ lany z baterii +E, poprzez szeregowo polaczone: diode Dl oraz dodatkowa diode Zenera D2 spo¬ laryzowana zaporowo. Pomiedzy emiterem tranzy¬ stora T2 a masa ukladu, wlaczone sa szeregowo polaczone oporniki R3 i R4.Kondensator C stanowiacy zastepcze zródlo na¬ pieciowe w czasie cyklu pracy integratora wlaczony jest pomiedzy punkt 3 a punkt 6 wsólny dla opor¬ ników R3 i R4 stanowiacy jednoczesnie wyjscie ukladu. Natomiast tranzystor Tl, na którego baze podawany jest przebieg a sterujacy cyklem pracy integratora dolaczony jest emiterem do punktu 7, stanowiacego mase ukladu. Przebieg piloksztaltny 6 proporcjonalny do pradu w cewce odchylajacej podawany jest na koniec 2 opornika Rl. Dioda 5 Zenera D2 zabezpiecza przed nasyceniem w cza¬ sie cyklu pracy ukladu tranzystor T2, a opornik R3 sluzy jedynie do zwiekszania opornosci wejsciowej wtórnika emiterowego T2. Natomiast dolaczenie do punktu 5 dodatkowego opornika Rl pozwala na io uzyskanie wejscia sumacyjnego.Na wejscie 1 wedlug wynalazku podawane sa bramki prostokatne a zatykajace tranzystor Tl, bedacy w stanie ustalonym nasyconym. W stanie ustalonym, kiedy baza wtórnika emiterowego T2 15 jest zwarta poprzez nasycony tranzystor Tl do ma¬ sy, na wyjsciu 6 panuje potencjal zerowy, bez wzgledu na napiecie podawane na wejscie 2. Okres gdy Tl zostaje zatkany pod wplywem przebiegu a podawanego na wejscie 1 odpowiada okresowi pra- 20 cy integratora. Wtedy pojemnosci rozproszone wla¬ czone pomiedzy punkt 5 a mase ukladu sa ladowa¬ ne w przyblizeniu liniowo przez opornik R2, cze¬ mu odpowiada narastanie napiecia na wyjsciu 6 ukladu. Ze wzgledu na to, ze pojemnosci rozproszo- 25 ne sa zwykle bardzo male, mozna przyjac iz nara¬ stanie to jest skokowe.Przebieg z wyjscia 6 przenosi sie poprzez kon¬ densator C do punktu 3 i zatyka diode Dl. Ponie¬ waz w stanie ustalonym kondensator C laduje sie 30 do napiecia Uc = E — Uz, gdzie Uz — napiecie diody Zenera D2, to napiecie na wyjsciu 6 wzrosnie tylko o te wartosc. Przebieg napieciowy wprowa¬ dzony przez opornik Rl zostanie dodany do skla¬ dowej stalej Uc, gdyz jest wprowadzony na baze 35 tranzystora T2 o duzej opornosci wejsciowej. Zmie¬ niajac wartosc opornika Rl mozna zmienic ampli¬ tude skladowej piloksztaltnej w przebiegu wyjs¬ ciowym c. Ponowne pojawienie sie napiecia do¬ datniego na bazie Tl powoduje powrót ukladu do 40 stanu ustalonego, to jest spadek do zera napiecia na wyjsciu 6 i naladowanie sie kondensatora C do wartosci Uc. PL PL
Claims (1)
1. r i ^ "l^^ ^.^^i i i ''Jr**^ ^^^^ i ^ ^^ i i i^ FigZ PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL67209B1 true PL67209B1 (pl) | 1972-10-31 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US2770732A (en) | Transistor multivibrator circuit | |
| US4228366A (en) | Integrator circuit with limiter | |
| US3784844A (en) | Constant current circuit | |
| US2572080A (en) | Pulse width controlling relay system | |
| US3694748A (en) | Peak-to-peak detector | |
| US2954532A (en) | Saturable reactor timed multivibrator | |
| US3521082A (en) | Linear/log time ramp generator | |
| US3562557A (en) | Complementary transistor circuit for driving an output terminal from one voltage level to another, including transistor coupling means between complementary transistors | |
| US3117308A (en) | Control system | |
| GB1482553A (en) | Television field deflection circuit | |
| US4188567A (en) | Constant-current vertical amplifier | |
| PL67209B1 (pl) | ||
| US2988709A (en) | Transistorized blocking oscillator for telemetering circuits | |
| US2984788A (en) | Sweep circuit | |
| GB1288305A (pl) | ||
| US4596956A (en) | Current amplifiers | |
| US3566301A (en) | Multivibrator with linearly variable voltage controlled duty cycle | |
| US2944166A (en) | Bistable trigger circuit | |
| NL8301714A (nl) | Driehoekgenerator. | |
| US3198963A (en) | Electronic circuit for generating linear time-base waveforms | |
| US3870906A (en) | Ramp/hold circuit | |
| US3654494A (en) | Capacitor type timing circuit utilizing energized voltage comparator | |
| US3178583A (en) | Transistor voltage comparator circuit | |
| US3465171A (en) | Signal limiting apparatus | |
| US2841710A (en) | Method and means for pulse width discrimination |