PL66195B1 - - Google Patents
Download PDFInfo
- Publication number
- PL66195B1 PL66195B1 PL142245A PL14224570A PL66195B1 PL 66195 B1 PL66195 B1 PL 66195B1 PL 142245 A PL142245 A PL 142245A PL 14224570 A PL14224570 A PL 14224570A PL 66195 B1 PL66195 B1 PL 66195B1
- Authority
- PL
- Poland
- Prior art keywords
- output
- input
- function
- zero
- sequence
- Prior art date
Links
- AZFKQCNGMSSWDS-UHFFFAOYSA-N MCPA-thioethyl Chemical compound CCSC(=O)COC1=CC=C(Cl)C=C1C AZFKQCNGMSSWDS-UHFFFAOYSA-N 0.000 claims description 9
- 125000004122 cyclic group Chemical group 0.000 description 3
- 244000089409 Erythrina poeppigiana Species 0.000 description 2
- 235000009776 Rathbunia alamosensis Nutrition 0.000 description 2
- 230000003111 delayed effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 10.X.1972 66195 KI. 42m4,7/22 MKP G06g 7/22 "czytelni^ aju Patentowego Rzew Wspóltwórcy wynalazku: Wieslaw Klembowski, Józef Bielski Wlasciciel patentu: Przemyslowy Instytut Telekomunikacji, Warszawa (Polska) Uklad kodowo-impulsowy do generacji przyblizonej wartosci funkcji kolowej z ciagu impulsów zerojedynkowych Przedmiotem wynalazku jest uklad kodowo- -impulsowy do generacji przyblizonej wartosci funkcji kolowej z ciagu impulsów zerojedynko¬ wych, stanowiacych przyrosty kata bedacego argu¬ mentem danej funkcji kolowej.Uklad bedacy przedmiotem wynalazku moze znalezc zastosowanie w przelicznikach wspólrzed¬ nych biegunowych na wspólrzedne prostokatne oraz przy generacji cyfrowej podstawy czasu we wskazniku radiolokacyjnym typu P. Znane uklady generacji przyblizonej wartosci funkcji kolowych na przyklad sinus i cosinus opieraja sie o zasade rozwiazywania równan rózniczkowych przy pomocy integratorów. Wykorzystuja one zaleznosci calkowe pomiedzy funkcjami sinus i cosinus: j cosada — sina, J sina da = —cosa Powszechnie stosowanym ukladem jest uklad dwóch integratorów cyfrowych realizujacy powyz¬ sze zaleznosci, którego wielkoscia wejsciowa jest ciag impulsów zerojedynkowych reprezentujacych przyrost kata a. Ten znany uklad jest realizowany jako uklad zawierajacy dwa liczniki binarne zlicza¬ jace impulsy wyjsciowe z binarnych modulatorów czestotliwosci powtarzania impulsów. Stany cyfrowe liczników stanowiace przyblizone wartosci funkcji sinus i cosinus steruja binarne modulatory czestotli¬ wosci, przy czym licznik zawierajacy wartosc fiunikcji sinus steruje modulator, którego impulsy wyjsciowe zlicza licznik zawierajacy wartosc funkcji cosinus.Analogicznie jest sterowany drugi modulator przez 10 15 20 25 3)0 2 licznik wartosci cosinus. Sygnal wejsciowy w po¬ staci oiagu impulsów zerojedynkowych o czestotli¬ wosci proporcjonalnej do predkosci katowej poda¬ wany jest równolegle na wejscia obu binarnych modulatorów czestotliwosci. Ciag impulsów na wyjsciu modulatorów jest uzyskiwany poprzez podzielenie binarne czestotliwosci ciagu wejsciwego, a niastepnie zsumowanie ciagów o czestotliwosciach zmniejszanych binarnie z wagami zero lub jeden, zadanymi przez stany przerzutaików liczników zawierajacych przyblizone wartosci funkcji sinus i cosinus.Wada tego znanego ukladu generacji funkcji kolowych jest ograniczenie rodzaji funkcji gene¬ rowanych tylko do sinusa i cosinusa oraz znaczna rozbudowa ukladu w przypadku gdy potrzebna jest generacja wartosci tylko jednej funkcji.Celem wynalazku jest wytworzenie wielkosci cyfrowej binarnej aproksymujacej chwilowa war¬ tosc zadanej funkcji cyklicznej na podstawie ciagu impulsów binarnych o czestotliwosci proporcjonal¬ nej do predkosci katowej.Zadaniem wynalazku jest zbudowanie ukladu mozliwie malej liczby funktorów logicznych przy zadanej dokladnosci aproksymacji funkcji kolowej.Cel ten zostal osiagniety przez to, ze do generacji przyblizonej wartosci funkcji kolowej z ciagu impulsów zerojedynkowych okreslajacych przyrosty kata bedacego argumentem danej funkcji kolowej, wykorzystany jest jako akumulator licznik binar- 661953 66195 4 ny, przy czym pomiedzy wyjsciami stanowiacymi wyjscia przerzutników rejestru przesuwnego a wejsciem sygnalowym tego rejestru wlaczony jest uklad logiczny realizujacy minimalne wyraze¬ nie okreslone na funikcji zerojedyinkowej cyklicznej, której jedynki stanowia przyrosty aproksymowanej funkcji kolowej. Natomiast do wyjscia ostatniego przerzutnika rejestru dolaczone jest jedno z wejsc ukladu iloczynu logicznego, którego drugie wejscie dolaczone jest do wyjscia ukladu opóznienia, pod¬ czas gdy wejscie ukladu opóznienia dplaczone jest do wejscia impulsów przesuwajacych rejestru, przy czym do wyjscia ukladu iloczynu dolaczone jest wejscie licznika binarnego, którego stany cyfrowe stanowia przyblizona wartosc chwilowa aproksy¬ mowanej funkcji kolowej.Przyklad wykonania wynalazku jest przedsta¬ wiony na zalaczonym rysunku w postaci schematu blokowego.Zasadniczymi elementami ukladu wedlug wyna¬ lazku jest rejestr przesuwny R z ukladem sprze¬ zenia zwrotnego F oraz uklad iloczynu logicznego I, z którego impulsy wyjsciowe sa zliczane przez licznik binarny L.Ciag a impulsów zerojedynkowych bedacych przyrostami wartosci kata jest podawany na wejs¬ cie 1 sygnalu przesuwania informacji w rejestrze R oraz na wejscie ukladu opóznienia T. Pod wply¬ wem impulsu z ciagu a stany przerzutników w rejestrze R zostaja przesuniete w strone wyjscia 4, a do pierwszego przerzutnika rejestru poprzez wejscie 3 zostaje wpisana wartosc zero lub jeden.Sygnal e wpisywany po kazdym impulsie ciagu a do pierwszego przerzutnika jest wytwarzany w sieci logicznej ukladu F bedacej galezia sprze¬ zenia zwrotnego rejestru R. Sygnal e zalezy od stanu rejestru R poprzedzajacego impuls ciagu a.Maksymalna dlugosc kodu zerojedynkowego cy¬ klicznego na wyjsciu 4 ostatniego przerzutnika rejestru R wynosi 2m—1, gdzie m — ilosc prze¬ rzutników w rejestrze. Na wyjsciu ukladu logicz¬ nego I pokazuje sie opózniony impuls ciagu a 5 tylko wtedy, gdy spowodowal, ze na wyjsciu 4 rejestru R pokazal sie stan jeden. Natomiast gdy na wyjsciu 4 jest stan zero, impuls ciagu a nie jest zliczany przez licznik binarny L. Poniewaz na wyjsciu 4 ciag zerojedynkowy jest ciagiem przy- io rostów aproksymowanej funkcji kolowej, stan licznika L jest przyblizona wartoscia zadanej funkcji kolowej. Ze wzgledu na wlasnosci funkcji kolowych wygodnie jest stosowac sprzezenie zwrot¬ ne rejestru zapewniajace aproksymacje funkcji 15 w jednej cwiartce plaszczyzny. PL PL
Claims (1)
1. Zastrzezenie patentowe Uklad kodowo-impiulsowy do generacji przybli¬ zonej wartosci funkcji kolowej z ciagu impulsów 20 zerojedynkowych okreslajacych przyrosty kata bedacego argumentem danej funkcji kolowej wyko¬ rzystujacy jako akumulator licznik binarny, zna¬ mienny tym, ze pomiedzy wyjsciem (2) stanowia¬ cym wyjscia przerzutników rejestru (R) a wejsciem 25 sygnalowym (3) tego rejestru wlaczony jest uklad logiczny (F) realizujacy minimalne wyrazenie okreslone na funkcji zerojedynkowej cyklicznej, której jedynki stanowia przyrosty aproksymowanej funkcji kolowej, podczas gdy do wyjscia (4) rejest- 30 ru (R) dolaczone jest jedno z wejsc ukladu iloczy¬ nu logicznego (I), którego drugie wejscie dolaczone jest do wyjscia (5) ukladu opóznienia (T), przy czym wejscie ukladu opóznienia (T) dolaczone jest do wejscia impulsów przesuwnych (1) rejestru (R) 35 natomiast do wyjscia (6) ukladu iloczynu (I) dola¬ czone jest wejscie licznika binarnego (L), którego stany cyfrowe stanowia przyblizona wartosc chwilo¬ wa aproksymowanej funkcji kolowej. m a e \ o » \ f 3 J — —*i 1 7 1 1* A ! / C ¦ 1 / i -CH-C \L ' Cena zl 10,— RZG — 1588/72 185 szt. A4 PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL66195B1 true PL66195B1 (pl) | 1972-06-30 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3838414A (en) | Digital wave synthesizer | |
| US3548328A (en) | Digital fm discriminator | |
| US3521185A (en) | Generation of binomially disturbed pseudo-random electrical signals | |
| US3689750A (en) | Phase-independent digital correlator for use in radar systems | |
| US3648182A (en) | Device for converting two magnitudes into a number of pulses proportional to the integral of their product | |
| PL66195B1 (pl) | ||
| US3482132A (en) | Logical network | |
| US3316503A (en) | Digital phase-modulated generator | |
| US3636337A (en) | Digital signal generator for generating a digitized sinusoidal wave | |
| RU193623U1 (ru) | Согласованный фильтр | |
| US3885134A (en) | Binary-to-percent converter | |
| US3590231A (en) | Digital signal generator using digital differential analyzer techniques | |
| US3778814A (en) | Waveform synthesizer | |
| US3078451A (en) | Digital time modulator | |
| US3521038A (en) | Computer apparatus for multiplying two or more analog quantities and providing a digital output | |
| US3474236A (en) | Bidirectional binary rate multiplier | |
| US4965817A (en) | Device for the measurement of an event | |
| US3862407A (en) | Decimal to binary converter | |
| Schmid | An operational hybrid computing system provides analog-type computation with digital elements | |
| US3327228A (en) | Converters | |
| US3022949A (en) | Difunction computing elements | |
| SU763903A1 (ru) | Устройство дл вычислени экспоненциальной и логарифмической функций | |
| SU922740A1 (ru) | Частотно-импульсное множительно-делительное устройство | |
| US3857102A (en) | Pulse counter | |
| Meyer et al. | An operational-digital feedback divider |