PL65430B1 - - Google Patents
Download PDFInfo
- Publication number
- PL65430B1 PL65430B1 PL141339A PL14133970A PL65430B1 PL 65430 B1 PL65430 B1 PL 65430B1 PL 141339 A PL141339 A PL 141339A PL 14133970 A PL14133970 A PL 14133970A PL 65430 B1 PL65430 B1 PL 65430B1
- Authority
- PL
- Poland
- Prior art keywords
- register
- flip
- transistor
- pulse
- pdn
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 5
- 230000008878 coupling Effects 0.000 description 5
- 238000010168 coupling process Methods 0.000 description 5
- 238000005859 coupling reaction Methods 0.000 description 5
- 238000010276 construction Methods 0.000 description 3
- 238000005516 engineering process Methods 0.000 description 1
- 239000012634 fragment Substances 0.000 description 1
- 238000000034 method Methods 0.000 description 1
- 238000010278 pulse charging Methods 0.000 description 1
- 239000004065 semiconductor Substances 0.000 description 1
- 230000001052 transient effect Effects 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 13.VI.1970 (P 141 339) 10.X.1972 65430 KI. 42t2,19/00 MKP Gile 19/00 •IBLIOTEtA iOT€«AJ[ Twórca wynalazku: Jerzy Franczak Wlasciciel patentu: Instytut Elektrotechniki, Warszawa (Polska) Rejestr przesuwajacy jednotaktowy Przedmiotem wynalazku jest rejestr przesuwajacy jed¬ notaktowy o ukladzie typu potencjalowo^impulsowego z niesymetrycznym torem sprzezen przerzutników bista- bilnych.Znane uklady jednotaktowych rejestrów przesuwaja¬ cych z niesymetrycznym torem sprzezen przerzutników, wykonane w technice tranzystorowej, posiadaja w torze sprzezen po dwa tranzystorowe elementy rózniczkujace, polaczone szeregowo. Pierwszy z tych elementów sluzy do zapamietywania informacji o zmianie stanu przerzut- nika pod wplywem taktujacego impulsu przesuwajacego np. ze stanu „1" na stan „0", drugi sluzy do wpisywania tej informacji do nastepnego ogniwa rejestru, po ustaniu dzialania taktujacego impulsu przesuwajacego.Impulsy generowane przy tym przez uklad sprzegajacy dzialaja na przerzutnik nastepnego stopnia rejestru w kierunku wlaczenia wejsciowego tranzystora przerzutni- ka, uprzednio wylaczonego przez taktowy impuls prze¬ suwajacy. Uklad stopnia podstawowego takiego rejestru, prócz elektronicznych elementów biernych, sklada sie co najmniej z czterech tranzystorów.Zasadnicza wada tego rozwiazania jest zbyt duza ilosc elementów elektronicznych, zwlaszcza tranzystorów, wy¬ magana do budowy stopnia podstawowego rejestru, któ¬ rej nie uzasadniaja uzyskiwane wlasnosci i parametry urzadzenia. Prowadzi to do nadmiernej rozbudowy ukla¬ du elektronicznego rejestru i obniza jego parametry nie¬ zawodnosciowe. Poza tym niekorzystna ceche stanowi sposób wyzwalania przerzutników ogniw przez impulsy generowane w torze sprzezen, które oddzialywuja w kie- 10 15 20 25 30 runku wlaczenia wejsciowych tranzystorów przerzutni¬ ków, co obniza maksymalna dopuszczalna czestotliwosc przesuwania informacji w rejestrze.Celem wynalazku jest unikniecie wymienionych wad, w szczególnosci uproszczenie konstrukcji stopnia pod¬ stawowego rejestru i podwyzszenie czestotliwosci prze¬ suwania informacji w rejestrze.Istota wynalazku polega na zastosowaniu ukladu sprzegajacego przerzutniki kolejnych stopni rejestru, za¬ wierajacego tranzystorowy element rózniczkujacy i sze¬ regowy oibwód utworzony z opornika i kondensatora, lub tylko kondensatora. Obwód ten przylaczony jest do bazy wejsciowego tranzystora przerzutnika nastepnego stopnia tak, ze dzialanie impulsu generowanego przez uklad sprzegajacy jest przeciwstawne do dzialania taktujacego impulsu przesuwajacego. Dzieki temu impuls przenoszo¬ ny torem sprzezen dziala w kierunku wylaczania wej¬ sciowego tranzystora przerzutnika w ogniwie rejestru.Wynalazek zapewnia, obok unikniecia wymienionych wyzej wad znanych ukladów, uproszczenie budowy pod¬ stawowego stopnia rejestru tak, iz do jego budowy wy¬ starcza trzy tranzystory. Obniza to pobór mocy podsta¬ wowego stopnia rejestru o okolo 30% i koszt budowy o okolo 25%. Niezaleznie od tego zmniejszenie liczby ele¬ mentów pólprzewodnikowych w rejestrze powoduje pod¬ niesienie niezawodnosci jego dzialania.Wynalazek zostanie blizej objasniony na przykladzie wykonania przedstawionym na rysunku, który pokazuje trzy-stopniowy fragment rejestru przesuwajacego. Sto^ pien „n" tego rejestru sklada sie z przerzutnika bistabil- 6543065430 nego PDn i jednotorowego ukladu sprzegajacego, który tworza tranzystorowy element rózniczkujacy TERn i ob¬ wód szeregowy OSn. Przerzutnik PDn ma dwa wejscia: wejscie taktowych impulsów przesuwajacych Wej TIP i wejscie Wej Sn sprzegajace ten stopien ze stopniem „n-1".Uklad sprzegajacy stopnia „n" laczy przerzutnik PDn z wejsciem przerzutnika PDn+1 stopnia „n+1" rejestru.Dzialanie taktowego impulsu przesuwajacego powoduje przesuniecie hitu informacji z przerzutnika PDn-1 do PDn, jednoczesnie hitu z PDn do PDn+1 itd. Przykla¬ dowo zakladamy, ze dzialanie taktowego impulsu prze¬ suwajacego ustawia przerzutniki PD rejestru w stanie „0", a uklad sprzegajacy kazdego stopnia rejestru umo¬ zliwia przejsciowe zapamietanie „1" w czasie dzialania taktowego impulsu przesuwajacego i jest tak zbudowany, ze reaguje na zmiane stanu przerzutnika z „1" na „0", posredniczac w propagacji „1" w rejestrze. Jesli przed nadejsciem taktowego impulsu przesuwajacego wyjscie Wyj Sn przerzutnika PDn znajdowalo sie w stanie „1", to dzialanie taktowego impulsu przesuwajacego powodu¬ je, ze na czas jego trwania Wyj Sn zmieni stan na „0", co pobudzi TERn do generacji impulsu napiecia ladu¬ jacego kondensator C obwodu OSn.Impuls z wyjscia TERn trwa nie krócej niz taktowy impuls przesuwajacy a jego ustanie powoduje skokowa zmiane napiecia na zaciskach wyjsciowych OSn — pola¬ czonych z Wej Sn+1, wylaczajac tranzystor wejsciowy przerzutnika PDn+1 i w rezultacie ustawiajac ten prze¬ rzutnik tak, ze na jego wyjsciu Wyj Sn+1 [pojawi sie stan „1". W chwili zakonczenia dzialania taktowego im¬ pulsu przesuwajacego przerzutnik PDn gotowy jest do przyjecia impulsu z Wyj OSN-1 stopnia „n-1" za po- 5 srednictwem Wej Sn w przypadku, gdy Wyj Sn-1 prze¬ rzutnika PDn-1 znajdowalo-sie w stanie „1" przed na¬ dejsciem taktowego impulsu przesuwajacego.Propagacje stanu „0" w rejestrze zapewniaja taktowe impulsy przesuwajace. Jesli przed nadejsciem taktowego 10 impulsu przesuwajacego wyjscie Wyj Sn-1 przerzutnika PDn-1 znajdowalo sie w stanie „0", to po zakonczeniu dzialania taktowego impulsu przesuwajacego stan prze¬ rzutnika PDn pozostaje taki jak w czasie dzialania tak¬ towego impulsu przesuwajacego, to znaczy „0", gdyz w 15 tym przypadku uklad sprzegajacy stopnia „n-1" nie jest pobudzony do generacji impulsu napiecia ladujacego po¬ jemnosc C obwodu OSn-1. 20 PL
Claims (1)
1. Zastrzezenie patentowe Rejestr przesuwajacy jednotaktowy o ukladzie typu potencjalowo-impulsowego z niesymetrycznym torem sprzezen tranzystorowych przerzutników bistabilnych, 25 znamienny tym, ze sprzezenie miedzy przerzutnikami ko¬ lejnych stopni podstawowych zawiera tranzystorowy ele¬ ment rózniczkujacy (TER), kondensator (C) i opornik (R), lub tranzystorowy element rózniczkujacy (TER) i kondensator (C), polaczone szeregowo.KI. 42t2, 19/00 65430 MKP Gile 19/00 I OS M TERn*i PD n*i < 05n < TEPn PD; Myj 05 n*i P C C\ • J /?'/ A/e/' T/P I //ej J n*t "W 05* 1 % 5n /Je/ T/P te'h 5* 05n-1 TEP 1 Hw05»-f~T~ P C 5, PD n-t Uei T/P | tfe/ 5n-l (n<<) rejestru Ogww n rejestru 0qi7MO rejestru PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL65430B1 true PL65430B1 (pl) | 1972-02-29 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3894247A (en) | Circuit for initalizing logic following power turn on | |
| US3609569A (en) | Logic system | |
| JPH0879043A (ja) | セルフ・リセット論理回路 | |
| US3051855A (en) | Self-correcting ring counter | |
| US4656368A (en) | High speed master-slave flip-flop | |
| US3663837A (en) | Tri-stable state circuitry for digital computers | |
| GB1296363A (pl) | ||
| US4607173A (en) | Dual-clock edge triggered flip-flop circuits | |
| US3471789A (en) | Single pulse switch logic circuit | |
| JPS61262314A (ja) | Cmos技術による静的双安定フリツプフロツプ回路 | |
| JPS5522217A (en) | Reset circuit | |
| US3504200A (en) | Synchronizing circuit | |
| US3732442A (en) | Electrical timing device | |
| PL65430B1 (pl) | ||
| US3384766A (en) | Bistable logic circuit | |
| US4633098A (en) | Flip-flop circuit with built-in enable function | |
| US3836859A (en) | Control circuit for preventing the response of a programmed controller to simultaneously generated control signals | |
| US3388265A (en) | Coupling circuit | |
| US3071700A (en) | Sequential pulse transfer circuit | |
| US3258614A (en) | Shift register employing an energy storage means for each four-layer diode in each stage | |
| US3059127A (en) | Reactance logical circuits with a plurality of grouped inputs | |
| US3035188A (en) | Transistor type impulse relay | |
| US3169198A (en) | Tunnel diode systems for pulse logic | |
| US3270210A (en) | Electronic stepping switch arrangement | |
| US4804864A (en) | Multiphase CMOS toggle flip-flop |