PL62984B1 - - Google Patents
Download PDFInfo
- Publication number
- PL62984B1 PL62984B1 PL133151A PL13315169A PL62984B1 PL 62984 B1 PL62984 B1 PL 62984B1 PL 133151 A PL133151 A PL 133151A PL 13315169 A PL13315169 A PL 13315169A PL 62984 B1 PL62984 B1 PL 62984B1
- Authority
- PL
- Poland
- Prior art keywords
- code
- information
- decade
- memory
- parallel
- Prior art date
Links
- 230000015654 memory Effects 0.000 claims description 30
- AZFKQCNGMSSWDS-UHFFFAOYSA-N MCPA-thioethyl Chemical group CCSC(=O)COC1=CC=C(Cl)C=C1C AZFKQCNGMSSWDS-UHFFFAOYSA-N 0.000 claims 1
- 238000006243 chemical reaction Methods 0.000 description 3
- 238000005259 measurement Methods 0.000 description 3
- 238000010276 construction Methods 0.000 description 2
- 238000010586 diagram Methods 0.000 description 1
Description
Opublikowano: 31Y.1971 62984 KI. 21aS 36/20 MKP H 03 k, 13/243 UKD Twórca wynalazku: Kazimierz Tabaka Wlasciciel patentu: Instytut Tele- i Radiotechniczny, Warszawa (Polska) Pamiec liczaca Wynalazek dotyczy pamieci liczacej z generato¬ rem trzech impulsów, sluzacej do zapamietywania informacji wprowadzonej do pamieci w kodzie dwójkowo-dziesietnym 1248 + 3 oraz zamiany tego kodu na kod dwójkowo-dziesietny 1248 lub odwrotnie — przyjmowania informacji w kodzie 1248 i zamiany tego kodu na kod 1248 + 3.Znane uklady elektroniczne sluzace do zapamie¬ tywania informacji cyfrowej, wprowadzanej w ko¬ dzie dwójkowo-dziesietnym o wagach 1248+3 oraz przekazania tej informacji do dalszych ukladów w kodzie dwójkowo-dziesietnym o wa¬ gach 1248, zawieraja oprócz pamieci specjalny uklad, nazywany równiez deszyfratorem lub reszy- fratorem, tlumaczacy kod 1248+ 3 na kod 1248.Do budowy pamieci elektronicznych wykorzy¬ stywane sa rózne podzespoly, np. zespoly ferro- tranzystorowe, tasmy i bebny magnetyczne itp. oraz przerzutniki. Te ostatnie sa stosowane zwla¬ szcza do budowy pamieci w urzadzeniach pomia¬ rowo-kontrolnych, w których zachodzi potrzeba zapamietywania informacji cyfrowej na krótki okres czasu, np. na okres od ulamków sekundy do kilku sekund, w którym urzadzenie dokonuje nowego pomiaru. Po skonczonym pomiarze wynik zostaje wpisany do pamieci w bardzo krótkim czasie, np. jednej mikrosekundy, i jest wskazywa¬ ny przez urzadzenie operatorowi oraz dodatkowo rejestrowany za pomoca urzadzen rejestrujacych, takich jak drukarki cyfrowe, perforatory tasm itp.Znane sa równiez urzadzenia cyfrowe, w któ¬ rych pamieci takiej nie zastosowano w gotowym rozwiazaniu firmowym i uzytkownik kompletujacy wiekszy zestaw urzadzen musi pamiec zbudowac. 5 W przypadku gdy informacja cyfrowa zapisana jest w kodzie dwójkowo-dziesietnym o wagach 1248 + 3, a urzadzenie odbierajace te informacje posiada wejscie w kodzie dwójkowo-dziesietnym o wagach 1248 lub odwrotnie — informacja za- 10 pisana jest w kodzie dwójkowo dziesietnym o wagach 1248, a urzadzenie odbierajace posiada wejscie w kodzie dwójkowo-dziesietnym o wa¬ gach 1248 + 3 oraz zachodzi potrzeba zapamiety¬ wania informacji — niezbedne jest budowanie 15 ukladów tlumaczacych kod wejsciowy na kod wyjsciowy niezaleznie od zespolów pamieci.Koniecznosc budowania ukladów tlumaczacych rozbudowuje cale urzadzenie, zwiekszajac koszty i zmniejszajac niezawodnosc pracy. 20 Celem wynalazku jest usuniecie tych niedogod¬ nosci oraz unikniecie zbednego nakladu srodków technicznych do realizacji ukladów tlumaczacych.Aby cel ten osiagnac, podjeto opracowanie pa- 25 mieci, która sluzy jednoczesnie do zapamietywa¬ nia i zamiany kodu 1248 + 3 na kod 1248 lub odwrotnie. Cel ten wedlug wynalazku osiagnieto przez to, ze przerzutniki pamieci, sluzace do za¬ pamietywania informacji jednej dekady, odpo- so wiednio polaczono miedzy soba. 62 98462 984 Istota wynalazku polega na tym, ze wszystkie zespoly pamieci dekadowych wykonane sa w po¬ staci znanych czterobitowych liczników binarnych, które swymi wejsciami liczacymi polaczone sa równolegle do wyjscia generatora \generujacego trzy impulsy po zakonczeniu impulsu wpisujacego, przy czym czterobitowe liczniki binarne przeka¬ zujace informacje w obrebie jednej dekady po¬ laczone sa w licznik dodajacy dla zamiany kodu 1248 na kod 1248 + 3 lub w licznik odejmujacy dla zamiany kodu 1248 + 3 na kod 1248. Umoz¬ liwia to dodawanie lub odjecie trzech impulsów równolegle we wszystkich dekadach w zaleznosci od rodzaju zamienianego kodu i jest równoznacz¬ ne dodaniu lub odjeciu liczby 3 we wszystkich cyfrach dziesietnych informacji kodowanej dwój¬ kowe.Uklad zbudowany wedlug wynalazku w przy¬ kladowym wykonaniu przedstawiono na rysunku.,Na fig. 1 pokazano uklad blokowy, na fig. 2 pa¬ miec liczaca dla jednej dekady do zamiany kodu 1248 + 3 na kod 1248, a na fig. 3 przedstawiono pamiec liczaca dla jednej dekady do zamiany kodu 1248 na kod 1248 + 3.Jak uwidoczniono na fig. 1, informacja wejscio¬ wa lwe ze zródla informacji I doprowadzana jest czteroprzewodowo dla kazdej dekady do bloku III ukladów wpisywania UPj — UPn i dalej do bloku V pamieci liczacych PLj — PLn. Kazda dekadowa pamiec liczaca PLt— PLn kasowana jest impul¬ sem kasujacym IV, a nastepnie impulsem II do kazdej pamieci PL wpisana jest informacja wej¬ sciowa Iwe poprzez uklady UP. Po zakonczeniu impulsu II pobudzony zostaje generator Gs, wy¬ twarzajacy grupe trzech impulsów VI, które dopro¬ wadzone sa równolegle do wszystkich pamieci li¬ czacych PL. Jesli informacja wejsciowa Iwe za¬ kodowana jest w kodzie 1248 + 3, to wówczas grupa trzech impulsów jest odejmowana w kaz¬ dej pamieci dekadowej PLX —PLn od stanu wpi¬ sanego. W ten sposób za pomoca ukladu wedlug wynalazku otrzymuje sie zamiane kodu informa¬ cji wejsciowej Iwe z 1248 + 3 na informacje wyj¬ sciowa IWy w kodzie 1248.Jesli informacja wejsciowa Iwe zakodowana jest w kodzie 1248 i dokonuje sie zamiany na infor¬ macje zakodowana w kodzie 1248 + 3, to wów¬ czas pamiec liczaca kazdej dekady polaczona jest w uklad dodajacy i po wpisaniu informacji Iwe do pamieci liczacych PLj — PLn doprowadzone sa trzy impulsy z generatora G3 sa dodawane do stanu wpisanego i tym sposobem informacja wyj¬ sciowa IWy zakodowana bedzie w kodzie 1248 + 3.Na fig. 2 uwidoczniono pamiec liczaca dla jed¬ nej dekady, sluzaca do zamiany kodu 1248 + 3 na kod 1248. Informacja wejsciowa Iwe wpisywana jest do pamieci liczacej V (PL) impulsem II po uprzednim skasowaniu impulsem IV. Po zakon¬ czeniu impulsu wpisujacego II do wejscia licza- 5 cego pamieci V doprowadzone sa trzy impulsy VI.Pamiec liczaca V zbudowana jest z czterech prze- rzutników Px — P4 polaczonych * w licznik binar¬ ny w ten sposób, ze do wejscia liczacego kazdego nastepnego przerzutnika doprowadzony jest syg- io nal z tego wyjscia poprzedniego przerzutnika, któ¬ ry osiaga stan logiczny I po skasowaniu pamieci, tzn. wedlug fig. 2 z dolnych wyjsc przerzutników.Informacja wyjsciowa wyprowadzona jest z tych wyjsc przerzutników, które po skasowaniu impul- is sem IV osiagaja stan logiczny 0, tzn. na fig. 2 z górnych wyjsc przerzutników.Na fig. 3 przedstawiono uklad pamieci liczacej dla jednej dekady, sluzacy do zamiany kodu 1248 na kod 1248 + 3. Uklad polaczen wedlug fig. 3 20 rózni sie od ukladu wedlug fig. 2 tym, ze infor¬ macja wejsciowa Iwe doprowadzona jest w kodzie 1248, pamiec liczaca V polaczona w licznik bi¬ narny 4-bitowy w ten sposób, ze do wejscia li¬ czacego kazdego nastepnego przerzutnika dola- 25 czone jest to wyjscie poprzedniego przerzutnika, które osiaga stan zero po skasowaniu pamieci li-, czacej impulsem IV. Informacje wyjsciowa w ko¬ dzie 1248 + 3 otrzymuje sie równiez z tych sa¬ mych wyjsc przerzutników Px — P4. PL PL
Claims (1)
1. Zastrzezenie patentowe Pamiec liczaca jedno- lub wielodekadowa prze- 35 znaczona do przechowywania i zamiany kodu in¬ formacji wprowadzanej w znany sposób sygna¬ lami zerojedynkowymi równolegle czteroprzewo¬ dowo lub osmioprzewodowo w obrebie kazdej de¬ kady na wejscie informacyjne, znamienna tym, ze 40 wszystkie zespoly pamieci dekadowych PLj—PLn wykonane sa w postaci znanych czterobitowych liczników binarnych, które swymi wyjsciami licza¬ cymi polaczone sa równolegle do wyjscia genera¬ tora (G3) generujacego trzy impulsy (VI) po za- 45 konczeniu impulsu wpisujacego (II), przy czym czterobitowe liczniki binarne przechowujace in¬ formacje w obrebie jednej dekady polaczone sa w licznik dodajacy dla zamiany kodu 1248 na kod 1248 + 3 lub w licznik odejmujacy dla zamiany 50 kodu 1248 + 3 na kod 1248, co umozliwia doda¬ nie lub odjecie trzech impulsów równolegle we wszystkich dekadach w zaleznosci od rodzaju za¬ mienianego kodu i jest równowazne dodaniu lub odjeciu liczby 3 we wszystkich cyfrach dziesiet- 55 nych informacji kodowanej dwójkowo.KI. 21 a1, 36/20 62 984 MKP H 3 k, 13/243 UP„ _i_u i IPLn \-\ lotu.. m I UP[ I i i I L/P, PL; i_L JLtf ^1 C ^ jl 17 I V _U -ruui-V7| o— 'my 'my 'ny Fig. 1 ui\ I W J„e (1248+3) MM UP PL JU // ~Pz V\ 68 64 62 61 V I -j—o JUITL VI I -oJU/7 '*(/ F/g. 2 '2 /// r-7C" L/P TT" ,-n.zr /»« Pi "~l V i Fi l_o _nJun-F/ u. -oJU IV Iwy(}248+3) Fig. 3 PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL62984B1 true PL62984B1 (pl) | 1971-04-30 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3569955A (en) | Method and devices for converting coded binary signals into multilevel signals and for reconverting the latter into the former | |
| US3369229A (en) | Multilevel pulse transmission system | |
| GB716486A (en) | Improvements in apparatus for electrically performing the mathematical operation of converting a number from one scale of notation into another | |
| US2811713A (en) | Signal processing circuit | |
| GB816500A (en) | Check number generating equipment | |
| US3259896A (en) | Analog-to-digital conversion system | |
| GB796323A (en) | Improvements relating to electronic digital calculating apparatus | |
| US3482132A (en) | Logical network | |
| PL62984B1 (pl) | ||
| US4075569A (en) | Digital method and apparatus for dynamically generating an output pulse train having a desired duty cycle from an input pulse train | |
| US3413449A (en) | Rate registering circuit | |
| US2888647A (en) | System for representing a time interval by a coded signal | |
| US3350708A (en) | Digital code converter | |
| GB740756A (en) | Introduction and extraction arrangement for electronic calculators | |
| US3683370A (en) | Input device | |
| US3579267A (en) | Decimal to binary conversion | |
| US3916084A (en) | Compact-bi-phase pulse coded modulation decoder | |
| US3422221A (en) | Telegraphic code converter | |
| US3373269A (en) | Binary to decimal conversion method and apparatus | |
| GB792513A (en) | Counting register and adder therefor | |
| US3512150A (en) | Linear systematic code encoding and detecting devices | |
| US3178564A (en) | Digital to analog converter | |
| US3182306A (en) | Converter | |
| US3257657A (en) | Digital to analog converter utilizing a function generator | |
| US3331953A (en) | Self-checking counter |