PL61015B1 - - Google Patents
Download PDFInfo
- Publication number
- PL61015B1 PL61015B1 PL106932A PL10693265A PL61015B1 PL 61015 B1 PL61015 B1 PL 61015B1 PL 106932 A PL106932 A PL 106932A PL 10693265 A PL10693265 A PL 10693265A PL 61015 B1 PL61015 B1 PL 61015B1
- Authority
- PL
- Poland
- Prior art keywords
- trigger
- flip
- flop
- memory
- input
- Prior art date
Links
- 239000004020 conductor Substances 0.000 claims description 3
- 238000003825 pressing Methods 0.000 claims description 2
- 238000004080 punching Methods 0.000 claims description 2
- 238000000034 method Methods 0.000 claims 9
- 230000000903 blocking effect Effects 0.000 claims 3
- 238000010791 quenching Methods 0.000 claims 3
- 230000000171 quenching effect Effects 0.000 claims 3
- 238000012217 deletion Methods 0.000 claims 1
- 230000037430 deletion Effects 0.000 claims 1
- 230000002265 prevention Effects 0.000 claims 1
- 238000003860 storage Methods 0.000 claims 1
- 230000009191 jumping Effects 0.000 description 1
- 230000001960 triggered effect Effects 0.000 description 1
Description
Mechanizm 65 ten jest dolaczony przez bramke 231 i uklad sumy 40 45 50 5561015 19 logicznej 230 do wejscia przerzutnika 211. Zgasze¬ nie przerzutnika moze nastapic tylko wtedy, gdy zgaszony jest przerzutnik 224 sterujacy doprowa¬ dzaniem kart oraz gdy nie ma zaprogramowanego skoku.Przerzutnik 207 musi byc gaszony recznie przez nacisniecie klawisza 196. Moze równiez zajsc przy¬ padek, ze którys z klawiszy zostanie nacisniety przed zakonczeniem operacji skokowej i kopiowa¬ nia. Poniewaz w takich przypadkach wlaczony jest przerzutnik 204, wiec ibramka 208 zostaje wystero¬ wana sygnalem przychodzacym przewodem 140, a przerzutnik 207 zostaje wlaczony przez uklad 227.Przerzutnik ten jest dolaczony do wejscia blokuja¬ cego bramki 228 i dziala w ten sposób, ze z bram¬ ki na zacisk 301 licznika nie zostaje wyslany za¬ den impuls kolejnego przelaczania.Jasne jest, ze uklad sterowania wedlug wyna¬ lazku moze byc stosowany nie tylko w maszynach dziurkujacych ale takze w maszynach sprawdza¬ jacych wydziurkowane karty. Oczywiscie musza byc poczynione pewne zmiany, gdyz sprawdzarka nie posiada mechanizmu dziurkujacego. Zamiast tego stosuje sie w niej stanowisko odczytu i sta¬ nowisko porównujace, gdzie zawartosc wydziurko- wanej karty jest porównywana z informacja wprowadzana do pamieci, w ten sam sposób jak to dokonuje sie w dziurkarce. Po zbadaniu karty specjalne urzadzenie zlobi wglebienie na brzegu karty.Podstawowe operacje opisane w odniesieniu do sterowania dziurkarka obowiazuja równiez w pelni przy sprawdzarce do kart. Jasne jest równiez, ze przy dziurkowaniu i sprawdzaniu 90-ciu precy¬ zyjnych kart znajduje zastosowanie ta sama zasa¬ da. Oczywiscie konieczne jest inne okablowanie ukladu pamieci, oraz pewna zmiana w ukladzie licznika, który w tym przypadku zawiera dziesiec przerzutników grupowych Gl do GO.W opisanym przykladzie wykonania ukladu wedlug wynalazku wszystkie bramki wysterowane sa dodatnimi sygnalami. W praktycznym wykona¬ niu wynalazku oraz w wielu innych urzadzeniach do przetwarzania danych ze wzgledów technicz¬ nych stosuje sie ujemne sygnaly oraz uklady odwracajace tak, ze logika sygnalów zmienia sie ze stopnia na stopien. PL PL
Claims (3)
1. Zastrzezenia patentowe 1. Uklad sterujacy dziurkarki do kart lub sprawdzarki kart dziurkowanych zawierajacych klawiature lub inne urzadzenie do wprowadzania danych oraz uklad pamieci do utrzymywania in¬ formacji wprowadzonych za pomoca klawiatury lub innego urzadzenia do wprowadzania danych, znamienny tym, ze ma pamiec programujaca (103) do magazynowania informacji programujacych o- peracje oraz licznik elektroniczny (300), który uru¬ chamiany jest za pomoca klawiatury (121) lub pa¬ mieci programujacej (103) w celu sterowania pa¬ miecia informacyjna i programujaca (102, 103).
2. Uklad wedlug zastrz. 1, znamienny tym, ze pamiec informacyjna (102) i pamiec programujaca (103) stanowia czesc jednego i tego samego ukladu 20 pamieci macierzystej (101), przy czym ma srodki sterujace uniemozliwiajace kasowanie informacji w pamieci informujacej (102), gdy odczytywana jest informacja z pamieci programujacej (103). 5 3. Uklad wedlug zastrz. 2, znamienny tym, ze ma srodki zapobiegajace kasowaniu pamieci informa¬ cyjnej (102), zawierajace generator pradowy (136) i przewód blokujacy (107), który przebiega przez wszystkie rdzenie (113) pamieci informacyjnej (102). io 4. Uklad wedlug zastrz. 2, znamienny tym, ze ma uklad polaczenia zwrotnego do ponownego zapisa¬ nia informacji do pamieci programujacej (103), gdy informacja ta zostala odczytana razem z informa¬ cjami z pamieci informacyjnej (102). 15 5. Uklad wedlug zastrz. 2, znamienny tym, ze ma macierz pamieciowa (101) podzielona pionowo na grupy (I—Viii), z których kazda zawiera dziesiec kolumn skladajacych sie z rdzeni magnetycznych. 6. Uklad wedlug zastrz. 5, znamienny tym, ze 20 kazda z grup (I—VIII) ma przewód generatora gru¬ powego (106), który przechodzi przez wszystkie rdzenie (113, 114) grupy i dolaczony jest do genera¬ tora pradowego (134), uruchamianego przez prze¬ rzutnik grupowy (Gl — G9) licznika elektroniczne- 25 go, przy czym kazda kolumna rdzeni w poszczegól¬ nej grupie (I — VIII) ma przewód kolumny (104), a przewody (104) tego samego rodzaju sa polaczone ze soba i dolaczone do generatora (132, 133), które maja rózna biegunowosc i uruchamiane sa przez 80 przerzutnik kolumny (Cl — C9, CO) licznika elek¬ tronicznego (300). 7. Uklad wedlug zastrz. 6, znamienny tym, ze ma bramki (160, 162) za pomoca których generatory (134) wysterowywane sa z wyjsc sterujacych lub 35 gaszacych odpowiednich przerzutników grupowych (Gl — G9) licznika elektronicznego (300). 8. Uklad wedlug zastrz. 1, znamienny tym, ze ma przerzutnik (144), który wlaczany jest za pomoca impulsu wytwarzanego przez klawiature (121), przy 40 czym wyjscie przerzutnika (144) jest dolaczone do przerzutnika zapisu (148), który steruje kasowaniem i magazynowaniem informacji w pamieci informa¬ cyjnej (102), a którego wyjscie jest dolaczone do przerzutnika (152), który steruje kolejnym prze- 45 laczaniem licznika (300) i odczytem programu z pa¬ mieci programujacej (103). 9. Uklad wedlug zastrz. 8, znamienny tym, zerna pierwszy przerzutnik (115) do przejsciowego maga¬ zynowania programu odczytanego z pamieci pro- 60 gramujacej (103), który to program wskazuje ko¬ lumne jaka ma byc przeskoczona lub kopiowana, przy czyim wyjscie przerzutnika (115) przez bramke (202) jest dolaczone do wejscia sterujacego prze¬ rzutnika (204) oraz do wejscia (blokujacego bramki 55 (212) polaczonej wejsciem gaszacym przerzutnika (204), natomiast wyjscie przerzutnika (204) jest do¬ laczone do przerzutnika zapisu (148) i do przerzut¬ nika (152) do sterowania kolumn, gdy wiecej niz jedna kolumna ma byc przeskoczona lub kopiowa- 60 na. 10. Uklad wedlug zastrz. 9, znamienny tym, ze ma drugi przerzutnik (116) do chwilowego magazyno¬ wania programu odczytanego z pamieci programu¬ jacej (103), wskazujacego automatyczne operacje 65 skokowe, przy czym wejscie sterujace przerzutnika61015 21 (116) jest dolaczone do wejscia sterujacego przerzut¬ nika (204). 11. Uklad wedlug zastrz. 10, znamienny tym, ze wejscie sterujace przerzutnika (116) ma dolaczone do przerzutnika (204) za pomoca bramki (208), któ¬ ra jednym swym wejsciem jest dolaczona do wlacz¬ nika (230) operacji automatycznych. 12. Uklad wedlug zastrz. 9, znamienny tym, ze ma trzeci przerzutnik (117) do chwilowego magazyno¬ wania informacji odczytanych z pamieci programu¬ jacej (103), która wskazuje automatyczne operacje kopiowania, przy czym wyjscie przerzutnika (117) jest dolaczone do wejsc sterujacych przerzutnika (204) i przerzutnika (214). 13. Uklad wedlug zastrz. 8 i 9, znamienny tym, ze ma klawisz operacji skokowej (190), który jest do¬ laczony do przerzutnika (201), który polaczony jest z przerzutnikiem (144), a przez bramke (202) lacza¬ ca sie z przerzutnikiem (115), jest polaczony z prze¬ rzutnikiem (204). 14. Uklad wedlug zastrz. 3, $ i 9, znamienny tym, ze ma klawisz kopiowania (191) dolaczony do prze¬ rzutnika (214), którego wejscie sterujace jest pola¬ czone z generatorem (136) sterujacym przewód blo¬ kujacy (107), przy czym klawisz (191) jest dolaczony ponadto do przerzutnika (201), który jest polaczony przez bramke (202) z przerzutnikiem (144) i prze¬ rzutnikiem (204), przy czym bramka (202) jest rów¬ niez polaczona z przerzutnikiem (115). 15. Uklad wedlug zastrz. 1, znamienny tym, ze ma przerzutnik (211) warunkujacy pierwszenstwo, któ¬ rego wejscie przez uklad sumy logicznej jest dola¬ czone do przerzutnika (224) sterujacego doprowa¬ dzaniem kart, oraz do wyjscia przerzutnika (204), a ponadto ma wyjscie przerzutnika (211) dolaczone do wejscia blokujacego ukladu spustowego (142) steru¬ jacego przerzutnikiem (144) tak, ze nie mozna wprowadzic za pomoca klawiatury zadnej infor¬ macji, gdy trwa operacja doprowadzania karty, przeskakiwania lub kopiowania. 16. Uklad wedlug zastrz. 15, znamienny tym, ze wejscie sterujace przerzutnika (211) ma dolaczone ponadto do bramki (226), której drugie wejscie jest polaczone z przewodem (140), na który przychodzi sygnal wskazujacy nacisniety klawisz, przy czym wyjscie bramki (226) jest dolaczone do wejscia ste¬ rujacego przerzutnika (207), którego wyjscie jest polaczone z bramka (228) dla zapobiezenia przela¬ czeniu licznika przez nacisniecie klawisza. 10 25 30 35 40 45 50 22 17. Uklad wedlug zastrz. 16, znamienny tym, ze ma klawisz kasujacy (196) dolaczony do wejscia przerzutnika (207) i generatora blokujacego (135). 18. Uklad wedlug zastrz. 16 i 17, znamienny tym, ze wejscie sterujace przerzutnika (207) ma dolaczo¬ ne do wyjscia bramki (208), która jednym wejsciem jest dolaczona do wyjscia ukladu spustowego (142), a drugim wejsciem do przerzutnika (204) tak, ze przerzutnik ten zostaje wlaczony, gdy jakis klawisz zostanie nacisniety przed zakonczeniem operacji skokowej lub kopiowania. 19. Uklad wedlug zastrz. 1, znamienny tym, ze ma komutator (124) do operacji odczytu kart i operacji dziurkowania, który jest polaczony z czytnikiem kart mechanizmu dziurkujacego, a ponadto ma ge¬ nerator (125) sterowany pierwszym impulsem syn¬ chronizujacym w celu wytworzenia sygnalu kasuja¬ cego, oraz ma generator (126) sterowany drugim im¬ pulsem synchronizujacym w celu dostarczenia pra¬ du stanowiacego polowe pradu zapisu, przy czym ma równiez generatory linii (130, 131,) sterowane przez czytnik kart (120) lub przez uklady ponowne¬ go zapisu (137, 129, 174, 115, 116, 117, 118, 185, 184) tak, ze generatory (130, 131) dostarczaja druga po¬ lowe pradu zapisu konieczna do magazynowania in¬ formacji w pamieci (101). 20. Uklad wedlug zastrz. 1, znamienny tym, zerna licznik (300) przelaczany dodatkowo na wskaznik kolumn. 21. Uklad wedlug zastrz. 1, znamienny tym, ze ma licznik (300) sterujacy przewody kolumn (104), a który ma czesc grupowa, która steruje przewody grupowe (106) pamieci (101). 22. Uklad wedlug zastrz. 21, znamienny tym, ze czesc zawierajaca kolumny oraz czesc grupowa ma zbudowana pierscieniowo, przy czym wejscie steru¬ jace przerzutnika (Cl — C9, CO, Gl — G9, GO) kazdego z poszczególnych stopni ma dolaczone przez bramke (312) do zródla impulsów kolejnego prze¬ laczania (301, 321) oraz do wyjscia poprzedzajacego stopnia, przy czym wejscie sterujace tego przerzut¬ nika jest polaczone ponadto przez bramke (313) ze zródlem impulsów cofajacych oraz z wyjsciem ste¬ rujacym nastepnego stopnia, a wejscie gaszace prze¬ rzutnika kazdego stopnia jest dolaczone przez bram¬ ke (316) do wlasnego wyjscia sterujacego i do wyjscia sterujacego poprzedzajacego stopnia, przy czym wejscie gaszace przerzutnika jest polaczone przez bramke (317) z wlasnym wyjsciem sterujacym i z wyjsciem sterujacym przerzutnika nastepnego stopnia. Dokonano ]odnt) |te|Wlwtt h{$?& VKI. 43 a, 41/01 61015 MKP G 06 k, 21/06 BS /AT m er m w FIGIb. 220 7T+ 22/ —A 222 223 W -H 2J/[ 2J2 224 W' ^22S 2//a $% 247 om h_^2Jca 2J/a\ k T2 30/- 22f 2M Il W Hk2& VH 007 WJ \ nr am 1—v-~o/)jpA 20M JOA- fig.fa figib. F/g./A f/g.2\ AKI. 43 a, 41/01 61015 MKP G 06 k, 21/06 /2 ff O 1 a 0DQQ F/G.
3. DDDDD D ODDDD c/ DDDDDDDDKI. 43 a, 41/01 61015 MKP G 06 k, 21/06 77 _n 724 rn 72 n 7J n 74 r-L 4 1 £ i 142 J 144 |- 14H r- 152 154 r 163 155 170 171 22* 165 J~L J~L _TL _TL J~L _TL _TL _TL _TL _TL -TL /. _TL _TL _TL _TL _TL _TL _TL J"L ~l 714- 7/ _ 724_ 72 — 7J — 74 — 4 — £ — 142— 144~\- 14g_ FIG. 5. _T"L. _n_ _n_ _n_ _n_ _n_ /J^-j fó4 t63 iS5 170 /// 22S 165 115 1/6 204 /// | 2/4.—. /] _n_ _rT_ J 1_ j i_ £. S. LZGraf. Zam. 1748. 20.IX.70. 220. PL PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL61015B1 true PL61015B1 (pl) | 1970-08-25 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US2708267A (en) | Record conversion system | |
| US3130300A (en) | Means for recording and modifying intelligence | |
| US3585600A (en) | Stored program electronic computer | |
| US4058673A (en) | Arrangement for ciphering and deciphering of information | |
| US3395247A (en) | Reading machine for the blind | |
| US4780840A (en) | Method of generating a pseudo-random sequence of signs of a large sequence length | |
| US3069658A (en) | Matrix storage devices | |
| US3360781A (en) | Control circuit for a key punch or verifier | |
| PL61015B1 (pl) | ||
| US3602894A (en) | Program change control system | |
| US2951233A (en) | Information storage system | |
| US3286237A (en) | Tabulator | |
| WO1982002274A1 (en) | Arrangement for automatic erasing of the information contents in data bases | |
| US3300775A (en) | Sequential bit binary detector circuit and system | |
| GB1072629A (en) | Improvements in or relating to memory systems | |
| GB1117361A (en) | Improvements relating to information storage devices | |
| US3210736A (en) | Data processing apparatus | |
| US3008126A (en) | Record card reader | |
| US2794970A (en) | Identification of serial stored information | |
| US3543252A (en) | Domain propagation arrangement | |
| US3210734A (en) | Magnetic core transfer matrix | |
| GB1083171A (en) | Improvements in or relating to data processing apparatus | |
| US3052411A (en) | Computer | |
| US3521040A (en) | Pulse source | |
| US4329545A (en) | Circuit arrangement for the control of semi-duplex data transmission system |