PL59232B1 - - Google Patents

Download PDF

Info

Publication number
PL59232B1
PL59232B1 PL122421A PL12242167A PL59232B1 PL 59232 B1 PL59232 B1 PL 59232B1 PL 122421 A PL122421 A PL 122421A PL 12242167 A PL12242167 A PL 12242167A PL 59232 B1 PL59232 B1 PL 59232B1
Authority
PL
Poland
Prior art keywords
transistor
circuit
potentiometer
capacitor
voltage
Prior art date
Application number
PL122421A
Other languages
Polish (pl)
Inventor
inz. Henryk Kowalewski mgr
Original Assignee
Panstwowe Zaklady Teletransmisyjne
Filing date
Publication date
Application filed by Panstwowe Zaklady Teletransmisyjne filed Critical Panstwowe Zaklady Teletransmisyjne
Publication of PL59232B1 publication Critical patent/PL59232B1/pl

Links

Description

Opublikowano: 5.II.1970 59232 KI. 21 a1, 36/02 MKP UKD Ho3k 6]oU Twórca wynalazku: mgr inz. Henryk Kowalewski Wlasciciel patentu: Panstwowe Zaklady Teletransmisyjne, Warszawa (Polska) Uklad do regulacji szerokosci impulsu Przedmiotem wynalazku jest uklad do regulacji szerokosci impulsu. W impulsowych ukladach elek¬ trycznych wystepuje koniecznosc regulacji czasu trwania impulsu wzglednie stosunku czasu trwa¬ nia impulsu do czasu przerwy.Zagadnienie to wystepuje miedzy innymi wtedy gdy przebiegi impulsowe zostaja znieksztalcone w czasie ich przesylania, a uklad odbiorczy odtwa¬ rzajacy impulsy wprowadza pewne znieksztalcenia.Do kompensacji tych znieksztalcen dotychczas w odbiornikach stosuje sie uklady oparte na opóz¬ nieniu zadzialania przekaznika.Uzyskuje sie to przez równolegle polaczenie kon¬ densatora do uzwojenia przekaznika w sposób bez¬ posredni lub posredni, wzglednie przez regulacje wartosci pradu plynacego przez uzwojenie polary¬ zujace przekaznika polaryzowanego.Wada tych ukladów jest to, ze regulacja stosunku czasu trwania impulsu do czasu przerwy jest za¬ lezna od parametrów przekaznika a przede wszy¬ stkim od jego czulosci, oraz to, ze osiagalny zakres regulacji jest nie duzy. Dodatkowa wada tych ukladów jest to, ze wymagaja one na ogól drogich przekazników polaryzowanych.Przedmiotem wynalazku jest uklad elektryczny umozliwiajacy regulacje stosunku czasu trwania impulsu do czasu przerwy w szerokim, zakresie, oraz uniezalezniajacy stosunek czasu trwania im¬ pulsu do czasu przerwy od parametrów przekazni¬ ka. 10 15 20 25 30 Dzieki zastosowania ukladu wedlug wynalazku caly proces regulacji impulsów odbywa sie w ukla¬ dzie elektronicznym bez udzialu przekaznika przez co uzyskuje sie duza (powtarzalnosc zakresu regu¬ lacji niezalezna od parametrów przekaznika. W ten sposób sam -przekaznik, poniewaz nie bierze bez¬ posrednio udzialu w regulacji impulsów moze po¬ siadac gorsze parametry. Równiez nie istnieje po¬ trzeba stosowania przekazników polaryzowanych.Uklad do regulacji szerokosci impulsów wedlug wynalazku zostal zbudowany na dwóch tranzysto¬ rach pracujacych w ukladzie wspólnego emitera przy czym miedzy kolektor pierwszego tranzystora a baze tranzystora drugiego wlaczony jest opornik w szereg z dioda, a równolegle do nich wlaczo¬ ny jest potencjometr w szereg z druga dioda. Mie¬ dzy szczotka potencjometru a masa ukladu wlaczo¬ ny jest kondensator.Wynalazek zostanie blizej objasniony na przykla¬ dzie przedstawionym na rysunku, na którym fig. 1 przedstawia schemat ukladu wedlug wynalazku, a fig. 2 ksztalt impulsów wystepujacych na wyjisciu ukladu.Pierwszy tranzystor T± zasilany jest napieciem Uz przez opór R2 w obwodzie kolektora. Kolektor tranzystora Tx jest sprzezony z baza drugiego tran¬ zystora T2 poprzez opornik R3 polaczony w szereg z dioda Dt oraz poprzez równolegle do nich wlaczo¬ ny potencjometr R4 w szereg z dioda D2. Miedzy szczotka potencjometru R4, a masa ukladu jest wla- 592323 czony kondensator C. Drugi tranzystor T2 ukladu jest zasilany poprzez opornik umieszczony w ob¬ wodzie kolektora R5, a w obwodzie emitera te¬ go tranzystora wlaczony jest opornik R6, z które¬ go sterowany jest uklad przerzutnikowy A.Dzialanie - ukladu zostanie omówione dla dwu przypadków, dla polozenia „a" szczotki potencjo¬ metru R4, do której jest dolaczony kondensator C — w takim przypadku nastepuje wydluzenie impulsu, oraz dla polozenia „b" szczotki poten¬ cjometru, co odpowiada skróceniu impulsu. W po¬ lozeniu ,,a" szczotki potencjometru R4 kiedy na wej¬ sciu 1—2 ukladu regulacji nie ma napiecia, pierw¬ szy tranzystor Tt jest w stanie nieprzewodzenia, kondensator C jest naladowany do potencjalu okreslonego przez wartosci opornosci oporników ukladu R2, R3, R4, R5, R6 oraz napiecia wyjsciowego U2, a drugi tranzystor T2 przewodzi.W chwili tj (fig. 2a), kiedy na wejsciu 1—2 ukladu regulacji pojawi sie napiecie U^ pierwszy tranzystor Tt zaczyna przewodzic co powoduje roz¬ ladowanie kondensatora C, a drugi tranzystor T2 przechodzi w stan nieprzewodzenia i napiecie na wyjsciu ukladu regulacji 3—4, to znaczy na opor¬ niku R6 spada do zera dajac kryterium do zadzia¬ lania ukladu A.W chwili r4, kiedy napiecie na wejsciu ukladu regulacji 1—2 spada do zera pierwszy tranzystor Tj przechodzi w stan nieprzewodzenia. Napiecie na kolektorze pierwszego tranzystora TA narasta ze sta¬ la czasu okreslona przez iloczyn wartosci opor¬ nosci opornika R2 umieszczonego w obwodzie ko¬ lektora pierwszego tranzystora T^ oraz wartosci pojemnosci kondensatora C.Równiez przejscie drugiego tranzystora T2 ze sta¬ nu nieprzewodzenia odbywa sie wedlug tej samej stalej czasu R2C. Na skutek tego dopiero po czasie to od chwili r2 napiecie na wyjsciu ukladu regu¬ lacji 3—4 osiagnie wartosc Up odpowiadajaca war¬ tosci progowej ukladu A i znika kryterium dzia¬ lania ukladu. A. Tak wiec uklad A byl pod wply¬ wem dzialania impulsu przez czas tr' = tr + t0.W chwili ts, kiedy na wejsciu ponownie pojawi sie napiecie impulsu, pierwszy tranzystor T± za¬ czyna przewodzic, co powoduje rozladowanie kon¬ densatora C i przejscie drugiego tranzystora T2 w stan nieprzewodzenia, a tym samym zostaje wy¬ slane kryterium zadzialania do ukladu A. W ten sposób czas przerwy tp miedzy impulsami zostaje skrócony do czasu t*p o wartosc t0.W polozeniu „b" szczotki potencjometru R4 na¬ stepuje skrócenie impulsu. Jezeli na wejsciu ukla¬ du regulacji 1—2 nie ma napiecia pierwszy tranzy¬ stor Tt jest w stanie nieprzewodzenia, kondensa- 4 tor C jest naladowany do' potencjalu Pokreslonego przez wartosc opornosci oporników R^,. Rj, R4, R5, R6, oraz napiecie zasilania Uz, a dru|g tranzystor T2 przewodzi. W chwili ,r4 (fig. 2Sb), kiedy na wej- 5 sciu ukladu regulacji 1—2 pojawi sie napiecie 1^ tranzystor Tt zaczyna przewodzic i kondensator C rozladowuje sie przez opór wejsciowy, drugiego tranzystora T2, do którego równolegle jest polaczo¬ ny' potencjometr R4. • * 10 Wlaczenie diody D± katoda od strony opornika R8, a anoda od strony bazy tranzystora T2 unie¬ mozliwia rozladowanie kondensatora C. W ten spo¬ sób drugi tranzystor T2 pozostaje w stanie; nasyce¬ nia przez czas nieco dluzszy wynikajacy ze stalej 15 czasu okreslonej przez iloczyn opornosci; opornika R4 polaczonego równolegle do oporu wejsciowego drugiego tranzystora T2 przez pojemnosc konden¬ satora C. Tym samym uzyskanie napiecia progo¬ wego Up dajacego kryterium zadzialania ukladu A 20 zostaje opóznione o czas * tw. W chwili r5 kiedy napiecie na wejsciu ukladu regulacji spada do ze¬ ra, tranzystor pierwszy Tj przechodzi w stan nie¬ przewodzenia, a drugi tranzystor T2 zaczyna prze¬ wodzic i tym samym znika kryterium dzialania dla 25 ukladu A.Jednoczesnie kondensator C zaczyna sie ladowac przez opornik R2 i potencjometr R4. Dioda D2 wla¬ czona anoda od strony bazy tranzystora T2 a kato¬ da od strony potencjometru R4 uniemozliwia la- 30 dowanie sie kondensatora C przez oporniki R2R3.W chwili r6 przebieg impulsu jest identyczny jak w czasie r4. W ten sposób czas trwania impulsu tr zostaje skrócony o czas tw do czasu tr" natomiast czas przerwy tp zostaje wydluzony o czas tw do 35 czasu tp'". Zmieniajac plynne polozenie suwaka potencjometru, a tym samym punkt dolacze¬ nia kondensatora C z „a" do „b" lub odwrotnie mozemy otrzymac dowolny stosunek czasu trwania impulsu tr do czasu przerwy tp mieszczacy sie w 40 granicach t/r/t/ptr/tpt//r/t',p PLPublished: 5.II.1970 59232 IC. 21 a1, 36/02 MKP UKD Ho3k 6] oU Inventor: mgr inz. Henryk Kowalewski Patent owner: Panstwowe Zaklady Teletransmisacyjne, Warsaw (Poland) Pulse width adjustment system The subject of the invention is a pulse width adjustment system. In pulsed electrical systems, it is necessary to adjust the pulse duration or the ratio of the pulse duration to the pause time. This problem occurs, inter alia, when the pulse waveforms are distorted during their transmission, and the receiving system reproducing the pulses introduces some distortions. To compensate for these distortions, so far in receivers, systems based on the delay of the relay's response are used. The disadvantage of these systems is that the regulation of the ratio of the pulse duration to the pause time depends on the parameters of the transmitter and, above all, its sensitivity, and that the achievable adjustment range is not large. An additional disadvantage of these systems is that they require, in general, expensive polarized transmitters. The subject of the invention is an electrical system that allows to regulate the ratio of pulse duration to pause time in a wide range, and to make the ratio of pulse duration to pause time independent from the transmission parameters. ka. Due to the application of the system according to the invention, the entire process of pulse regulation takes place in an electronic system without the participation of a transmitter, which results in a large (repeatability of the regulation range, independent of the parameters of the transmitter. Thus, the transmitter itself, because it does not take There is no need to use polarized transmitters directly involved in the regulation of the pulses. The circuit for regulating the pulse width according to the invention was built on two transistors working in a common emitter system, with the collector of the first transistor and The base of the second transistor is connected to a resistor in series with the diode, and parallel to them is connected a potentiometer in series with the other diode. Between the brush of the potentiometer and the mass of the circuit, a capacitor is switched on. FIG. 1 shows a schematic diagram of a system according to the invention, and FIG 2 shows the shape of the pulses at the output of the circuit. The first transistor T ± is supplied with the voltage Uz through the resistance R2 in the collector circuit. The collector of the transistor Tx is connected to the base of the second transistor T2 through a resistor R3 connected in series with the diode Dt and through a potentiometer R4 connected in parallel thereto in series with the diode D2. A capacitor C is connected between the brush of the potentiometer R4 and the mass of the circuit. The second transistor T2 of the circuit is powered by a resistor located in the collector circuit R5, and the resistor R6 is connected in the emitter circuit of this transistor, from which it is controlled A toggle system A. Operation of the circuit will be discussed for two cases, for the position "a" of the potentiometer brush R4, to which the capacitor C is connected - in this case the pulse is extended, and for the position "b" of the potentiometer brush, which corresponds to the shortening of the pulse. In the position "a" of the potentiometer brush R4, when there is no voltage at the input 1-2 of the control circuit, the first transistor Tt is in a non-conductive state, the capacitor C is charged to a potential determined by the resistance values of the resistors of the circuit R2, R3 , R4, R5, R6 and the output voltage U2, and the second transistor T2 is conducting. At the moment ie (Fig. 2a), when the voltage U ^ appears on the control circuit input 1-2, the first transistor Tt begins to conduct which causes the capacitor discharge C, and the second transistor T2 goes into a non-conductive state and the voltage at the output of the control circuit 3-4, i.e. on the resistor R6 drops to zero, giving the criterion for the operation of the circuit A at the moment r4, when the voltage at the input of the control circuit 1-2 drops to zero the first transistor Tj goes into non-conductive state The voltage on the collector of the first transistor TA increases with the time constant determined by the product of the resistance value of the resistor R2 located in the circuit of the first collector of transistor T1 and the value of the capacitance of the capacitor C. Also the transition of the second transistor T2 from the non-conducting state takes place according to the same time constant R2C. Consequently, only after a time, from the moment r2, the voltage at the output of the control system 3-4 will reach the value Up corresponding to the threshold value of the system A and the criterion of the system operation disappears. A. Thus, circuit A was influenced by the impulse for the time tr '= tr + t0. At the moment ts, when the impulse voltage reappears at the input, the first transistor T begins to conduct, which causes the capacitor discharge. C and the transition of the second transistor T2 into a non-conductive state, and thus the operating criterion is sent to the circuit A. In this way, the pause time tp between pulses is shortened to the time t * to the value t0. In position "b" of the brush of the potentiometer R4 on If there is no voltage at the input of the control system 1-2, the first transistor Tt is non-conductive, the capacitor C is charged to the potential indicated by the resistance value of the resistors R ^, Rj, R4 , R5, R6, and the supply voltage Uz, and the second transistor T2 is conducting. At the moment r4 (Fig. 2Sb), when the voltage 1–2 appears on the input of the control circuit 1-2, the transistor Tt begins to conduct and the capacitor C is discharged through the input resistance of the second transistor T2, to which a potentiometer R4 is connected in parallel. Turning on the diode D ± the cathode on the side of the resistor R8, and the anode on the side of the base of transistor T2 prevents the discharge of the capacitor C. In this way the second transistor T2 remains in the state; saturation for a slightly longer time resulting from the time constant defined by the product of resistance; a resistor R4 connected in parallel to the input resistance of the second transistor T2 through the capacitance of the capacitor C. Thus, obtaining the threshold voltage Up, which gives the operating criterion of the circuit A 20, is delayed by the time t. At the moment r5, when the voltage at the input of the control circuit drops to zero, the first transistor Tj goes into a non-conductive state, and the second transistor T2 begins to conduct, and thus the operating criterion for the system A disappears. At the same time the capacitor C begins to charge. through resistor R2 and potentiometer R4. Diode D2 turned on the anode on the base side of transistor T2 and the cathode on the side of the potentiometer R4 prevents the charging of the capacitor C through the resistors R2R3. At the moment r6 the pulse course is identical to the time r4. In this way, the duration of the pulse tr is reduced by the time t to the time tr "while the pause time tp is lengthened by the time tp to the time tp" ". By changing the smooth position of the potentiometer slider, and thus the point of connecting the capacitor C from "a" to "b" or vice versa, we can obtain any ratio of the pulse duration tr to the pause time tp within 40 limits t / r / t / ptr / tpt // r / t ', p PL

Claims (2)

1. Zastrzezenie patentowe 45 Uklad do regulacji szerokosci impulsu skladajacy sie z dwóch tranzystorów pracujacych w ukladzie wspólnego emitera znamienny tym, ze miedzy ko¬ lektor pierwszego tranzystora (Tj) ukladu a baza drugiego tranzystora (T2) wlaczony jest opornik 50 (R3) szeregowo polaczony z dioda (Dj), a równole¬ gle do nich wlaczony jest potencjometr (R4) szere¬ gowo polaczony z dioda (D2), przy czym miedzy szczotka potencjometru (RJ a masa ukladu wla¬ czony jest kondensator (C).KI. 21 ai,36/02 59232 MKP H 03 k o Uz Fi9. 1KI. 21 a1, 36/02 59232 MKP H 03 k 1 l I A _ J ft . tr , • • T2 T 7"*V *i ] I W*-K L ir' r^\ a Fig.1. Claim 45 Pulse width control system consisting of two transistors working in a common emitter system, characterized in that between the collector of the first transistor (Tj) and the base of the second transistor (T2) a resistor 50 (R3) connected in series is connected diode (Dj), and parallel to them is a potentiometer (R4) connected in series with the diode (D2), with a capacitor (C) connected between the potentiometer brush (RJ and the system ground). ai, 36/02 59232 MKP H 03 ko Uz Fi9. 1KI. 21 a1, 36/02 59232 MKP H 03 k 1 l IA _ J ft. tr, • • T2 T 7 "* V * i] IW * -KL ir 'r ^ \ a Fig. 2. ZG „Ruch" W-wa, zam. 1360-69 naikl. 250 egz. PL2. ZG "Ruch" Warsaw, res. 1360-69, nickname 250 copies PL
PL122421A 1967-09-01 PL59232B1 (en)

Publications (1)

Publication Number Publication Date
PL59232B1 true PL59232B1 (en) 1969-12-29

Family

ID=

Similar Documents

Publication Publication Date Title
US3535658A (en) Frequency to analog converter
US4284906A (en) Constant amplitude variable frequency synchronized linear ramp generator
US3473054A (en) Time delay circuit with field-effect transistor
US3156875A (en) Constant amplitude, variable frequency sawtooth generator
US4160175A (en) Differential threshold detector
US4017747A (en) First timing circuit controlled by a second timing circuit for generating long timing intervals
US3268822A (en) High repetition rate pulse generator
PL59232B1 (en)
US3808466A (en) Capacitive-discharge timing circuit using comparator transistor base current to determine discharge rate
US6140847A (en) Circuit for generating pulses of high voltage current delivered into a load circuit and implementing method
US3711729A (en) Monostable multivibrator having output pulses dependent upon input pulse widths
US4058777A (en) Oscillating circuit
US3142025A (en) Astable to bistable multivibrator control circuit
US3794857A (en) Pulsating timer
US3566307A (en) Unijunction transistor time delay circuit
US3654494A (en) Capacitor type timing circuit utilizing energized voltage comparator
US3943510A (en) Pulse-repetition frequency discriminator (PRFD) for tracking radar signals
US3496389A (en) Timing circuit with field effect transistor
US3465171A (en) Signal limiting apparatus
US3465257A (en) Function generating apparatus
US3886486A (en) Oscillator circuit for generating an output signal having successive cycles which unidirectionally vary in frequency
US3502902A (en) Sweep circuit having a variable hold-off time interval
US4954784A (en) Phase adjustment circuit
US2792535A (en) Timing circuit
US3138761A (en) Electronic memory circuit utilizing feedback