PL56854B1 - - Google Patents
Download PDFInfo
- Publication number
- PL56854B1 PL56854B1 PL123281A PL12328167A PL56854B1 PL 56854 B1 PL56854 B1 PL 56854B1 PL 123281 A PL123281 A PL 123281A PL 12328167 A PL12328167 A PL 12328167A PL 56854 B1 PL56854 B1 PL 56854B1
- Authority
- PL
- Poland
- Prior art keywords
- transistor
- transformer
- key
- terminal
- keys
- Prior art date
Links
- 238000004804 winding Methods 0.000 claims description 10
- 229910000859 α-Fe Inorganic materials 0.000 claims description 3
- 230000005284 excitation Effects 0.000 claims description 2
- 241000736839 Chara Species 0.000 description 1
- 230000003247 decreasing effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000002349 favourable effect Effects 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 25.11.1969 56854 KI. 21 a1, 36/18 MKP UKD H03k /IflOO lllLIOiLiCA Wspóltwórcy wynalazku: mgr inz. Bohdan Wojtowicz, mgr inz. Ro¬ muald Synak Wlasciciel patentu: Instytut Maszyn Matematycznych, Warszawa (Pol¬ ska) Uklad kluczy tranzystorowych sterowanych transformatorowo poprzez dwójnik formujacy, przeznaczony do pracy w ukladach wybierania pamieci ferrytowej [Przedmiotem wynalazku jest uklad kluczy tran¬ zystorowych sterowanych transformatorowo po¬ przez dwójnik formujacy przeznaczony do pracy w ukladach wybierania pamieci ferrytowej, w któ¬ rym wprowadzenie dwójnika formujacego zapew¬ nia optymalne uksztaltowanie impulsu pradu ste¬ rujacego tranzystorem klucza, stwarzajac warun¬ ki uzyskania maksymalnej predkosci jego dziala¬ nia.Znane sa uklady kluczy tranzystorowych ze ste¬ rowaniem transfiormatorawym, w których jednak, badz zupelnie brak ukladów formujacych ksztalt pradu sterowania tranzystora, badz tez kazdy z kluczy ma w obwodzie bazy oddzielny dwójnik RC przeznaczony do tego celu, co przy znaaznej ilosci kluczy zwieksza powaznie ilosc elementów.Znany jest równiez uklad opisany w patencie NRF Nr. 1.163.378, który sklada sie z dwóch tran¬ zystorów. W ukladzie tym szeregowo wlaczone tranzystory pracuja w ukladzie klucza dla pamie¬ ci rdzeniowej. Zamkniecie klucza realizowane jest za pomoca wstepnego napiecia zaporowego, które jest przylozone do kolektora pierwszego tranzy¬ stora. Wysterowanie w stan przewodzenia tranzy¬ stora kluczujacego nastepuje dzieki odpowiednie¬ mu dobraniu indukcyjnosci wlaazonej w obwód emitera. Dodatkowo indukcyjnosc ta zabezpiecza tranzystor przed przeciazeniem pradem kolektora, a tyim siamym stanowi ogranicznik pradu linii.Uklad ten jest jednakze bardziej zlozony, wy- 10 15 20 25 30 maga dodatkowo drugiego tranzystora do stero¬ wania pierwszego, a jako bardziej zlozony jest równiez mniej pewny w dzialaniu. Opisany uklad wymaga stalego zasilania energia elek¬ tryczna.Celem wynalazku jest zatem wyeliminowanie niedogodnosci wystepujacych w omówionych ukladach kluczy oraz ich uproszczenie celem po¬ prawienia niezawodnosci dzialania.Zadanie to zostalo rozwiazane dzieki temu, ze uklad kluczy tranzystorowych* sterowanych transformatorowo, przeznaczony do pracy w ukladach wybierania pamieci ferrytowej, cha¬ rakteryzuje sie tym, ze jeden zacisk pierwotne¬ go uzwojenia transformatora sterujacego tranzy¬ stor, 'polaczony jest ze zródlem impulsów pobu¬ dzajacych poprzez jeden, wspólny dla dowolnej ilosci kluczy dwójnik RLC, a drugi zacisk uzwo¬ jenia pierwotnego transformatora polaczony jest ze zródlem napiecia wybierajacego uzwojenie da¬ nego klucza, przy czym dwójnik formujacy RLC wspóldzialajac z indukcyjnoscia glówna transfor¬ matora, zapewnia optymalny ksztalt pradu bazy tranzystora klucza, powodujac jego szybkie wla¬ czenie i wylaczenie.Uklad stanowiacy przedmiot niniejszego wyna¬ lazku, charakteryzuje sie tym, ze nie wymaga oddzielnych dla kazdego klucza ukladów formu¬ jacych impulsy. Jest to dosc istotna zaleta a to z tego wzgledu, ze w pamieci wystepuje bardzo 568543 znaczna ilosc 'kHuozy. Zastosowanie dwójnika RLC do wysterowania klucza pozwala na dobranie naj¬ bardziej korzystnego ksztaltu pradu bazy, przez co osiaga sie optymalny czas wlaczenia i wylaczenia klucza.Wynalazek zostanie blizej wyjasniony na przy¬ kladzie wykonania przedstawionym na rysunkach, z których fig. 1 przedstawia schemat ideowy ukladu kluczy tranzystorowych, a fig. 2 przed¬ stawia ksztalt impulsu podawanego na baze wy¬ danego klucza tranzystorowego.• Uklad sklada sie z dowolnej ilosci kluczy tranzy¬ storowych 1, polaczonych poprzez transformatory 2 oraz diody 3 z ukladem formujacym 4. Wtórne uzwojenie transformatorów 2 polaczone sa do baz i emiterów tranzystorów 1, natomiast uzwojenia pierwotne transformatorów 2, zbooznikowane opor¬ nosciami 5, polaczone sa -z jednej strony z ukladem formujac^ln 4, z drugiej zas ze zródlem impulsów ujemnych wybierajacych odpowiedni klucz 1.Normalnie, w stanie niewysterowanym, tranzys¬ tory Muozy 1 nie przewodiza i na wyjsciu Wy kluczy 1 widziana jest bardzo duza opornosc. W celu wlaczenia dowolnego klucza 1, nalezy naj¬ pierw wybrac odpowiedni tranzystor 1, to znaczy podac na dolny zacisk pierwotnego uzwojenia transformatora 2 napiecie bliskie zeru, a naste¬ pnie nalezy podac na uklad formujacy 4 impuls dodatni. Wówczas poplynie prad w uzwojeniu pierwotnym i wtórnym transformatora 2, który wysteruje tranzystor 1, przez co na wyjsciu 1 otrzymamy bardzo mala opornosc. 4 Na poczatku wlaczenia prad bazy ma maksy¬ malna wartosc l'BU jak to ilustruje fig. 2, przez, co uzyskuje sie krótki czas wlaczenia tranzystora 1, a nastepnie maleje do wartosci Igj, wymaga- 5 nej dla utrzymania tranzystora 1 w stanie nasy¬ cenia i majacej stala wartosc dzieki dzialaniu dwójnika 4, który kompensuje wzrost pradu mag¬ nesowania indukcyjnosci glównej transformatora 2. Po zakonczeniu impulsu dodatniego, prad mag- 10 nesowania powoduje przeplyw pradu bazy IB2 w przeciwnym kierunku, dzieki czemu nastepuje szybkie wylaczenie tranzystora 1. 15 PL
Claims (2)
1. Zastrzezenie patentowe Uklad kluczy tranzystorowych sterowanych tran- sformator.owo, poprzez dwójnik formujacy, prze- 20 znaczony do pracy w ukladach wybierania pa¬ mieci ferrytowej, znamienny tym, ze jeden za¬ cisk pierwotnego uzwojenia transformatora (2), sterujacego tranzystor (1), polaczony jest ze zród¬ lem impulsów pobudzajacych poprzez jeden, 25 wspólny dla dowolnej ilosci kluczy dwójnik RLC (4), a drugi zacisk uzwojenia pierwotnego trans¬ formatora (2) polaczony jest ze zródlem napiecia wybierajacego uzwojenie danego klucza, przy czym dwójnik RLC (4) wspóldzialajac z indukcyjnoscia 30 glówna transformatora (2), zapewnia optymalny- ksztalt pradu bazy tranzystora klucza (1), powo¬ dujac jego szybkie wlaczenie i wylaczenie.KI. 21 a1, 36/18 56854 MKP H 03 k Fig. I Fio.
2 PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL56854B1 true PL56854B1 (pl) | 1968-12-27 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3335291A (en) | Zero voltage switching circuit using gate controlled conducting devices | |
| US9343216B2 (en) | Energy efficient bi-stable permanent magnet actuation system | |
| US3610963A (en) | Switch drive circuit for the time ratio controlled transistor switching circuits | |
| US2965827A (en) | Dynamic braking system for a reversible motor | |
| US3165668A (en) | Apparatus employing negative resistance device for operating electric discharge lamps | |
| PL56854B1 (pl) | ||
| US3219844A (en) | Pulse generating control system including transistor and regenerative feedback | |
| US3662237A (en) | Commutated motor including commutation means responsive to reactive voltage induced in armature windings | |
| US3263125A (en) | Current limiting circuits and apparatus for operating electric discharge devices and other loads | |
| US3849710A (en) | Motor speed control circuit | |
| US3411020A (en) | Power turn-off timer | |
| US4105957A (en) | Full wave bridge power inverter | |
| US3390310A (en) | Magnet charger | |
| US3411108A (en) | Starting circuits for magnetic core voltage inverter systems | |
| US3349311A (en) | Control circuit for unsymmetrical power converter | |
| US3119048A (en) | Device for adjusting fluorescent lamp | |
| US4462177A (en) | A.C. connection circuit for display or indicator | |
| US3479532A (en) | Multiple power pulse generation | |
| US2794165A (en) | Magnetic amplifier | |
| US3328669A (en) | Firing circuit for silicon controlled inverter circuit | |
| CA1063172A (en) | Electrical load controller | |
| US3320519A (en) | Silicon control switch-saturable transformer current limit protective circuit | |
| US3175129A (en) | Magnet control circuit | |
| US3303409A (en) | Current interrupting network for controlled rectifiers | |
| US3229121A (en) | Blocking oscillator employing two switch means for setting and automatically resetting magnetic core transformer |