PL55882B1 - - Google Patents
Download PDFInfo
- Publication number
- PL55882B1 PL55882B1 PL119283A PL11928367A PL55882B1 PL 55882 B1 PL55882 B1 PL 55882B1 PL 119283 A PL119283 A PL 119283A PL 11928367 A PL11928367 A PL 11928367A PL 55882 B1 PL55882 B1 PL 55882B1
- Authority
- PL
- Poland
- Prior art keywords
- key
- transistor
- output
- blocking
- keys
- Prior art date
Links
- 230000000903 blocking effect Effects 0.000 claims description 8
- 238000006243 chemical reaction Methods 0.000 claims description 5
- 229910002056 binary alloy Inorganic materials 0.000 claims 1
- 239000004065 semiconductor Substances 0.000 description 2
- 238000010276 construction Methods 0.000 description 1
- 238000005516 engineering process Methods 0.000 description 1
- 230000035945 sensitivity Effects 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 30.VIII.1968 55882 KI. 42 m4, 7/04 MKP G 06 g ?/0A CZYTELNIA UKfeedu P TMilii| Bzr?- Twórca wynalazku: mgr inz. Tadeusz Jankowski Wlasciciel patentu: Politechnika Warszawska (Katedra Budowy Maszyn Matematycznych), Warszawa (Polska) Logarytmiczny konwerter cyfrowo-analogowy i Przedmiotem wynalazku jest konwerter cyfro¬ wo-analogowy C/A, który sluzy do otrzymywania wielkosci analogowych proporcjonalnych do loga- rytmu wielkosci cyfrowych podlegajacych kon¬ wersji.W znanych rozwiazaniach logarytmicznych kon¬ werterów C/A stosowane sa liniowe konwertery C/A wspólpracujace z analogowymi elementami o charakterystyce logarytmicznej. Przykladem ta¬ kiego rozwiazania jest liniowy konwerter C/A pra¬ dowy wspólpracujacy z dioda pólprzewodnikowa taka, ze spadek napiecia w kierunku przewodzenia UF jest proporcjonalny do logarytmu naturalnego pradu IF przy czym . UF = k . In IF + Uo gdzie: k — stala proporcjonalnosci Uo — skladowa stala Wadami tego rodzaju logarytmicznych konwer¬ terów C/A jest rozbudowany uklad konwersji li¬ niowej o stosunkowo ostrych wymaganiach co do czulosci i dokladnosci, oraz trudnosci zwiazane z uzyskaniem elementów analogowych o charak¬ terystyce wystarczajaco stabilnej i mozliwie zbli¬ zonej do logarytmicznej.Celem wynalazku jest usuniecie badz ominiecie wspomnianych wad.Wynalazek polega na wykorzystaniu najnizszej technicznie uzasadnionej dla wiekszosci cyfrowych urzadzen podstawy logarytmów, jaka jest liczba 2, cyfrowym wyznaczeniu cechy logarytmów, której 10 20 25 30 wartosc odpowiada najbardziej znaczacej pozycji, w dwójkowym zapisie liczby logarytmicznej, za¬ wierajacej jedynke oraz na liniowej konwersji tak wyznaczonej cechy przez sumowanie identycznych jednostkowych pradów. W ten sposób unika sie trudnosci zwiazanych z konstrukcja klasycznych konwerterów liniowych a zarazem minimalizuje sie trudnosci zwiazane z analogowym uzyskiwa¬ niem mantyssy, która w dosc szerokim zakresie zastosowan moze w ogóle nie byc uwzgledniana.Przedmiot wynalazku jest przedstawiony na fig. 1 gdzie R oznacza iznany rejestr zawierajacy liczbe L podlegajaca konwersji C/A, M znany uklad konwersji mantyssy dolaczony w miare po¬ trzeby, K uklad identycznych kluczy pradowych taki, ze prady wyjsciowe Ii plyna wtedy i tylko wtedy gdy klucze sa otwarte, a klucze K0 do Ki wlacznie, gdzie i = 0,1,...n, sa otwarte wtedy gdy i-ta pozycja rejestru R jest najbardziej zna¬ czaca pozycja zawierajaca jedynke, r0 opornikiem spolaryzowanym napieciem Uo, U wyjscie konwer¬ tera. Napiecie wyjsciowe U jako iloczyn n ro27(Ii +Im) proporcjonalne jest do log2L. 1=0 Kazdy klucz Ki posiada wejscie informacyjne sterowane stanem Ui i-tej pozycji rejestru R oraz wejscie blokujace sterowane stanem wyjscia blo¬ kujacego klucza Ki+j. Prad wyjsciowy I. zalezy od stanu klucza Ki. Przypisujac stanowi otwarcia 5588255882 „1" a stanowi zamkiiiecia „0" nastepujaca tabelka opisuje klucz Ki Ui 0 0 1 1 Ki+i 0 1 0 1 Ki 0 1 1 1 Przykladowa budowa klucza Kt przedstawiona jest na fig. 2, gdzie 1 i 3 oznacza tranzystory p-n-p, 2 oznacza tranzystor n-p-n, 4 oznacza dio¬ de pólprzewodnikowa r5, r6 i r7 oporniki a Ulf U2 i U3 napiecia polaryzujace, przy czym U2 Kolektor tranzystora 2, emiter tranzystora 1 oraz baza tranzystora 3 zwarte sa ze soba tak, ze o ile .przewodzi tranzystor 2 - to odciety jest tranzystor 1 a przewodzi tranzystor 3 i odwrotnie. Tranzystor 2 wtedy i tylko wtedy jest odciety gdy nie plynie prad na wejsciu blokujacym 9 badz napiecie na wejsciu informacyjnym 10 nie jest bardziej dodat¬ nie niz napiecie —U2 co zachodzi dla Ui = 1. Prad wyjsciowy Ii proporcjonlany jest wtedy do U^Tg a wyjscie blokujace 11 jest w stanie „1". Natomiast tranzystor 2 przewodzi i odcina tranzystor 1 wte¬ dy i tylko wtedy gdy plynie prad na wejsciu 9 badz napiecie na wejsciu 10 jest wystarczajaco bli¬ skie zeru. PL
Claims (2)
1. Logarytmiczny konwerter cyfrowo-analogowy :o 10 15 20 25 znamienny tym, ze posiada uklad n+1 identycz¬ nych kluczy (KO, gdzie i = 0,l,
2...n, z których kazdy posiada wyjscie sumujace bedace dla kaz¬ dego „i" zródlem talkiego samego pradu wyjscio¬ wego lj.) wtedy i tylko wtedy gdy klucz jest otwarty, a wyjscia sumujace wszystkich kluczy polaczone sa ze soba i z opornikiem przez któ¬ ry plynie suma pradów wyjsciowych i=0 przy czym wyjscie blokujace polaczone z wej¬ sciem blokujacym klucza (Ki_i), a wejscie blo¬ kujace polaczone z wyjsciem blokujacym klu¬ cza (Ki+1), oraz wejscie informacyjne polaczone z (i-ta) pozycja znanego rejestru zawierajacego liczbe zapisana w systemie dwójkowym i pod¬ legajaca konwersji, przy czym obecnosc cyfry znaczacej jeden w (i-tej) pozycji rejestru po¬ woduje otwarcie odpowiadajacego tej pozycji klucza (Ki) a otwarcie klucza (KO powoduje otwarcie kluczy (Ki.j), (Ki_2)...(K0). Konwerter wedlug zastrz. 1 i 2 znamienny tym, ze kazdy klucz (Ki) posiada pare tranzystorów (1), (2) p-n-p.i n-p-n przy czym emiter jednego i kolektor drugiego tranzystora polaczone sa ze soba bezposrednio oraz posiada trzeci tranzystor (3), którego baza doiaczona jest do emitera tranzystora (1), a emiter do bazy tego tranzy¬ stora, przy czym oba polaczenia sa bezposred¬ nie. I_ a i , * , 1* -^ «*- [TO T «1 ^-—i- ** ~i i i i—' ¦—i—' 1 * i i i i i i Fig. 1KI. 42 m4, 7/04 55882 MKP G 06 g ?tr, nt u h -W—10 r7 Fig. i. PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL55882B1 true PL55882B1 (pl) | 1968-06-25 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3440883A (en) | Electronic semiconductor thermometer | |
| US3152250A (en) | Circuit for performing the combined functions of the extraction of roots, multiplicaton, and division | |
| US2891171A (en) | Transistor switch | |
| US3042911A (en) | Digital to analog converter | |
| US2857569A (en) | Thermal converter | |
| GB1106160A (en) | Analogue to digital converter | |
| US3444362A (en) | Antilogarithmic function generator | |
| US3577139A (en) | Analog-to-digital converter | |
| PL55882B1 (pl) | ||
| US3219843A (en) | Temperature transducer | |
| Harville | On the distribution of linear combinations of non-central chi-squares | |
| US3836905A (en) | Analog to digital converter | |
| US3877021A (en) | Digital-to-analog converter | |
| US3146438A (en) | Decoding system | |
| GB940784A (en) | Improvements in or relating to voltage regulator circuits | |
| SU148138A1 (ru) | Компенсационный цифровой вольтметр | |
| GB939780A (en) | Improvements in or relating to circuit arrangements for the conversion of analogue values into binary numbers | |
| US3275852A (en) | Transistor switch | |
| Sun et al. | Comments on" D-stability of continuous time-delay systems subjected to a class of highly structured perturbations" | |
| US3290673A (en) | Digital to analog converter using a solion cell | |
| US3229116A (en) | Coincidence gate employing reverse biased tunnel diode | |
| SU720841A1 (ru) | Аналоговое мажоритарное устройство | |
| US3210528A (en) | Binary coded ternary computer system | |
| SU410406A1 (pl) | ||
| Marjanovic | Multiplying D/A Converter |