PL55109B1 - - Google Patents
Download PDFInfo
- Publication number
- PL55109B1 PL55109B1 PL116787A PL11678766A PL55109B1 PL 55109 B1 PL55109 B1 PL 55109B1 PL 116787 A PL116787 A PL 116787A PL 11678766 A PL11678766 A PL 11678766A PL 55109 B1 PL55109 B1 PL 55109B1
- Authority
- PL
- Poland
- Prior art keywords
- transistor
- collector
- capacitor
- emitter
- circuit
- Prior art date
Links
- 239000003990 capacitor Substances 0.000 claims description 10
- 230000001629 suppression Effects 0.000 claims description 2
- 230000008034 disappearance Effects 0.000 description 1
- 238000007599 discharging Methods 0.000 description 1
- 229920006395 saturated elastomer Polymers 0.000 description 1
- 238000007789 sealing Methods 0.000 description 1
Description
JliLlOTEKA *Jv9QtRt w[4ffWl#W#0O Opublikowano: 17.IV.1968 55109 KI. 21 cr 68/50 MKP II 03 d i UKD Wspóltwórcy wynalazku: inz. Ryslaw Sinski, Teresa Biendzio Wlasciciel patentu: Zaklady Radiowe im. Marcina Kasprzaka, Warszawa (Polska) Tranzystorowy uklad przeciwzaklóceniowy w urzadzeniach sterowanych sygnalami pradu stalego Przedmiotem wynalazku jest tranzystorowy uklad opóznienia w urzadzeniach zdalnie sterowanych syg¬ nalami pradu stalego, nie reagujacy na impulsy za¬ klócajace o czasie trwania krótszym od stalej czasu zalaczonego ukladu calkujacego.W urzadzeniach zdalnie sterowanych sygnalami pradu stalego, po zaniknieciu sygnalu sterujacego istnieje mozliwosc uruchomienia urzadzen przez krótkotrwale zaklócajace impulsy pradu stalego.Zastosowanie ukladu opózniajacego z obwodem calkujacym nie zabezpiecza calkowicie przed falszy¬ wymi impulsami, gdyz czas rozladowania kondensa¬ tora wlaczonego do ukladu jest zbyt dlugi i nastepny falszywy krótkotrwaly impuls moze doladowac kon¬ densator i spowodowac start sterowanych urzadzen.Celem wynalazku jest sprowadzenie do minimum czasu rozladowania kondensatora w obwodzie cal¬ kujacym, zas zadaniem wynalazku jest opracowanie ukladu elektrycznego do osiagniecia tego celu.Cel ten zostal osiagniety dzieki temu, iz uklad z obwodem calkujacym zawiera tranzystor typu „pnp" wlaczony kolektorem i emiterem równolegle do kondensatora, oraz tranzystor typu „npn", do¬ laczony emiterem do ujemnego -bieguna zasilania, baza poprzez opornik do wejsciowego zacisku ob¬ wodu sygnalowego, zas kolektorem, do masy poprzez polaczone szeregowo ze soba oporniki, z miejscem zlaczenia, których polaczona jest baza wymienione¬ go tranzystora typu ,,npn".Zastosowanie wynalazku zwieksza stopien nieza- 15 20 25 80 2 wodnosci zdalnego sterowania urzadzeniami za po¬ moca sygnalów pradu stalego.Wynalazek zostanie blizej objasniony na przykla¬ dzie wykonania przedstawionym na rysunku.W ukladzie przedstawionym na rysunku sygnaly sterujace doprowadzone sa do zacisku S. Ujemny biegun zasilania doprowadzony jest do zacisku A, zas .zacisk B polaczony jest z dolaczonym do# masy dodatnim biegunem.Obwód calkujacy w obwodzie sygnalowym stano¬ wia opornik Rl o regulowanej opornosci oraz kon¬ densator C. Zmiana opornosci powoduje zmiane sta¬ lej czasu ukladu opózniajacego.W tranzystorze Tl typu Mnpn", emiter polaczony jest z ujemnym biegunem zasilania, kolektor poprzez szeregowo polaczone oporniki R2 i R3 z masa, zas baza poprzez opornik R4 z zaciskiem S.Punkt pracy tranzystora Tl dobierany jest za po¬ moca oporników R4 i R5. Tranzystor T2 wlaczony jest kolektorem i emiterem równolegle do konden¬ satora C. Punkt pracy tranzystora T2 dobierany jest z dzielnika napiec utworzonego przez oporniki R2 i R3. Tranzystor T3 typu „pnp" wprowadza sie w stan przewodzenia sygnalem sterowania uruchamia przekaznik P, wlaczajacy urzadzenie zdalnie stero¬ wane.W stanie spoczynku, gdy na zacisku S nie ma na¬ piecia ujemnego, tranzystor Tl jest w stanie nasy¬ cenia i prad plynacy w obwodzie kolektora wytwa¬ rza na oporach R2 i R3 ujemny spadek napiecia, 5510955109 który wprowadza w stan nasycenia tranzystor T2.Tranzystor T3 jest zatkany. Z chwila, gdy na wejs¬ ciu S pojawi sie napiecie ujemne UA| tranzystory Tl i T2 zostana zatkane i poprzez opornik Rl zacz¬ nie sie ladowac kondensator Cf który naladuje sie po czasie x = RlxC.Po osiagnieciu w tranzystorze T3 napiecia Ube wartosci dla stanu przewodzenia, na przekazniku P powstanie skok napiecia Uc i przekaznik P zadziala.Dalsze uklady manipulacyjne moga byc podlaczone do zacisku D.Po wylaczeniu sygnalu sterujacego, tranzystory Tl i T2 przechodza do stanu nasycenia i kondensa¬ tor C rozladuje sie droga poprzez kolektor-emiter tranzystora T2.Jezeli pojawi sie przypadkowy impuls ujemny o czasie trwania krótszym od stalej czasu t, to kondensator C naladuje sie do napiecia nizszego od wprowadzajacego w stan przewodzenia tranzystor T3. Po zniknieciu napiecia wejsciowego, kondensa¬ tor C natychmiast sie rozladuje. Z chwila pojawie¬ nia sie ujemnego napiecia na wejsciu, kondensator C ponownie zacznie sie ladowac. PL
Claims (1)
1. Zastrzezenie patentowe Tranzystorowy uklad przeciwzaklóceniowy w urza¬ dzeniach sterowanych sygnalami pradu stalego, za¬ bezpieczajacy przed impulsami zaklócajacymi o cza¬ sie trwania krótszym od stalej czasu ukladu calku¬ jacego, skladajacego sie z opornosci i pojemnosci, znamienny tym, ze tranzystor (T2) typu „pnp" jest wlaczony kolektorem i emiterem równolegle do kon¬ densatora (C)r oraz tranzystor (Tl) typu „npn", do¬ laczony jest emiterem do ujemnego bieguna zasila¬ nia, a baza poprzez opornik (R4) do wejsciowego zacisku (S) obwodu sygnalowego, zas kolektorem do masy poprzez polaczone szeregowo ze soba opor¬ niki (R2 i R3), z miejscem zlaczenia, do których po¬ laczona jest baza tranzystora (T2). . O Zaklady Kartograficzne, Wroclaw — C/145, 530 PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL55109B1 true PL55109B1 (pl) | 1968-02-26 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3473054A (en) | Time delay circuit with field-effect transistor | |
| US4017747A (en) | First timing circuit controlled by a second timing circuit for generating long timing intervals | |
| US3239778A (en) | Temperature compensator in multivibrator circuits | |
| US2949582A (en) | Pulse generators | |
| GB1030479A (en) | A detector of pulses exceeding a predetermined length | |
| US3735154A (en) | Disabling circuit having a predetermined disabling interval | |
| US3588538A (en) | Electronic switch | |
| GB961846A (en) | Timing circuit for defining long intervals of time | |
| PL55109B1 (pl) | ||
| US3294983A (en) | Variable "one-shot" multivibrator | |
| US3260962A (en) | Gated pulse generator with time delay | |
| CN107565943B (zh) | 电机启停开关电路 | |
| US2965770A (en) | Linear wave generator | |
| GB1491166A (en) | Oscillator circuit | |
| US3021435A (en) | Stable output pulse producing system | |
| US3513330A (en) | Electronic frequency divider | |
| US3407313A (en) | Monostable multivibrator with an auxiliary transistor in the timing circuit for broadening the output pulses | |
| US3814954A (en) | Variable interval timer circuit | |
| GB1077770A (en) | Transistor avalanche mode pulse generator | |
| SU526966A1 (ru) | Реле времени | |
| US3559077A (en) | Counting circuit | |
| US3155843A (en) | Blocking oscillator | |
| US3675048A (en) | Pulse circuit for controlling pulse duration | |
| US3188497A (en) | Single-transistor circuit producing pulse predetermined interval from trailing edge of final pulse in any pulse-train | |
| SU974581A1 (ru) | Таймер |