PL54557B1 - - Google Patents
Download PDFInfo
- Publication number
- PL54557B1 PL54557B1 PL109917A PL10991765A PL54557B1 PL 54557 B1 PL54557 B1 PL 54557B1 PL 109917 A PL109917 A PL 109917A PL 10991765 A PL10991765 A PL 10991765A PL 54557 B1 PL54557 B1 PL 54557B1
- Authority
- PL
- Poland
- Prior art keywords
- stage
- pulser
- pulses
- charging
- current
- Prior art date
Links
- 238000000034 method Methods 0.000 claims description 9
- 238000004804 winding Methods 0.000 claims 2
- 230000001131 transforming effect Effects 0.000 claims 1
- 230000002452 interceptive effect Effects 0.000 description 1
Description
Pierwszenstwo: Opublikowano: 24.11.1968 54557 KI. 21 a*, 36/04 MKP UKD H 03 k ijl^ Wspóltwórcy wynalazku: mgr inz. Jan Piotrowski, mgr inz. Zdzislaw Do- rywalski Wlasciciel patentu: Przemyslowy Instytut Telekomunikacji, Warszawa (Polska) Sposób zabezpieczania impulsatora liniowego z przelacznikiem tyratronowym przed impulsami zaklócajacymi oraz uklad do stosowania tego sposobu i 2 Przedmiotem wynalazku jest sposób zabezpiecze¬ nia impulsatora liniowego z przelacznikiem tyra¬ tronowym przed impulsami zaklócajacymi oraz uklad do stosowania tego sposobu. Pod pojeciem impulsów zaklócajacych rozumie sie wszystkie im¬ pulsy przychodzace do wejscia impulsatora w prze¬ dzialach czasu zawartych pomiedzy impulsami ste¬ rujacymi, to jest w czasie ladowania dwójnika for¬ mujacego impuls.Wyzwolenie przelacznika tyratronowego w prze¬ dziale czasu, w którym przez dlawik ladujacy plynie prad ladowania pojemnosci dwójnika formujacego impuls, powoduje stale przewodzenie tyratronu, a tym samym zwarcie zródla zasilajacego impulsa- tor. Sposób i uklad wedlug wynalazku usuwa szko¬ dliwe zjawisko zwierania zródla zasilajacego przez tyratron, wywolywane przez impulsy zaklócajace.Sposób zabezpieczenia impulsatora wedlug wyna¬ lazku polega na okresowym odlaczaniu wejscia im¬ pulsatora od zródla impulsów synchronizujacych, w przedziale czasu ladowania pojemnosci dwójnika formujacego impuls, za pomoca ukladu sterowanego przebiegami napiecia lub pradu ladowania dwójnika formujacego impuls.Wynalazek zostanie blizej objasniony na przykla¬ dach wykonania przedstawionych na rysunku, na którym fig. 1 przedstawia uklad wykorzystujacy przebieg pradu ladowania, natomiast fig 2 inny przyklad wykonania ukladu. 10 ao 25 30 Elementy od 1 do 6 stanowia elementy typowego impulsatora liniowego, a mianowicie: zasilacz 1 pradu stalego, idlawik 2 ladujacy, dioda 3 ladujaca, przelacznik 4 tyratronowy, dwójnik 5 formujacy im¬ puls, uklad 6 sterujacy przelacznik tyratronowy.Przebiegi pradu ladowania, przetransformowane za pomoca przekladnika 7 pradowego sa podawane na wejscie ukladu 8 ksztaltujacego, który z przebie¬ gów o ksztalcie polówki sinusoidy formuje impul¬ sy trapezowe. Impulsy te sa wykorzystywane do zatykania stopnia 9, na który sa podawane impulsy synchronizujace po uprzednim ograniczeniu ich amplitudy w stopniu 10 do takiego poziomu, aby w przedziale czasu gdy na stopien 9 jest podawa¬ ne napiecie zatykajace, na jego wyjsciu nie poja¬ wialy sie zadne impulsy napiecia. Impulsy syn¬ chronizujace na wyjsciu stopnia 9, wyzwalajace uklad 6 sterujacy moga sie wiec pojawic tylko w takich przedzialach czasu, gdy nie plynie prad la¬ dowania dwójnika formujacego impuls. W ukladzie wedlug fig. 2 do zatykania stopnia 9 sa wykorzy¬ stywane przebiegi napiecia ladowania dwójnika formujacego impuls, które w ukladzie 11 róznicz¬ kujacym sa przeksztalcane z funkcji 1 — cos co t na przebiegi opisane w przyblizeniu funkcja sin cot, a nastepnie sa podawane na stopien 8.Zasadnicza zaleta sposobu i ukladu wedlug wy¬ nalazku jest to, ze uklad jest zatykany dokladnie w przedzialach czasu gdy przez dlawik 2 plynie prad ladowania, a wiec gdy jest to istotne dla pra- 5455754557 cy impulsatora, niezaleznie od szerokosci impulsu i czestotliwosci powtarzania impulsów generowa¬ nych przez impulsator liniowy. PL
Claims (1)
1. Sposób zabezpieczenia impulsatora liniowego z przelacznikiem tyratronowym przed impulsami zaklócajacymi znamienny tym, ze z obwodu la¬ dowania pojemnosci dwójnika (5) odprowadza sie sygnal wytwarzany przez przebieg pradu lub napiecia ladowania tego dwójnika, nastepnie sygnal ten przeksztalca sie iraa przebieg o ksztal¬ cie trapezowym i tak przeksztalconym sygna¬ lem zatyka sie stopien (9) odlaczajacy wejscie impulsatora od zródla impulsów synchronizuja¬ cych, w przedzialach czasu ladowania pojemnos¬ ci dwójnika (5) formujacego impuls, przy czym amplitude impulsów synchronizujacych ograni¬ cza sie za pomoca ogranicznika (10) amplitudy, zalaczonego przed stopniem (9). 10 15 Uklad zabezpieczania impulsaitora liniowego z przelacznikiem tyratronowym przed impulsami zaklócajacymi do stosowania sposobu wedlug zastrz. 1 znamienny tym, ze sklada sie z prze- kladnika pradowego (7), stopnia przeksztalcaja¬ cego przebiieg pradu (8), stopnia odlaczajacego (9) oraz ogranicznika amplitudy (10), przy czym uzwojenie pierwotne przekladnika (7) jest wla¬ czone w obwód ladowania impulsatora liniowego szeregowo z dlawikiem (2) zas uzwojenie wtór¬ ne jest polaczone przez stopien (8) ze stopniem odlaczajacym (9), którego wyjscie jest polaczone z ukladem sterujacym (6) zas do którego wejs¬ cia jest dolaczony ogranicznik amplitudy (10). Uklad do stosowania sposobu wedlug zastrz. 1 znamienny tym, ze ma uklad rózniczkujacy (11) wlaczony pomiedzy obwód ladowania impulsato¬ ra liniowego i stopien przeksztalcajacy przebieg pradu (8). Fig.2 Kartogr., C/1163-II-68, 300 \ PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL54557B1 true PL54557B1 (pl) | 1967-12-27 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3119058A (en) | Controlled rectifier inverter circuits | |
| US4394583A (en) | Electric fence energizers | |
| GB1571681A (en) | Inverter | |
| DE3927888A1 (de) | Wechselrichteranordnung | |
| US3646578A (en) | Gate drive for controlled rectifiers | |
| US3320514A (en) | Circuit means for selectively switching current-conducting groups of a cycloconverter in response to output current | |
| GB1279262A (en) | Improvements in or relating to current-converter arrangements | |
| US3128396A (en) | Lock out control circuit for power amplifier | |
| US3440514A (en) | Static inverter | |
| US3538342A (en) | Device for controlling an inverter | |
| PL54557B1 (pl) | ||
| US3252100A (en) | Pulse generating circuit employing switch-means on ends of delay line for alternately charging and discharging same | |
| US3475651A (en) | Charging and triggering circuits for pulsed electrical devices such as flash lamps | |
| DE2651361A1 (de) | Steuerschaltung zur erzeugung von steuersignalen fuer elektrische schalter | |
| GB1360760A (en) | Rectangular pulse generator | |
| US3308340A (en) | Current control apparatus having phase controlled means for variably controlling the period of conduction | |
| US3502957A (en) | Anti-shorting circuit for load-guided inverters | |
| US3471716A (en) | Power semiconducior gating circuit | |
| US3634748A (en) | Static inverter circuits | |
| US3492512A (en) | Pulse generating firing and safety circuit for phase controlled silicon controlled rectifiers | |
| US3566150A (en) | Impulse generator circuit for the control of rectifiers | |
| GB1160803A (en) | Controlled Rectifier Inverter Circuits | |
| US2986628A (en) | Track circuits | |
| SU449437A1 (ru) | Генератор случайных импульсов | |
| US2845537A (en) | Post-pulse eliminator |