PL47575B1 - - Google Patents
Download PDFInfo
- Publication number
- PL47575B1 PL47575B1 PL47575A PL4757561A PL47575B1 PL 47575 B1 PL47575 B1 PL 47575B1 PL 47575 A PL47575 A PL 47575A PL 4757561 A PL4757561 A PL 4757561A PL 47575 B1 PL47575 B1 PL 47575B1
- Authority
- PL
- Poland
- Prior art keywords
- transistors
- emitter
- collector
- blocked
- pulses
- Prior art date
Links
Description
Wynalazek dotyczy ukladu polaczen urzadze¬ nia do nadawania impulsów, charakteryzuja¬ cego sie tym, ze ma tor przenoszenia wlaczony równolegle miedzy emiter i kolektor jednego z dwóch tranzystorów pnp, majacych w stanie spoczynkowym na wejsciach napiecia dodatnie, które to tranzystory polaczone sa ze soba w ten sposób, ze kolektor jednego polaczony jest z emiterem drugiego.Jezeli wymiana informacji zachodzi pomie¬ dzy obiektami polozonymi w duzej odleglosci od siebie, przy czym informacje przyjmuja po¬ stac grup impulsów przesylanych na wspólnym torze przenoszenia* na przyklad przy przeno¬ szeniu przewodowym w technice sterowania zdalnego, to ze wzgledu na duza liczbe czlo¬ nów odbiorczych wlaczonych równolegle w tor *) Wlasciciel patentu oswiadczyl,! ze twórca wynalazku jest dipl. inz. Manfred Walbe. przenoszenia, czlony te powinny byc mozliwie wysokoomowe, natomiast uklady nadawcze niskoomowe, a to dlatego, aby duza liczba czlo¬ nów odbiorczych nie miala wplywu na nada¬ wane impulsy. Czlony nadawcze musza byc wykonane jako wysokoomowe równiez dlatego, aby w stanie spoczynkowym nie zwiekszaly swymi malymi opornosciami wewnetrznymi tlumiennosci toru. Wiadomo, ze tego rodzaju zwiekszenie tlumiennosci mozna uniknac przez zastosowanie metody selekcji czestlotliwosci, jezeli dla kazdego urzadzenia nadawczego i od¬ biorczego przeznaczy sie pewna czestotliwosc, przy czym poszczególne czlony nadawcze i od¬ biorcze odsprzegniete sa miedzy soba za pomo¬ ca zwrotnic czestotliwosci. Znany jest równiez fakt, ze czlony nadawcze i odbiorcze sa dola¬ czone do laczacego je toru za pomoca przelacz¬ nika, tak jak to ma miejsce w ukladach wy¬ posazonych w przekazniki. Jezeli w ukladachtych zastosuje sie tranzystory w celu uzyska¬ nia urzadzenia o mniejszych wymiarach oraz krótszych czasów przenoszenia, to znane me¬ tody wlaczania i odlaczania dadza sie zastoso¬ wac tylko w ograniczony sposób, poniewaz po¬ trzebne sa liczne i kosztowne filtry, przy czym styki w takim ukladzie elektronowym istnieja najwyzej przy wprowadzaniu lub wyprowadza¬ niu informacji.Zadaniem wynalazku jest unikniecie tych wszystkich znanych braków.Wedlug wypftlazfcu osiaga sie to, w ten spo- só, ze w ukladzie polaczen urzadzenia do na¬ dawania impulsów tranzystory umieszcza sie w ten sposób, ze urzadzenie nadawcze ma w stanie roboczym mala opornosc wewnetrzna, a w stanie spoczynkowym duza opornosc wew¬ netrzna. Ze wzgledu na polaczenie galwaniczne pomiedzy obwodem laczacym a sterujacym w tranzystorze niemozliwe jest zastosowanie po¬ laczenia odpowiadajacego dotychczasowemu po¬ laczeniu skladajacemu sie ze styków.W przeciwienstwie do dotychczas stosowanego ukladu przelacznika pomiedzy urzadzeniem na¬ dawczym, a torem przenoszenia w ukladzie we¬ dlug wynalazku tor przenoszenia jest wlaczo¬ ny równolegle miedzy kolektor i emiter jed¬ nego z dwóch tranzystorów, przy czym emiter jednego z nich jest polaczony z kolektorem drugiego. Poniewaz w stanie spoczynkowym obydwa tranzystory sa zablokowane, tor prze¬ noszenia jest obciazony jedynie duza opornos¬ cia zablokowanych tranzystorów. W stanie ro¬ boczym obydwa tranzystory sa odblokowane i blokowane na przemian, tak ze opornosc wewnetrzna ukladu polaczen wedlug fig. 1 zo¬ staje utworzona przez opornosc miedzy kolek¬ torem i emiterem przewodzacego tranzystora oraz przez opornosc wewnetrzna zródla napie¬ cia zasilajacego.Na fig. 1 jest przedstawiony uklad polaczen wedlug wynalazku, a na fig. 2 schemat urza¬ dzenia przy zastosowaniu ukladu polaczen wg fig. 1, przy czym uwidocznione sa jedynie czes¬ ci skladowe urzadzenia wazne dla jego dziala¬ nia.Jak wynika z fig. 1, stosuje sie diwa tran¬ zystory pnp Ti i Tt, sterowane przez wejscie Ei i Ej. W stanie spoczynkowym do wejsc Ei i Et przylozone jest napiecie dodatnie, za po¬ moca którego tranzystory Ti i Ti sa zabloko¬ wane. Ujemne napiecie przylozone do wejsc Ei i Et odblokowuje tranzystory Ti i Tt. W stanie roboczym przez sterowane wejscia Ei i Et jeden z obydwu tranzystorów jest od¬ blokowany, a drugi na przemian blokowany.W przypadku ukladu polaczen opierajacego sie na zasadzie przedstawionej na fig. 1, wej¬ scia Ei i Es, jak przedstawia fig. 2, sa polaczo¬ ne za pomoca opornika Rt i tranzystora Ts znanego typu w jedno wejscie E w ten sposób, ze wejscie ffi jest przylaczone do kolektora tranzystora Ts, a wejscie Et jest przylaczone do emitera tegoz tranzystora. Impulsy przez¬ naczone do wzmocnienia i nadania sa podawa¬ ne na wejscie E. Przy odblokowaniu i bloko¬ waniu na przemian tranzystora Ts tranzystor Ti lub tranzystor Tt jest odblokowany albo blokowany, przy czym kolektor i emiter tran¬ zystora Ts sa polaczone odpowiednio poprzez oporniki Ra i Ra z potencjalem ujemnym albo zerowym zasilajacego zródla napiecia. Punkt A laczacy oba tranzystory Ti i T2 jest przylacza¬ ny na przemian do potencjalu zerowego lub ujemnego, przez co kondensator C zalaczony, w przypadku zastosowania przenosnika linio¬ wego 17 pomiedzy nadajnikiem a tarem przeno^ szacym, jest ladowany lub rozladowany. Przez dobranie odpowiedniej wartosci dla kondensa¬ tora C otrzymuje sie na stronie liniowej prze¬ nosnika U rózniczkowanie impulsów wystepu¬ jacych w punkcie laczacym A, przez co ostatni impuls ciagu impulsów uzyskuje biegunowosc przeciwna do biegunowosci impulsu poczatko¬ wego. Za pomoca opornika Rie wlaczonego po¬ miedzy punktem A a kondensatorem C, próg ladowania i rozladowania kondensatora C jest ograniczony do wartosci najwyzej dopuszczal¬ nej dla zastosowanych tranzystorów. Po zakon¬ czeniu nadawania ciagu impulsów diody Di, Dt otrzymuja potencjal zerowy za pomoca wlaczni¬ ka S, przez co tranzystory Ti i Ts, a tym sa¬ mym równiez tranzystor Tt zostaja zabloko¬ wane. PL
Claims (1)
1. Uklad polaczen urzadzenia do nadawania impulsów, znamienny tym, ze posiada dwa tranzystory (Ti, Tt) polaczone przez zwar¬ cie kolektora jednego z nich z emiterem dlu¬ giego które maja w stanie spoczynkowym na wejsciach (Ei, Et) blokujace napiecie do¬ datnie, przy czym miedzy kolektor i emiter jednego z tych tranzystorów wlaczony jest równolegle tor teletransmisyjny, a za po¬ moca dalszego tranzystora .{Tt), k&órego ko¬ lektor i emiter polaczone sa poprzez opor- — 2 —niki (R4, R5) z potencjalem ujemnym wzgle¬ dnie zerowym pradu zasilajacego, zawsze jeden z tranzystorów pnp (Ti, Ti), jest od¬ blokowany lub zablokowany drugi zas od¬ wrotnie, zablokowany lub odblokowany, przy czyim opornosc wewnetrzna urzadzenia na¬ dawczego w czasie wysylania impulsów jest mala, a w stanie spoczynku duza. Uklad polaczen wedlug zastrz. 1, znamienny tym, ze miedzy punktem (A) polaczenia tranzystorów pnp (Ti i Ti) a transformato¬ rem (U) wlaczony jest kondensator (C), któ- -Osp ry tak jest obliczony, ze impulsy wystepu¬ jace w punkcie (A) sa rózniczkowane tak, ze ostatni impuls ciagu impulsów wykazu¬ je biegunowosc odwrotna do biegunowosci impulsu poczatkowego, przez co w polozeniu spoczynkowym urzadzenia nadawczego kon¬ densator (C) jest rozladowany. Institut fur Regelungsteeh niik Zastepca: dr Andrzej Au rzecznik patentowy £1 o- £2 o- 0 - T1 "L T2 Rg-t +USP Fig. 2 PL
Publications (1)
| Publication Number | Publication Date |
|---|---|
| PL47575B1 true PL47575B1 (pl) | 1963-08-15 |
Family
ID=
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| US3359433A (en) | Electronic telegraph relay | |
| US3546392A (en) | Coordinate matrix arrangement for supervision of loop conditions and for discerning loop resistances in a plurality of loops | |
| US3051855A (en) | Self-correcting ring counter | |
| US3183373A (en) | High frequency high speed switching circuits | |
| PL47575B1 (pl) | ||
| GB866653A (en) | Negative impedance repeater for pulse multiplex circuits | |
| US3330969A (en) | Electronic device for switching low-level voltage signals | |
| US3588373A (en) | Ac signal transmission system | |
| US3258614A (en) | Shift register employing an energy storage means for each four-layer diode in each stage | |
| US3402392A (en) | Time division multiplex matrix data transfer system having transistor cross points | |
| US2999130A (en) | Circuit arrangement for line identification | |
| US3011028A (en) | Signaling system | |
| US3387186A (en) | Relay counting chain | |
| US3643026A (en) | Retransmitting apparatus for converting interrupted telegraphic modulated signals into telegraphic signals without interruptions | |
| GB1021915A (en) | A frequency switching device | |
| US2968693A (en) | Simultaneous-to-serial permutation code converter | |
| US3506850A (en) | Amplifier with binary output | |
| US1889466A (en) | Telephone plant | |
| US3381087A (en) | Teletypewriter to transmitter converter | |
| US3104332A (en) | Non-synchronous scanning circuit | |
| US1540419A (en) | Automatic telephone system | |
| SU123206A1 (ru) | Способ передачи электрических сигналов | |
| US3162843A (en) | Transfer circuits using saturable magnetic cores | |
| US3278908A (en) | Impulse regenerator using electronic detection | |
| GB910940A (en) | Improvements in or relating to switching arrangements for multi-channel pulse-communication systems |