Przedmiotem wynalazku jest przetwornik analogowo - cyfrowy, z podwójnym calkowaniem przeznaczony do stosowania w cyfrowych urzadzeniach pomiarowych, w których mierzony sygnal jest poddawany detekcji synchronicznej.Znany jest ze stosowania uklad przetwornika analogowo - cyfrowego zawierajacego przela¬ cznik polaczony przez integrator i komparator z ukladem sterowania, którego wyjscie jest pola¬ czone ze sterujacym wyjsciem przelacznika. W powszechnie stosowanych cyfrowych przyrzadach pomiarowych, zawierajacych fazoczuly detektor np. konduktometrach cyfrowych przetwornik analogowo-cyfrowy i detektor fazoczuly stanowia osobne bloki polaczone szeregowo. Takiuklad ma te wade, ze bledy obu bloków zwiazane ze zmiana charakterystyki i przesuniecia zera sumuja sie.Istota przetwornika analogowo-cyfrowego wedlug wynalazku polega na tym, ze pomiedzy wyjsciem przelacznika a wejsciem integratora ma wlaczony fazoczuly detektor, który sklada sie z drugiego przelacznika i róznicowego wzmacniacza.Korzystnym skutkiem stosowania przetwornika wedlug wynalazku jest uklad z detekcja synchroniczna, w którym wyeliminowano wplyw zmian nachylenia charakterystyki detektora fazoczulego na wypadkowa dokladnosc ukladu pomiarowego.Przedmiot wynalazku jest objasniony na rysunku, na którym fig. 1 przedstawia schemat blokowy przetwornika, a fig. 2 przebiegi zaleznosci sygnalów w funkcji czasu, mierzone w pieciu punktach ukladu.Przetwornik analogowo-cyfrowy wedlug wynalazku ma na wyjsciu przelacznik 1, sterowany ukladem sterowania 2 i polaczony z wejsciem detektora DS. Detektor DS zawiera na wejsciu przelaczniki, którego wyjscie jest polaczone jest z wejsciami róznicowego wzmacniacza 4. Drugi przelacznik 3 jest takze sterowany ukladem, sterowania 2. Wyjscie wzmacniacza 4 jest polaczone przez integrator 5 i kompaktor 6 z ukladem sterowania 2.Dzialanie przetwornika przedstawione wykresami na fig 2 przebiega nastepujaco.Przelacznik 1 sterowany sygnalem e z ukladu 2 sterowanie laczy wejscie 4e przetwornika 1 z wejsciem przelacznika 3 fazoczulego detektora DS na okres czasu To. Równoczesnie, sterowany z ukladu 2 sterowania przelacznik 3 przelacza przetwarzany sygnal a na wejscie odwracajace i nieodwracajace wzmacniacza 4 zgodnie z sygnalem odniesienia d detekcji. Po detekcji sygnal b2 144 702 jest calkowany w integratorze 5. Po czasie Toprzelacznik 1 laczy wejscie przclacznika 3 ze zródlem napiecia odniesienia U, a przelacznik 3, w zaleznosci od biegunowosci napiecia w integratorze 5 — doprowadza napiecie odniesienia U do wejscia odwracajacego lub nieodwracajaccgo wzmacniacza 4. Doprowadzone do wejscia integratora 5 napiecie U powoduje, ze napiecie, którego przebieg przedstawia wykres c, na wyjsciu integratora wraca do stanu wyjsciowego, co powoduje zadzialanie komparatora 6. Impuls wyjsciowy z komparatora 6 konczy cykl prztwarzania przetwornika.Zastrzezenia patentowe 1. Przetwornik analogiczno -cyfrowy, zawierajacy przelacznik polaczony przez integrator i komparator z ukladem sterowania, którego wyjscie jest polaczone ze sterujacym wejsciem przela¬ cznika, znamienny tym, ze pomiedzy wyjsciem przelacznika (1) a wejsciem integratora (5) jest wlaczony fazoczuly detektor (DS). 2. Przetwornik wedlug zastrz. 1, znamienny tym, ze fazoczuly detektor (DS) sklada sie z drugiego przelacznika (3) i róznicowego wzmacniacza (4).Ve«H a b c «L e iA iA r ! 1 1 1 1 F L3- /\ Vi :V| i _ T. 1 1 1 • _L 1 1 1 J _l 1 ,1 4 1 T i 1 1 1 1 1 1 1 1 *l .- Pricownii Poligraficzna UP PRL. Naklad 100 egz.Cena 220 zl PLThe subject of the invention is an analog-to-digital converter with double integration, intended for use in digital measuring devices, in which the measured signal is subject to synchronous detection. It is known from the use of an analog-to-digital converter system containing a converter connected by an integrator and a comparator with a control system, whose output is connected to the control output of the switch. In commonly used digital measuring instruments, which include a phas-sensitive detector, e.g. digital conductivity meters, the analog-to-digital converter and the phas-sensitive detector constitute separate blocks connected in series. Such a system has the disadvantage that the errors of both blocks related to the change of characteristics and the shift of zero add up. The essence of the analog-to-digital converter according to the invention consists in the fact that between the output of the switch and the input of the integrator there is a phase-sensitive detector switched on, which consists of a second switch and a differential switch. An advantageous effect of using the transducer according to the invention is a system with synchronous detection, in which the influence of changes in the slope of the phase-sensitive detector characteristic on the resultant accuracy of the measuring system is eliminated. The subject of the invention is explained in the drawing, in which Fig. 1 shows a block diagram of the transducer, and Fig. 2 waveforms of the dependence of the signals as a function of time, measured at five points of the system. According to the invention, the analog-to-digital converter according to the invention has a switch 1 on the output, controlled by the control system 2 and connected to the input of the DS detector. The DS detector contains switches on the input, the output of which is connected to the inputs of the differential amplifier 4. The second switch 3 is also controlled by the control circuit 2. The output of the amplifier 4 is connected by the integrator 5 and the compactor 6 with the control circuit 2. The converter operation is shown in the graphs on 2 is as follows. The switch 1, controlled by the signal e from the control system 2, connects the input 4e of the converter 1 with the input of the switch 3 of the phase-sensitive detector DS for the period of time To. At the same time, a switch 3 controlled from the control circuit switches the processed signal a to the inverting and non-inverting input of the amplifier 4 according to the reference signal d detection. After detection, the signal b2 144 702 is integrated in the integrator 5. After the time, switch 1 connects the input of switch 3 with the reference voltage source U, and switch 3, depending on the polarity of the voltage in the integrator 5 - leads the reference voltage U to the input of inverting or non-inverting amplifier 4 The voltage U applied to the input of the integrator 5 causes that the voltage, the course of which is presented in the diagram c, at the output of the integrator returns to the initial state, which causes the comparator operation 6. The output pulse from the comparator 6 completes the conversion cycle of the converter. Patent claims 1. Analogue converter - digital, comprising a switch connected by an integrator and a comparator to a control circuit, the output of which is connected to a control input of the switch, characterized in that between the output of the switch (1) and the input of the integrator (5) the phase sensitive detector (DS) is switched on. 2. The transducer according to claim A method as claimed in claim 1, characterized in that the phase-sensitive detector (DS) consists of a second switch (3) and a differential amplifier (4). Ve "H a b c" L e iA iA r! 1 1 1 1 F L3- / \ Vi: V | i _ T. 1 1 1 • _L 1 1 1 J _l 1, 1 4 1 T i 1 1 1 1 1 1 1 1 * l .- Pricownia Poligraficzna UP PRL. Mintage 100 copies Price PLN 220 PL