PL131080B1 - Network for symmetric controlling of gain of differential amplifier - Google Patents

Network for symmetric controlling of gain of differential amplifier Download PDF

Info

Publication number
PL131080B1
PL131080B1 PL1981229224A PL22922481A PL131080B1 PL 131080 B1 PL131080 B1 PL 131080B1 PL 1981229224 A PL1981229224 A PL 1981229224A PL 22922481 A PL22922481 A PL 22922481A PL 131080 B1 PL131080 B1 PL 131080B1
Authority
PL
Poland
Prior art keywords
transistor
potential
resistors
transistors
ground
Prior art date
Application number
PL1981229224A
Other languages
Polish (pl)
Other versions
PL229224A1 (en
Inventor
Leopold A Hordwood
Erwin J Wittmann
Original Assignee
Rca Corporation
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Rca Corporation filed Critical Rca Corporation
Publication of PL229224A1 publication Critical patent/PL229224A1/xx
Publication of PL131080B1 publication Critical patent/PL131080B1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03FAMPLIFIERS
    • H03F3/00Amplifiers with only discharge tubes or only semiconductor devices as amplifying elements
    • H03F3/45Differential amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G1/00Details of arrangements for controlling amplification
    • H03G1/0005Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal
    • H03G1/0017Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier
    • H03G1/0023Circuits characterised by the type of controlling devices operated by a controlling current or voltage signal the device being at least one of the amplifying solid state elements of the amplifier in emitter-coupled or cascode amplifiers
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/02Manually-operated control
    • H03G3/04Manually-operated control in untuned amplifiers
    • H03G3/10Manually-operated control in untuned amplifiers having semiconductor devices

Landscapes

  • Engineering & Computer Science (AREA)
  • Power Engineering (AREA)
  • Control Of Amplification And Gain Control (AREA)

Description

Przedmiotem wynalazku jeet uklad so symetrycznego sterowania wzmocnieniem wzmacniacza róznioowego, zwlaszoza gdy wzmacniacz jest polaczony niesymetrycznie wzgledem zródla po- tenojalu roboczego dla wzmaoniaoza.Wzmaoniaoz róznicowy zwykle zawiera dwa elementy aktywne, takie jak polaczone ze soba tranzystory. Prady robocze dla elementów aktywnych sa dostarczane za pomoca zródla prado¬ wego dolaczonego do wspólnych elektrod. Zródlo pradowe stanowi ozesto tranzystor z wlasci¬ wie spolaryzowana baza na wejsciu i z obwodem emiter-kolektor wlaczonym miedzy punkt o po¬ tencjale roboczym i polaozone wzajemnie emitery dwóoh tranzystorów wzmacniacza.Znany jest uklad do sterowania wzmocnieniem wzmacniacza róznioowego, który wykorzystu¬ je potencjometr zawierajacy rezystancje wlaczona miedzy pierwszy punkt i drugi punkt o po¬ tencjale roboczym oraz zaczep dolaozony do bazy na wejsciu tranzystora stanowiacego zródlo pradowe, skutkiem ozego jest realizowane sterowanie przewodzeniem pradu tego tranzystora, a wieo 1 wzmoonieniem wzmaoniaoza w zaleznosci od ustawienia zaczepu* Ta technika sterowa¬ nia wzmocnieniem moze byc zastosowana jedynie jeden raz dla sterowania wzmocnieniem danego wzmaoniaoza róznicowego.Drugi znany uklad do sterowania wzmoonieniem wzmacniacza róznioowego wykorzystuje ste¬ rowanie polaryzacja róznicowa baz tranzystorów wzmaoniaoza, W tym celu moga byc zastosowa¬ ne napiecia sterowania o dopelniajacych sie fazach wzglednie jedna z baz moze byc spolary¬ zowana do danego poziomu, podozas gdy polaryzacja drugiej bazy jest zmieniana tak, jak w odpowiedzi na nastawienie potenojometru lub innego zródla sterowania, Wwielu systemach przetwarzania sygnalów, takioh jak odbiornik telewizyjny, korzystne jest dla wzmaoniaoza róznioowego, zeby mial wzmoonienie sterowana symetryoznie, W systemie wykorzystujacym kolumnowy czyli wielopoziomowy uklad wzmacniacza róznicowego, czesto jest2 131 080 wymagane zapewnienie sterowania wzmocnieniem wzmacniaoza w odpowiedzi na oddzielne napie¬ cia sterowania dostarczane w róznych punktaoh lub poziomaoh dla calego wzmacniacza* W tym przypadku potrzebno Jest zapewnienie, zeby oddzielne funkcje sterowania wzmocnieniem nie oddzialywaly wzajemnie przeciwnie* Te ozynniki daja dodatkowe ograniczenia projektowe dla takiego ukladu wzmacniacza róznicowego, w uzupelnieniu do potrzeby okreslonej pracy z sy¬ metrycznym sterowaniem wzmocnieniem.Wymagane symetryczne sterowanie wzmocnieniem moze byc trudne do osiagniecia w zadany sposób, gdy jedno lub wiecej z napiec sterowania wzmocnieniem jest uzyskiwanych w zalezno¬ sci od nastawienia potencjometru, szczególnie gdy potencjometr nie jest dolaozony do na¬ piecia zasilania roboozego bez zaklócajacych elementów* Dla przykladu, w przypadku ukladu do sterowania wzmocnieniem przez polaryzaoje róznicowa bazy, który byl wzmiankowany powy¬ zej, moze byc wymagane ze wzgledów konstrukcyjnych, ze potencjometr byl dolaozony wraz z innymi elementami (np* rezystorami) w ukladzie dzielnika napieciowego do zasilania ro¬ boczego (np. +12 V)# W zwiazku z tym wymagany zakres napiec sterowania wztnoonienlem (np* 2 ± 2 V) moze byc dostarczany do wejsoia sterowania wzmocnieniem wzmacniacza zgodnie z nastawieniem poten¬ cjometru, W tym przypadku wymagany zakres symetryoznego sterowania wzmocnieniem moze byc ustalony odpowiednio do tolerancji potencjometru (np. + 20 %). Skutkiem tolerancji wartosc srodkowa rezystancji potencjometru oddala sie od oozekiwanej wartosoi w dzielniku napie¬ ciowym zawierajaoym potencjometr. W wyniku tego zakres sterowania wzmocnieniem staje sie niesymetryczny, poniewaz mechaniczne nastawienie wartosci srodkowej potencjometru daje na¬ piecie sterowania, które jest oddalone od oozekiwanej wartosci sredniej* Symetryozne ste¬ rowanie wzmocnieniem przestaje wieo byc realizowane, a skutkiem tego równiez zadana praca róznych jednostek.Znany uklad do symetryoznego sterowania wzmocnieniem wzmaoniacza róznicowego zawiera¬ jacego tranzystory, z dwoma wejsciowymi koncówkami sterowania wzmocnieniem, zawiera pierw¬ szy tranzystor wlaozony miedzy pierwszy potencjal i drugi potenojal, mase i posiadajacy baze dolaozona do rezystorów polaryzujacyoh i diody kompeneujaoej* Wyjsoie pierwszego tran¬ zystora stanowi kolektor dolaczony do pierwszej konoówki sterowania wzmocnieniem* Drugi tranzystor jest wlaozony miedzy pierwszy potencjal i drugi potenojal, mase i dolaczony do regulowanego dzielnika napieciowego wlaczonego bezposrednio miedzy pierwszy potencjal zasi¬ lania roboczego i drugi potenojal zasilania roboczego, mase* Wedlug wynalazku, do regulowanego dzielnika napieciowego jest dolaczona baza trzeciego tranzystora, którego kolektor jest dolaczony do masy, a emiter jest dolaozony poprzez re¬ zystor do konoówki regulowanego dzielnika napieciowego z jednej strony i do kolektora czwartego tranzystora z drugiej strony. Baza tego ostatniego tranzystora jest dolaozona do emitera trzeoiego tranzystora, a emiter tego tranzystora jest dolaczony do rezystora dola¬ czonego do nastepnego rezystora i diody* Wezel laczacy rezystory jest dolaczony do bazy drugiego tranzystora , którego kolektor jest dolaczony do drugiej koncówki sterowania wzmo¬ cnieniem.Regulowany dzielnik napieoiowy stanowi potencjometr, którego pierwsza koncówka jest do¬ laczona bezposrednio do pierwszego potencjalu zasilania roboozego, druga koncówka jest do¬ laczona bezposrednio do masy i który posiada regulowany zaozep. Dolaczone do potencjometru rezystory i dioda stanowia pierwszy dzielnik napieoiowy* Tranzystory trzeci i czwarty sa wlaozone w konfiguracji przesuniecia zerowego napiecia.Rezystory polaryzujace i dioda polaryzujaca stanowia drugi dzielnik napieoiowy, do któ¬ rego jest dolaozona baza pierwszego tranzystora w wezle laczacym rezystory* Wyjsoie na kolektorze pierwszego tranzystora jest dolaczone do pierwszego potencjalu poprzez rezystor i wyjscie na kolektorze drugiego tranzystora jest dolaczone do pierwszego potencjalu poprzez rezystor* Drugi dzielnik napieoiowy zawierajacy rezystory i diode jest wlaozony miedzy pierwszy potencjal i drugi potencjal, mase* Pierwszy dzielnik napieoiowy131 080 3 zawierajacy rezystory i diode jest wlaczony miedzy regulowany dzielnik napieciowy i mase. do emitorów tranzystorów pierwszego i drugiego sa dolaczone rezystory sprzegajace eaitery tranzystorów z masa.Pierwszy tranzystor i drugi tranzystor sa podobne, rezystory dolaczone do ich kolekto¬ rów maja korzystnie, równe wartosoi oraz rezystory dolaczane do ich emiterów ma.;a korzyst¬ nie równe wartosci. Pierwszy tranzystor i drugi tranzystor sa tranzystorami bipolarnymi, zaleta ukladu wedlug wynalazku jest zapewnienie zadanej praoy przy symetrycznym s-erowaniu wzmocnieniem.Przedmiot wynalazku jest przedstawiony w przykladzie wykonania na rysunku, r^ któ¬ rym fig. 1 przedstawia czesc odbiornika telewizji kolorowej, pokazanego ozesciowc w posta¬ ci schematu blokowego i czesciowo w postaoi schematu ideowego oraz zawierajacego wzmacniacz róznicowy spolaryzowany wlasoiwie dla symetrycznego sterowania wzmocnieniem i fig. 2 - uklad do symetrycznego sterowania wzmocnieniem wzmaoniaoza róznicowego z fig. 1.Na fig. 1 Jest pokazany uklad 10 wielopoziomowych wzmacniaczy róznicowych, zawierajacy trzy wzmacniacze róznicowe w pionowej kolumnie w kanale przetwarzania sygnalów chrominancji odbiornika telewizji kolorowej* Sygnaly chrominancji o dopelniajacych sie fazach sa dostarczane z wyjsc zródla 12 sygna¬ lów chrominanoji do poszozególnyoh baz na wejsciach wzmacniacza róznioowego pierwszego po¬ ziomu, zawierajacego tranzystory 14 i 15 o polaczonych emiterach. Wzmoonione sygnaly chromi¬ nancji wystepujace na kolektorze na wyjsciu tranzystora 14 sa dostarczane do polaczonych emiterów tranzystorów 16 i 17, które tworza wzmacniacz róznioowy drugiego poziomu.Dalej wzmocnione sygnaly ohrominanoji wystepujace na kolektorze na wyjsoiu tranzysto¬ ra 17 sa dostarczane do polaozonych emiterów tranzystorów 17 i 18, które tworza wraz z tran¬ zystorami 20 i 21 wzmaoniaoz róznioowy trzeoiego poziomu. Koncowo wzmocnione sygnaly chro¬ minanoji wystepuja na impedanoji oboiazenia 25 w kolektorowym obwodzie wyjsciowyE tranzy¬ stora 19. Te sygnaly sa dalej przetwarzane przez uklad przetwarzania 28 sygnalów chrominan¬ cji w oelu koncowego uzyskiwania sygnalów reprezentujacych obraz kolorowy wraz ze skladowa luminanoji sygnalu telewizyjnego, jak dostarczany z ukladu przetwarzania 30 sygr^lcw lumi- nanoji. Prady robooze dla ukladu 10 wzmacniaczy róznioowych sa dostarczane przez zródlo pradowe zawierajaoe tranzystor 32* Opisany uklad 10 wielopoziomowych wzmaoniaozy róznicowych jest korzystny w przypadku ukladu soalonego, poniewaz wykorzystuje on skutecznie obszar plytki ukladu soalonego. Jed¬ nakze równoczesnie ten uklad naklada ograniczenia projektowe ze wzgledu na pewne czynniki, mianowicie polaryzacje wzmacniacza i prace ze sterowaniem wzmocnieniem, szczególnie ze wzgledu na uzyskanie symetrycznego sterowania wzmocnieniem w zadany sposób* Uklad 10 wzmacniaczy róznicowych ma sterowane wzmocnienie w odpowiedzi na trzy nieza¬ leznie uzyskiwane napiecia sterowania wzmocnieniem.Calkowite sterowanie wzmoonieniem ukladu 10 wzmaoniaozy róznicowych jest uzyskiwane w odpowiedzi na napieoie sterowania uzyskiwane z ukladu sterowania 35 zawierajacego regu¬ lowany przez widza potencjometr 36 oraz tranzystory 37 i 38» Napieoie sterowania uzyskiwa¬ ne na zaczepie potenojometru 36 zgodnie z nastawieniem potencjometru 36 Jest doprowadzone przez tranzystor 38 do bazy na wejsciu tranzystora 32 zródla pradowego* Regulacja nasta¬ wienia potenojometru 36 sluzy do zmiany poziomu przewodzenia pradu tranzystora 32 i skut¬ kiem tego wzmocnienia wzmaoniaozy pierwszego, drugiego i trzeoiego poziomu orae a-^litudy przetwarzanych sygnalów. W tym przykladzie potencjometr 36 sluzy zarówno do regulacji na¬ sycenia chrominancji (Jak opisano), jak i regulacji kontrastowosci luminanoji. W tym ostatnim oelu napieoie sterowania z ukladu sterowania 35 jest równiez dostarozane do wej¬ scia sterowania wzmocnieniem ukladu przetwarzania 30 sygnalów luminanoji. Zgodnie i tym regulaoja potencjometru 36 sluzy do równoczesnej regulacji amplitud sygnalów chroainanoj1 i luminanoji tak, ze Jest utrzymywana wymagana zaleznosc amplitud miedzy sygnalaai chromi¬ nancji i luminanoji.4 131 080 Potenojometr 36 jest wlaczony bezposrednio miedzy pierwszy punkt i drugi punkt o po- tenojale roboczym (tzn# miedzy +11,2 V i mase) bez elementów zaklóoajaoych. Ustawienie war- torci srodkowej potencjometru 36 odpowiada wartosci wzmocnienia wzmacniacza w polowie miedzy minimalna i maksymalna wartoscia skrajna regulacji wzmocnienia w wymaganym zakresie ste¬ rowania. Symetryozne sterowanie wzmoonieniem jest uzyskiwane, gdy potencjometr 36 jest re¬ gulowany miedzy nastawieniami minimalnym i maksymalnym. Wynik ten nie jest zmieniany przez zmiany tolerancji wartosoi rezystancji potencjometru 36 dla róznyoh ukladów lub przez zmia¬ ny napiecia przykladanego do potencjometru 36, poniewaz symetryozne napieoie sterowania wzmocnieniem bedzie realizowane, gdy nastawienie potenojoraetru 36 jest zmieniane wokól me¬ chanicznego srodka polozenia, Wzmaoniaoze róznicowe z tranzystorami 16, 17 i 18, 19 drugiego i trzeaiago poziomu maja dodatkowe sterowanie wzmocnieniem róznicowym, dostarozane do baz tranzystorów 16 i 17• nie¬ zaleznie od napiecia sterowania z tranzystora 15 wzmaoniaoza róznicowego pierwszego pozio¬ mu. Ten meonanizm sterowania wzmoonieniem, jak równiez wymagane poziomy napieoia sterowania wzmoonieniem, róznia sie od odpowiadajacyoh wzmaoniaozowi róznioowemu z transy storami 14, 15 i ukladowi sterowania 35 odpowiednio do ograniozen projektowych ukladu wystepujacych odno¬ snie poziomów sygnalu i polaryzacji dla wzmacniaczy róznioowyoh drugiego i trzeciego poziomu, W oelu uzyskania wymaganego sterowania wzmoonieniem wzmaoniaoza róznioowego s tranzysto¬ rami 16 i 17, baza tranzystora 16 jest spolaryzowana do poziomu +6,3 V (w przyblizeniu rów¬ nego polowie zasilania roboczego 4-11,2 V), uzyskiwanego z konoówki T^. ukladu tranzystoro¬ wego 40 i rezystor 42 sluzacy do polaryzacji laczy wzajemnie bazy tranzystorów 16 i 17• Uklad tranzystorowy 40 zawiera uklad dzielnika napieciowego wlaozonego miedzy pierwszy punkt i drugi punkt o potencjale roboczym (-1-11,2 V i mase) w oelu zapewnienia wymaganego poziomu polaryzaoji bazy +6,3 V dla wzmacniacza róznioowego z tranzystorami 16 i 17» Napiecie pola- ryzaoji +8,2 V jest uzyskiwane na koncówce Tp ukladu tranzystorowego 40. Napiecia polaryza¬ cji podawane z ukladu tranzystorowego 40 maja wartosoi odpowiadajaoe stosunkom wartosoi re¬ zystorów szeregowych dzielnika napieciowego w ukladzie tranzystorowym 40* W tym przykladzie wzmacniaoz róznicowy z tranzystorami 16, 17 ma sterowane wzmoonienie w odpowiedzi na napieoie dostarozane do bazy tranzystora 17 z wyjscia ukladu sterowania 45 przeoiazeniem i wygaszaniem barwy* Uklad sterowania 45 na konwencjonalna konstrukcje i rea¬ guje na poziom sygnalów ohrominanoji (np# ze zródla 12) w oelu sterowania amplituda wyjscio¬ wych sygnalów ohrominanoji z ukladu 10 w warunkaoh sygnalów chrominancji o nadmiernie duzym poziomie (przy praoy ze sterowaniem przeoiazeniem) i sygnalów chrominancji o nadmiernie ma¬ lym poziomie (przy praoy z wygaszaniem barwy), W tym oelu sygnal z ukladu sterowania 45 zmienia polaryzacje bazy tranzystora 17 wzgledem polaryzaoji bazy tranzystora 16, aby skut¬ kiem tego zmienió wzmocnienie wzmacniacza róznicowego z tranzystorami 16, 17.Nominalny zakres symetrycznego sterowania wzmacniacza róznicowego z tranzystorami 16, 17 w odpowiedzi na sygnaly z ukladu sterowania 45 moze byc zaklóoony w wyniku okreslonych to- lenoji ukladu 1 innych zjawisk, które zmieniaja parametry robooze obwodów w ukladzie stero¬ wania 45f 1 w wyniku zmian parametrów roboczych ukladu tranzystorowego 40 (które moga np, powodowaó przesunieoie poziomu odniesienia +6,3 V), Inaczej jednakze w przypadku sterowania wzmocnieniem zapewnionym przez uklad sterowania 35, symetryozne sterowanie wzmocnieniem wzmaoniaoza róznioowego z tranzystorami 16, 17 w odpowiedzi na dzialanie ukladu sterowa¬ nia 45 nie jest krytyczne ze wzgledu na skuteczne dzialanie ukladu, odpowiednio do istoty funkcji sterowania zapewnionej w tym przykladzie przez uklad sterowania 45. W zwiazku z tym opisane napieoia polaryzaoji sterowania wzmocnieniem dla wzmaoniaoza róznicowego z tranzy¬ storami 16, 17 ea do przyjecia nawet, jezeli wystepuje prawdopodobienstwo wystapienia pracy z niesymetrycznym sterowaniem wzmocnieniem. Jednakze wymagania 00 do sterowania wzmoonie¬ niem wzmaoniaoza róznicowego z tranzystorami 18, 19 trzeciego poziomu sa bardziej krytyczne* W celu wymaganej praoy ze sterowaniem wzmocnieniem, wzmacniacz róznicowy z tranzysto¬ rami 18, 19 Jest wlaozony w ukladzie 10 niesymetryoznie wzgledem pierwszego i drugiego po-131 080 5 tencjalu roboczego (+11,2 V i masy), Szozególnie if tyra wykonaniu jest pozadane sterowanie wzmocnieniem wzmacniacza róznicowego z tranzystorami 18, 19 tak, ze amplituda sygnalów wyjsciowych uzyskiwanyob na impedanoji obciazenia 25 zmienia sie w zakresie trzech wol¬ tów od +8,2 V do 11,2 V* Wymaga to, aby napiecia polaryzacji sterowania wzmoonieniem, do¬ starczane do wejsc sterowania wzmaoniaoza róznicowego z tranzystorami 18 i 19 przez kon¬ cówki A i B byly rzedu +8 V, jak to bedzie omówione (zamiast rzedu np, 5,6 V, odpowiada¬ jacego srodkowi potenojalu roboczego +11,2 V).Starowanie wzmoonieniem wzmacniacza róznicowego z tranzystorami 18, 19 odpowiada spo¬ sobowi zapewnienia sterowania (nasyoenia) sygnalów chrominancji niezaleznie od omówionych juz mechanizmów sterowania wzmocnieniem. Takie sterowanie jest zapewnione za pomoca stero¬ wania realizowanego przez widza, skutkiem czego wymaga sie symetrycznej odpowiedzi stero¬ wania wzmoonieniem, podobnej do sterowania wzmoonieniem, zapewnionego przez uklad sterowa¬ nia 35* Przez widza nie beda wdwczas odbierane i kwestionowane zadne odchylenia od syme- tryoznego sterowania amplituda chrominancji, W wyniku tego rozwazania i odpowiednio do wlaozenia wzmacniacza róznicowego z tranzy¬ storami 18, 19 w ukladzie 10 oraz zwiazanych z tym ograniczen polaryzacji sterowania wzmo¬ onieniem konwenojonalne teohnlki sterowania wzmocnieniem wzmacniaczy róznicowych, takie jak opisane odnosnie wzmaoniaczy róznicowych z tranzystorami 14, 15 i 16, 17 pierwszego i drugiego poziomu, sa uwazane jako niewlasciwe do symetrycznego sterowania wzmocnieniem wzmaoniaoza róznicowego z tranzystorami 18, 19 w zadany sposób.Wzmacniacz róznicowy z tranzystorami 18, 19 ma wzmocnienie sterowane w odpowiedzi na róznicowe napiecie sterowania dostarczane do baz tranzystorów 18 i 19 przez koncówki A i B.Te napiecia sterowania sa uzyskiwane przez uklad pokazany na fig, 2, Na fig, 2 jest pokazany uklad sterowania zawierajacy podobne tranzystory 50 i 52, Re¬ zystory 54 i 56 o równych wartosciach laoza kolektory tranzystorów 50 i 52 z pierwszym po¬ tencjalem zasilania roboczego (+8,2 V) i rezystory 58 i 60 o równych wartosciach lacza emi¬ tery tranzystorów 50 i 52 z drugim potencjalem zasilania roboozego (masa).Potencjometr 65 sterowania nasyceniem barwy regulowany przez widza jest wlaczony bez¬ posrednio miedzy potenojaly robocze +11,2 V i 0 V (mase) bez elementów zaklócajacych. Na¬ piecie zmienne uzyskiwane na zaczepie potencjometru 65 zapewnia polaryzacje bazy tranzy¬ stora 50 za pomoca ukladu zawierajaoego tranzystor pnp 68, tranzystor npn 69, rezysto¬ ry 72, 74 dzielnika napieciowego i diode kompensacyjna 75.Tranzystory 68 i 69 sa polaczone w konfiguracji przesuniecia zerowego napiecia, dzieki czemu napiecie emitera tranzystora 69 jest równe napieciu bazy tranzystora 68, Polaryzacja bazy dla tranzystora 52 jest zapewniona za pomoca ukladu zawierajacego rezystory polaryzu¬ jace 82, 84 dzielnika napieciowego i diode kompensujaca 85, wlaczane miedzy potenojaly za¬ silania roboczego +8,2 V i O V (mase). Diody 75 i 85 kompensuja napiecie przesuniecia zlacza baza-emiter tranzystorów 50 i 52* Stosunek wartosci rezystorów 82 i 84 oraz napie¬ cie przesuniecia diody 85 okreslaja napiecie polaryzacji bazy +1,2 V tranzystora 52, Podob¬ ne napiecie polaryzacji uzyskiwane na bazie tranzystora 50 jest okreslone przez stosunek wartosci rezystorów 72 i 74 oraz napiecia przesuniecia diody 75 dla srodkowego nastawienia potenojometru. Wyjsciowe napiecie sterowania wzmocnieniem uzyskiwane na kolektorach tran¬ zystorów 50 i 52 sa doprowadzone przez koncówki A i B do wzmacniacza róznicowego z tranzy¬ storami 18, 19 (fig* 1).Napiecia sterowania wzmocnieniem uzyskiwane na koncówkach A i B nie sa dowolne, leoz sa wyznaczone przez konstrukcje ukladu 10 z fig, 1, W tym wykonaniu zakres napiecia stero¬ wania +0,8 + 0,2 V na koncówkach A i B jest wystarozajacy do zapewnienia wymaganej zmiany amplitudy o 3 V dla sygnalów uzyskiwanyoh na impedancji obciazenia 25 wzuiaoniacza, od 8,2 V do 11,2 V, jak wzmiankowano w polaczeniu z fig, 1, Te ostatnie rozwazania projektowe daja ustalone napieoie +8,0 V, które powinno byó uzyskiwane na kolektoi^o tranzystora 52 i na konoówoe B oraz ponadto okreslaja poziom napiecia zasilania roboozego +8,2 V dla ukladu za-6 131 080 wierajaoego tranzystory 50 i 52. Tranzystor 52 Jest spolaryzowany tak, aby uzyskac spadek napiecia +0,2 V na rezystorze 56. Wartosc tego spadku napiecia odpowiada wartosci zmian wymaganego zakresu sterowania +0,2 V dla róznicowego napiecia sterowania uzyskiwanego mie¬ dzy koncówkami A IB, gdy potencjometr 65 zostaje przestawiony z polozenia srodkowego do polozenia skrajnego.Napiecia sterowania wzmocnieniem uzyskiwane na koncówkach A i B sa równe (+8,0 V), gdy potencjometr 65 jest nastawiany na polozenie srodkowe, skutkiem czego napiecie rórnioowe miedzy tymi koncówkami jest równe zeru. Tranzystory 50 i 52 przewodza równe prady w tym sa- mym czasie. Napieoie róznicowe miedzy koncówkami A i B zmienia sie od +0t2 V do -i«,2 V, gdy potencjometr 65 jest regulowany miedzy Jego skrajnymi nastawieniami* Szczególnie napie¬ oie na koncówce A maleje o -0,2 V do +7,8 Vf gdy potencjometr Jest nastawiony na ukrajne, górne polozenie (minimalne wzmocnienie) i napieoie w punkcie A wzrasta o +0,2 V do +8,2 V, gdy potencjometr 65 jest nastawiony na skrajne, dolne polozenie (maksymalne wzmocnienie).Zmiana napiecia sterowania +0,2 V powoduje wytworzenie wlasciwyoh zmian poziomów przewód ze- nia pradu tranzystorów 18 i 19» skutkiem ozego uzyskuje sie wymagany zakrea sterowania am¬ plituda sygnalów przetwarzanych przez wzmacniacz róznicowy z tranzystorami 18, 19* Zaznacza sie, ze róznicowe napiecie sterowania uzyskiwane miedzy koncówkami A i B i skutkiem tego wzmocnienia wzmacniacza róznicowego z tranzystorami 16, 19 z fig. 1 zmienia sie symetrycznie, gdy potencjometr 65 jest regulowany miedzy naatawienlaml maksymalnym i mi¬ nimalnym. Ten wynik jest uzyskiwany nawet, jezeli napiecie zasilania roboczego na potencjo¬ metrze 65 zmienia sie lub jezeli wartosc rezystancji potencjometru 65 zmienia sie dla róz¬ nych jednostek odpowiednio do skutków tolerancji. Nastawienie mechanicznego srodka potencjo¬ metru 65 bedzie odpowiadac srodkowi zakresu sterowania wzmoonieniem, w którym jest realizo¬ wane symetryczne sterowanie wzmocnieniem dla nastawien minimalnego i maksymalnego.Zmiany wartosci rezystorów 72 i 74 dzielnika napieciowego nie zaklócaja symetrycznego sterowania, poniewaz napieoie sterowania symetrycznego z zaozepu potencjometru 65 jako prze¬ twarzane bez przesuniecia przez tranzystory 68 i 69 pozostaje w symetrycznej postaci na ba¬ zie tranzystora 50. Uklad z fig. 2 jest szczególnie korzystny w przypadku ukladu scalonego, poniewaz stosunki wartosci rezystorów 72 i 74, 82 i 84, 54 i 58 oraz 56 i 60 moga byc uzys¬ kane w sposób dokladny. Te stosunki pozostana zasadniczo stale, nawet jezeli wartosci bez¬ wzgledne zwiazanych z nimi.rezystorów zmieniaja sie na przyklad wraz ze zmianami temperatu¬ ry. Równiez w takich warunkach zmiany parametrów roboczych ukladu zawierajacego te rezysto¬ ry i tranzystory 50t 52 (np. w wyniku dzialan temperatury) ecj, zwiazane ze soba tak, aby utrzymywac dzialanie symetryczne. Wartosc napiec sterowania uzyskiwanych na konoówkach A i B moze byc latwo dobrana (tzn. wyskalowana z uzyskiwanego napiecia zasilania roboczego) w celu spelnienia wymagan co do polaryzacji sterowania wzmoonieniem danego ukladu po prostu przez wlasciwa zmiane wzmiankowanych uprzednio stosunków wartosoi rezystorów. To moze byc uzyska¬ ne w duzym stopniu dokladnosci w przypadku ukladu scalonego.Zastrzezenia patentowe 1. Uklad do symetrycznego sterowania wzmocnieniem wzmacniacza róznicowego zawierajacego tranzystory, z dwoma wejsciowymi koncówkami sterowania wzmocnieniem, który to uklad zawiera pierwszy tranzystor wlaczony miedzy pierwszy potenojal i drugi potencjal, mase i posiadaja- oy baze dolaczona do rezystorów polaryzujacych i diody kompensujacej, a wyjscie pierwszego tranzystora stanowi kolektor dolaczony do pierwszej koncówki sterowania wzmocnieniem, drugi tranzystor wlaczony miedzy pierwszy potenojal i drugi potencjal, mase i dolaczony do regu¬ lowanego dzielnika napieoiowego wlaczonego bezposrednio miedzy pierwszy potencjal zasilania roboczego 1 drugi potencjal zasilania roboczego, mase, znamienny tym, ze do regulowanego dzielnika napieoiowego jest dolaczona baza trzeciego tranzystora (68), którego kolektor jest dolaczony do masy, a emiter jest dolaozony poprzez rezystor do koncówki regu-1?1 080 7 lowanego dzielnika napieciowego z Jednej strony i do kolektora czwartego tranzystora (69) z drugiej strony, baza czwartego tranzystora (69) jest dolaozona do emitera trzeciego tranzystora (68) a emiter czwartego tranzystora (69) jest dolaczony do pierwszego rezysto¬ ra (72) dolaczonego do drugiego rezystora (74) i diody (75)» przy czym wezel laczacy rezy¬ story (72, 74) jest dolaczony do bazy drugiego tranzystora (50), którego kolektor jest do¬ laczony do drugiej koncówki (A) sterowania wzmocnieniem, 2. Uklad wedlug zastrz. 1t znamienny tym, ze regulowany dzielnik napie¬ ciowy stanowi potencjometr (65), którego pierwsza koncówka jest dolaczona bezposrednio do pierwszego potencjalu zasilania roboczego, druga koncówka jest dolaczona bezposrednio do masy i który posiada regulowany zaczep, a rezystory pierwszy i drugi (72, 74) i dioda (75) stanowia pierwszy dzielnik napieciowy. 3. Uklad wedlug zastrz. 1, znamienny tym, ze tranzystory trzeoi i czwar¬ ty (68, 69) sa wlaczone w konfiguracji przesuniecia zerowego napiecia. 4. Uklad wedlug zastrz. 1, znamienny tym, ze rezystory polaryzujace (82, 84) i dioda polaryzujaca (85) stanowia drugi dzielnik napieciowy, do którego jest dolaczo¬ na baza pierwszego tranzystora (52) w wezle laczacym rezystory (82, 84). 5. Uklad wedlug zastrz. 1, znamienny tym, ze wyjscie na kolektorze pierw¬ szego tranzystora (52) jest dolaczone do pierwszego potencjalu poprzez rezystor trzeci (56), wyjscie na kolektorze drugiego tranzystora (50) jest dolaczone do pierwszego potencjalu po¬ przez rezystor czwarty (54), drugi dzielnik napieciowy zawierajacy rezystory (82, 84), i diode (85) Jest wlaczony miedzy pierwszy potencjal i drugi potencjal, mase, a pierwszy dzielnik napieciowy zawierajacy rezystory (72, 74) i diode (75) jest wlaczony miedzy regu¬ lowany dzielnik napieciowy i mase. 6. Uklad wedlug zastrz* 5, znamienny tym, ze do emiterów tranzystorów pierwszego i drugiego (50, 52) sa dolaczone rezystory piaty i szósty (58, 60) sprzegajace emitery tranzystorów (50, 52) z masa. 7. Uklad wedlug zastrz. 6, znamienny tym, ze pierwszy tranzystor (52) i drugi tranzystor (50) aa podobne, rezystory trzeoi i czwarty (56, 54) maja korzystnie równe wartosci oraz rezystory piaty i szósty (60, 58) maja korzystnie równe wartosci. 8. Uklad wedlug zastrz. 7, znamienny tym, ze pierwszy tranzystor (52) i drugi tranzystor (50) sa tranzystorami bipolarnymi.131 080 ¦ii-» i [KS f iM |4óoa p——— +il.2v© L - HQn F/g.2 i ,_J Pracownia Poligraficzna UP PRL. Naklad 100 egz.Cena 100 zl PL PL PL PL The subject of the invention is a system for symmetrical control of the gain of a differential amplifier, especially when the amplifier is connected asymmetrically with respect to the source of the working potential for the gain. A differential amplifier usually contains two active elements, such as transistors connected together. The operating currents for the active elements are supplied by a current source connected to common electrodes. The current source is a transistor with a properly polarized base at the input and an emitter-collector circuit connected between the point with the working potential and the mutually placed emitters of the two transistors of the amplifier. There is a known system for controlling the gain of a differential amplifier, which uses a potentiometer containing a resistance. connected between the first point and the second point with the working potential and a tap connected to the base at the input of the transistor constituting the current source, the result is control of the current conduction of this transistor and, moreover, 1 gain depending on the tap setting* This control technique gain can be used only once to control the gain of a given differential amplifier. The second known circuit for controlling the gain of a differential amplifier uses differential bias control of the bases of the gain transistors. For this purpose, control voltages with complementary phases or one of the bases can be used can be biased to a given level, while the polarization of the second base is changed as in response to the setting of a potentiometer or other control source. In many signal processing systems, such as a television receiver, it is advantageous for the differential gain to have a symmetrically controlled gain. In a system using a columnar or multilevel differential amplifier circuit, it is often required to provide control of the gain of the amplifier in response to separate control voltages supplied at different points or levels across the amplifier. In this case, it is necessary to ensure that separate gain control functions did not interact to the contrary* These insulators provide additional design constraints for such a differential amplifier circuit, in addition to the need for specific symmetrical gain control operation. The required symmetrical gain control may be difficult to achieve in the desired manner when one or more of the control voltages gain is obtained depending on the potentiometer setting, especially when the potentiometer is not connected to the operating voltage without disturbing elements. For example, in the case of the circuit for controlling the gain by differential polarization of the base, which was mentioned above, it can be required for design reasons that the potentiometer was added together with other elements (e.g. resistors) in the voltage divider system for the operating power supply (e.g. +12 V) # Therefore, the required range of booster control voltages (e.g.* 2 ± 2 V) can be supplied to the gain control input of the amplifier according to the potentiometer setting. In this case, the required range of symmetrical gain control can be set according to potentiometer tolerance (e.g. + 20%). Due to the tolerance, the central value of the potentiometer resistance deviates from the expected value in the voltage divider containing the potentiometer. As a result, the gain control range becomes unbalanced because the mechanical adjustment of the potentiometer center value produces a control voltage that is far from the expected average value. a circuit for symmetrical gain control of a differential amplifier containing transistors, with two gain control input terminals, including a first transistor inserted between the first potential and the second potential, ground and having a base connected to the polarizing resistors and compensation diode* The output of the first transistor and states collector connected to the first gain control terminal* The second transistor is inserted between the first potential and the second potential, ground, and connected to the adjustable voltage divider connected directly between the first potential of the operating power supply and the second potential of the operating supply, ground* According to the invention, to the adjustable voltage divider the base of the third transistor is connected, the collector of which is connected to ground, and the emitter is connected through a resistor to the terminal of the adjustable voltage divider on one side and to the collector of the fourth transistor on the other side. The base of the latter transistor is connected to the emitter of the third transistor, and the emitter of this transistor is connected to the resistor connected to the next resistor and diode. The node connecting the resistors is connected to the base of the second transistor, whose collector is connected to the second gain control terminal. The adjustable voltage divider is a potentiometer, the first terminal of which is connected directly to the first working power supply potential, the second terminal is connected directly to ground and which has an adjustable latch. The resistors and diode connected to the potentiometer constitute the first voltage divider*. The third and fourth transistors are inserted in the zero voltage shift configuration. The polarizing resistors and the polarizing diode constitute the second voltage divider, to which the base of the first transistor is added in the node connecting the resistors* Output on the wheel ector of the first transistor is connected to the first potential through a resistor and the output at the collector of the second transistor is connected to the first potential through a resistor* A second voltage divider containing resistors and a diode is inserted between the first potential and the second potential, ground* The first voltage divider131 080 3 containing resistors and a diode is connected between the adjustable voltage divider and ground. the emitters of the first and second transistors are connected to resistors that connect the emitters of the transistors to ground. The first transistor and the second transistor are similar, the resistors connected to their collectors have preferably equal values and the resistors connected to their emitters have, and preferably equal values . The first transistor and the second transistor are bipolar transistors, the advantage of the system according to the invention is to provide the desired power with symmetrical gain control. The subject of the invention is presented in an embodiment in the drawing, in which Fig. 1 shows a part of a color television receiver, shown in Fig. in the form of a block diagram and partly in the form of a schematic diagram and including a differential amplifier biased specifically for symmetrical gain control and Fig. 2 - a circuit for symmetrical gain control of the differential amplifier of Fig. 1. Fig. 1 shows a system of 10 multi-level differential amplifiers , containing three differential amplifiers in a vertical column in the chrominance signal processing channel of a color television receiver* Complementary phase chrominance signals are fed from the outputs of the chrominance signal source 12 to the various bases at the inputs of the first level differential amplifier containing transistors 14 and 15 about combined emitters. The amplified chroma signals occurring at the collector of the output of transistor 14 are fed to the connected emitters of transistors 16 and 17, which form a second-level differential amplifier. Further, the amplified chroma signals occurring at the collector of the output of transistor 17 are fed to the combined emitters of the transistor tracks 17 and 18, which, together with transistors 20 and 21, form a third-level differential gain. Finally, the amplified chroma signals appear at the impedance of load 25 in the collector output circuit of transistor 19. These signals are further processed by the chroma signal processing circuit 28 to ultimately obtain signals representing a color image together with the luminance component of the television signal as delivered. from the processing system for 30 fluorescent fluorescents. The operating currents for the differential amplifier circuit 10 are provided by a current source containing transistor 32*. The described multi-level differential amplifier circuit 10 is advantageous in the case of a solar circuit because it effectively uses the area of the circuit board. However, at the same time, this circuit imposes design limitations due to certain factors, namely amplifier polarization and gain-controlled operation, particularly in achieving symmetrical gain control in a given manner.* The 10 differential amplifier circuit has gain controlled in response to three independently gain control voltages are obtained. The overall gain control of the differential gain circuit 10 is obtained in response to the control voltage obtained from the control circuit 35 including a spectator-adjustable potentiometer 36 and transistors 37 and 38. The control voltage obtained at the tap of the potentiometer 36 according to the setting potentiometer 36 It is fed through the transistor 38 to the base at the input of the current source transistor 32. Adjusting the setting of the potentiometer 36 serves to change the current conduction level of the transistor 32 and, as a result of this amplification, increases the first, second and third levels of the magnitude of the processed signals. . In this example, potentiometer 36 serves both to adjust the chroma saturation (as described) and to adjust the luminance contrast. In the latter gel, the control voltage from the control circuit 35 is also fed to the gain control input of the luminance signal processing circuit 30. In accordance with this regulation of the potentiometer 36, for the simultaneous regulation of the chroainanoj1 and luminanoji amplitudes so that the dependence of amplitudes is maintained between the signalaai of chromium and luminanoji.4 131 080 Potenojometer 36 is included directly on the first point and second point about the work (i.e. between +11.2 V and ground) without any negative components. Setting the center value of potentiometer 36 corresponds to the amplifier gain value halfway between the minimum and maximum gain control extremes within the required control range. Symmetrical gain control is obtained when potentiometer 36 is adjusted between minimum and maximum settings. This result is not affected by changes in the tolerance values of the potentiometer 36 for different arrangements or by changes in the voltage applied to the potentiometer 36, because a symmetrical gain control voltage will be effected as the setting of the potentiometer 36 is changed about the mechanical center position. transistors 16, 17 and 18, 19 of the second and third levels have additional differential gain control, adjusted to the bases of transistors 16 and 17 independently of the control voltage from the differential gain transistor 15 of the first level. This gain control mechanism, as well as the required gain control voltage levels, vary from those corresponding to the differential amplifiers with transducers 14, 15 and control circuit 35 according to the circuit design constraints that exist with respect to signal levels and biases for the second and third level differential amplifiers. In order to obtain the required differential gain control of transistors 16 and 17, the base of transistor 16 is biased to a level of +6.3 V (approximately equal to half of the operating supply of 4-11.2 V), obtained from the tail terminal T^ . transistor circuit 40 and the polarization resistor 42 interconnect the bases of transistors 16 and 17. Transistor circuit 40 includes a voltage divider circuit inserted between the first point and the second point with the working potential (-1-11.2 V and ground) in order to ensure the required base bias level of +6.3 V for a differential amplifier with transistors 16 and 17. The bias voltage of +8.2 V is obtained at the Tp terminal of the transistor circuit 40. The bias voltages supplied from the transistor circuit 40 have values corresponding to the ratios of the D values. ¬ series voltage divider resistors in the transistor system 40* In this example, the differential amplifier with transistors 16, 17 has a controlled gain in response to the voltage applied to the base of transistor 17 from the output of the control system 45, switching and tone fading* The control system 45 is of a conventional design and rea ¬ influences the level of the chrominance signals (e.g. from source 12) in order to control the amplitude of the output chrominance signals from the circuit 10 under conditions of excessively high level chrominance signals (in the case of a ratio-controlled circuit) and excessively low level chrominance signals ( In this case, the signal from the control system 45 changes the polarization of the base of the transistor 17 with respect to the polarization of the base of the transistor 16, in order to change the gain of the differential amplifier with transistors 16, 17. Nominal symmetrical control range of the differential amplifier with transistors 16 , 17 in response to signals from the control system 45 may be disturbed as a result of specific system tolerances and other phenomena that change the operating parameters of the circuits in the control system 45f 1 as a result of changes in the operating parameters of the transistor system 40 (which may, for example, cause reference level shifts +6.3 V), however, in the case of control of the gain provided by the control circuit 35, symmetric control of the gain of the differential gain with transistors 16, 17 in response to the operation of the control circuit 45 is not critical to the effective operation of the circuit , according to the essence of the control function provided in this example by the control system 45. Therefore, the described gain control polarization voltages for a differential amplifier with transistors 16, 17 are acceptable even if there is a possibility of unbalanced gain control operation. However, the requirements 00 for controlling the differential gain with transistors 18, 19 of the third level are more critical. For the required gain control operation, the differential amplifier with transistors 18, 19 is inserted in circuit 10 asymmetrically with respect to the first and second 131 080 5 working potential (+11.2 V and ground), In particular, if it is desired to control the gain of the differential amplifier with transistors 18, 19 so that the amplitude of the output signals obtained at the load impedance 25 varies within a range of three volts from +8.2 V to 11.2 V* This requires that the gain control bias voltages supplied to the differential gain control inputs of transistors 18 and 19 through terminals A and B be of the order of +8 V, as will be discussed (instead of, for example, 5.6 V, corresponding to the center of the working potential +11.2 V). The gain control of the differential amplifier with transistors 18, 19 corresponds to a method of providing control (saturation) of the chrominance signals independently of the gain control mechanisms already discussed. Such control is provided by control provided by the viewer, thereby requiring a symmetrical gain control response similar to the gain control provided by control system 35. Any deviations from the symmetrical response will not then be perceived and questioned by the viewer. triangular control of the chrominance amplitude. As a result of this consideration and in accordance with the inclusion of a differential amplifier with transistors 18, 19 in circuit 10 and the associated gain control bias constraints, conventional gain control models for differential amplifiers, such as those described for differential amplifiers with transistors 14, 15 and 16, 17 of the first and second levels are considered inappropriate for symmetrically controlling the gain of the differential amplifier with transistors 18, 19 in the desired manner. The differential amplifier with transistors 18, 19 has gain controlled in response to a differential control voltage supplied to the bases. transistors 18 and 19 through terminals A and B. These control voltages are obtained by the circuit shown in Fig. 2. Fig. 2 shows a control circuit containing similar transistors 50 and 52. Resistors 54 and 56 of equal values form the collectors of the transistors. 50 and 52 with the first working power supply potential (+8.2 V) and resistors 58 and 60 of equal values connect the emitters of transistors 50 and 52 with the second working power supply potential (ground). The color saturation control potentiometer 65, adjusted by the viewer, is connected directly between the working potentials +11.2 V and 0 V (ground) without any disturbing elements. The alternating voltage obtained at the tap of potentiometer 65 ensures the polarization of the base of transistor 50 by means of a circuit containing PNP transistor 68, NPN transistor 69, voltage divider resistors 72, 74 and compensation diode 75. Transistors 68 and 69 are connected in an offset configuration. zero voltage, thanks to which the emitter voltage of transistor 69 is equal to the base voltage of transistor 68. The base polarization of transistor 52 is ensured by a circuit containing polarizing resistors 82, 84 of the voltage divider and a compensating diode 85, switched between the potentials of the operating power supply. +8 ,2 V and O V (ground). LEDs 75 and 85 Compassure voltage of shifting connects the base-emitors of transistors 50 and 52* The ratio of the value of resistors 82 and 84 and the voltage of the diode shifts 85 consume 50 is determined by the ratio of the values of resistors 72 and 74 and the offset voltage of diode 75 for the middle setting of the potentiometer. The output gain control voltage obtained at the collectors of transistors 50 and 52 is fed through terminals A and B to a differential amplifier with transistors 18, 19 (FIG. 1). The gain control voltages obtained at terminals A and B are not arbitrary, they are determined by the design of the circuit 10 in Fig. 1. In this version, the control voltage range of +0.8 + 0.2 V at terminals A and B is sufficient to providing the required 3 V amplitude change for the signals obtained at the adder load impedance 25, from 8.2 V to 11.2 V, as noted in connection with Fig. 1. These latter design considerations result in a fixed voltage of +8.0 V, which should be obtained at the collector of transistor 52 and at pin B and furthermore determine the operating voltage level of +8.2 V for the circuit with -6 131 080 containing transistors 50 and 52. Transistor 52 is polarized so as to obtain a voltage drop of +0 .2 V across resistor 56. The value of this voltage drop corresponds to the value of the change in the required control range of +0.2 V for the differential control voltage obtained between terminals A and B when potentiometer 65 is moved from the middle position to the extreme position. The gain control voltages obtained at terminals A and B are equal (+8.0 V) when potentiometer 65 is set to the center position, as a result of which the differential voltage between these terminals is zero. Transistors 50 and 52 conduct equal currents at the same time. The differential voltage between terminals A and B varies from +0t2 V to -1.2 V as potentiometer 65 is adjusted between its extreme settings* In particular, the voltage at terminal A decreases by -0.2 V to +7.8 Vf when potentiometer 65 is set to the uppermost position (minimum gain) and the voltage at point A increases by +0.2 V to +8.2 V when potentiometer 65 is set to the lowermost position (maximum gain). Changing the control voltage +0.2 V produces appropriate changes in the levels of the current junction wire of transistors 18 and 19, which results in the required control range of the amplitude of the signals processed by the differential amplifier with transistors 18, 19*. It is noted that the differential voltage The control obtained between terminals A and B and the resulting amplification of the differential amplifier with transistors 16, 19 of FIG. 1 varies symmetrically when the potentiometer 65 is adjusted between the maximum and minimum voltage settings. This result is obtained even if the operating voltage at potentiometer 65 varies or if the resistance value of potentiometer 65 varies for different units due to tolerance effects. The setting of the mechanical center of potentiometer 65 will correspond to the center of the gain control range in which symmetrical gain control is achieved for the minimum and maximum settings. Changes in the values of voltage divider resistors 72 and 74 do not disturb symmetrical control because the symmetrical control voltage is provided by potentiometer 65. as processed without displacement by transistors 68 and 69 remains in symmetrical form on the basis of transistor 50. The arrangement of FIG. and 56 and 60 can be obtained exactly. These ratios will remain essentially constant even if the absolute values of the resistors associated with them change, for example, with changes in temperature. Also under such conditions, changes in the operating parameters of the system containing these resistors and transistors 50t 52 (eg as a result of temperature effects) are interconnected so as to maintain symmetrical operation. The value of the control voltages obtained at terminals A and B can be easily selected (i.e. scaled from the obtained operating supply voltage) to meet the gain control polarization requirements of a given circuit simply by appropriately changing the previously mentioned resistor value ratios. This can be achieved with a high degree of accuracy in the case of an integrated circuit. Patent claims 1. A circuit for symmetrically controlling the gain of a differential amplifier containing transistors, with two input gain control terminals, which circuit includes a first transistor connected between the first potential and the second potential, ground and have a base connected to the biasing resistors and a compensation diode, and the output of the first transistor is a collector connected to the first gain control terminal, the second transistor is connected between the first potential and the second potential, ground and connected to an adjustable voltage divider connected directly between the first working power supply potential 1 second working power potential, ground, characterized in that the base of the third transistor (68) is connected to the regulated voltage divider, the collector of which is connected to ground and the emitter is connected via a resistor to the regu-1 terminal? 1,080 7 connected voltage divider on the one hand and to the collector of the fourth transistor (69) on the other hand, the base of the fourth transistor (69) is connected to the emitter of the third transistor (68) and the emitter of the fourth transistor (69) is connected to the first resistor (72) connected to the second resistor (74) and diode (75), with the node connecting the resistor (72, 74) connected to the base of the second transistor (50), the collector of which is connected to the second terminal (A). gain control, 2. System according to claim 1t, characterized in that the adjustable voltage divider is a potentiometer (65), the first terminal of which is connected directly to the first operating power supply potential, the second terminal is connected directly to ground and which has an adjustable tap, and the first and second resistors (72, 74 ) and the diode (75) constitute the first voltage divider. 3. System according to claim 1, characterized in that transistors three and four (68, 69) are switched on in a zero voltage shift configuration. 4. The system according to claim 1, characterized in that the biasing resistors (82, 84) and the biasing diode (85) constitute a second voltage divider to which the first transistor (52) is connected at the base in the node connecting the resistors (82, 84). 5. The system according to claim 1, characterized in that the output on the collector of the first transistor (52) is connected to the first potential through the third resistor (56), the output on the collector of the second transistor (50) is connected to the first potential through the fourth resistor (54), a second voltage divider including resistors (82, 84) and a diode (85) is connected between the first potential and the second potential ground, and a first voltage divider including resistors (72, 74) and a diode (75) is connected between the adjustable divider voltage and ground. 6. A system according to claim 5, characterized in that the fifth and sixth resistors (58, 60) are connected to the emitters of the first and second transistors (50, 52) and connect the emitters of the transistors (50, 52) to ground. 7. The system according to claim 6, characterized in that the first transistor (52) and the second transistor (50) are similar, the third and fourth resistors (56, 54) preferably have equal values, and the fifth and sixth resistors (60, 58) preferably have equal values. 8. The system according to claim 7, characterized in that the first transistor (52) and the second transistor (50) are bipolar transistors.131 080 ¦ii-» i [KS f iM |4óoa p——— +il.2v© L - HQn F/g. 2 i ,_J Printing Studio UP PRL. Circulation 100 copies. Price PLN 100 PL PL PL PL

Claims (8)

1. Zastrzezenia patentowe 1. Uklad do symetrycznego sterowania wzmocnieniem wzmacniacza róznicowego zawierajacego tranzystory, z dwoma wejsciowymi koncówkami sterowania wzmocnieniem, który to uklad zawiera pierwszy tranzystor wlaczony miedzy pierwszy potenojal i drugi potencjal, mase i posiadaja- oy baze dolaczona do rezystorów polaryzujacych i diody kompensujacej, a wyjscie pierwszego tranzystora stanowi kolektor dolaczony do pierwszej koncówki sterowania wzmocnieniem, drugi tranzystor wlaczony miedzy pierwszy potenojal i drugi potencjal, mase i dolaczony do regu¬ lowanego dzielnika napieoiowego wlaczonego bezposrednio miedzy pierwszy potencjal zasilania roboczego 1 drugi potencjal zasilania roboczego, mase, znamienny tym, ze do regulowanego dzielnika napieoiowego jest dolaczona baza trzeciego tranzystora (68), którego kolektor jest dolaczony do masy, a emiter jest dolaozony poprzez rezystor do koncówki regu-1?1 080 7 lowanego dzielnika napieciowego z Jednej strony i do kolektora czwartego tranzystora (69) z drugiej strony, baza czwartego tranzystora (69) jest dolaozona do emitera trzeciego tranzystora (68) a emiter czwartego tranzystora (69) jest dolaczony do pierwszego rezysto¬ ra (72) dolaczonego do drugiego rezystora (74) i diody (75)» przy czym wezel laczacy rezy¬ story (72, 74) jest dolaczony do bazy drugiego tranzystora (50), którego kolektor jest do¬ laczony do drugiej koncówki (A) sterowania wzmocnieniem,1. Patent claims 1. A circuit for symmetrical gain control of a differential amplifier containing transistors, with two gain control input terminals, which circuit includes a first transistor connected between the first potential and the second potential, ground and having a base connected to polarizing resistors and a compensating diode and the output of the first transistor is a collector connected to the first gain control terminal, the second transistor is connected between the first potential and the second potential, ground, and connected to an adjustable voltage divider connected directly between the first potential of the operating power supply and the second potential of the operating power supply, ground, characterized by that the base of the third transistor (68) is connected to the adjustable voltage divider, the collector of which is connected to ground, and the emitter is connected through a resistor to the terminal -1?1 080 7 of the adjustable voltage divider on the one hand and to the collector of the fourth transistor (69) ) on the other hand, the base of the fourth transistor (69) is connected to the emitter of the third transistor (68) and the emitter of the fourth transistor (69) is connected to the first resistor (72) connected to the second resistor (74) and the diode (75) wherein the node connecting the resistor (72, 74) is connected to the base of the second transistor (50), the collector of which is connected to the second gain control terminal (A), 2. Uklad wedlug zastrz. 1t znamienny tym, ze regulowany dzielnik napie¬ ciowy stanowi potencjometr (65), którego pierwsza koncówka jest dolaczona bezposrednio do pierwszego potencjalu zasilania roboczego, druga koncówka jest dolaczona bezposrednio do masy i który posiada regulowany zaczep, a rezystory pierwszy i drugi (72, 74) i dioda (75) stanowia pierwszy dzielnik napieciowy.2. System according to claim 1t, characterized in that the adjustable voltage divider is a potentiometer (65), the first terminal of which is connected directly to the first operating power supply potential, the second terminal is connected directly to ground and which has an adjustable tap, and the first and second resistors (72, 74 ) and the diode (75) constitute the first voltage divider. 3. Uklad wedlug zastrz. 1, znamienny tym, ze tranzystory trzeoi i czwar¬ ty (68, 69) sa wlaczone w konfiguracji przesuniecia zerowego napiecia.3. System according to claim 1, characterized in that transistors three and four (68, 69) are switched on in a zero voltage shift configuration. 4. Uklad wedlug zastrz. 1, znamienny tym, ze rezystory polaryzujace (82, 84) i dioda polaryzujaca (85) stanowia drugi dzielnik napieciowy, do którego jest dolaczo¬ na baza pierwszego tranzystora (52) w wezle laczacym rezystory (82, 84).4. The system according to claim 1, characterized in that the biasing resistors (82, 84) and the biasing diode (85) constitute the second voltage divider to which the first transistor (52) is connected at the base in the node connecting the resistors (82, 84). 5. Uklad wedlug zastrz. 1, znamienny tym, ze wyjscie na kolektorze pierw¬ szego tranzystora (52) jest dolaczone do pierwszego potencjalu poprzez rezystor trzeci (56), wyjscie na kolektorze drugiego tranzystora (50) jest dolaczone do pierwszego potencjalu po¬ przez rezystor czwarty (54), drugi dzielnik napieciowy zawierajacy rezystory (82, 84), i diode (85) Jest wlaczony miedzy pierwszy potencjal i drugi potencjal, mase, a pierwszy dzielnik napieciowy zawierajacy rezystory (72, 74) i diode (75) jest wlaczony miedzy regu¬ lowany dzielnik napieciowy i mase.5. The system according to claim 1, characterized in that the output on the collector of the first transistor (52) is connected to the first potential through the third resistor (56), the output on the collector of the second transistor (50) is connected to the first potential through the fourth resistor (54), a second voltage divider including resistors (82, 84) and a diode (85) is connected between the first potential and the second potential ground, and a first voltage divider including resistors (72, 74) and a diode (75) is connected between the adjustable divider voltage and ground. 6. Uklad wedlug zastrz* 5, znamienny tym, ze do emiterów tranzystorów pierwszego i drugiego (50, 52) sa dolaczone rezystory piaty i szósty (58, 60) sprzegajace emitery tranzystorów (50, 52) z masa.6. A system according to claim 5, characterized in that the fifth and sixth resistors (58, 60) are connected to the emitters of the first and second transistors (50, 52) and connect the emitters of the transistors (50, 52) to ground. 7. Uklad wedlug zastrz. 6, znamienny tym, ze pierwszy tranzystor (52) i drugi tranzystor (50) aa podobne, rezystory trzeoi i czwarty (56, 54) maja korzystnie równe wartosci oraz rezystory piaty i szósty (60, 58) maja korzystnie równe wartosci.7. The system according to claim 6, characterized in that the first transistor (52) and the second transistor (50) are similar, the third and fourth resistors (56, 54) preferably have equal values, and the fifth and sixth resistors (60, 58) preferably have equal values. 8. Uklad wedlug zastrz. 7, znamienny tym, ze pierwszy tranzystor (52) i drugi tranzystor (50) sa tranzystorami bipolarnymi.131 080 ¦ii-» i [KS f iM |4óoa p——— +il.2v© L - HQn F/g.2 i ,_J Pracownia Poligraficzna UP PRL. Naklad 100 egz. Cena 100 zl PL PL PL PL8. The system according to claim 7, characterized in that the first transistor (52) and the second transistor (50) are bipolar transistors.131 080 ¦ii-» i [KS f iM |4óoa p——— +il.2v© L - HQn F/g. 2 and ,_J Printing Studio of the UP PRL. Edition 100 copies. Price PLN 100 PL PL PL PL
PL1981229224A 1980-01-15 1981-01-15 Network for symmetric controlling of gain of differential amplifier PL131080B1 (en)

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
US06/107,401 US4318051A (en) 1980-01-15 1980-01-15 Symmetrically gain controlled differential amplifier

Publications (2)

Publication Number Publication Date
PL229224A1 PL229224A1 (en) 1981-09-04
PL131080B1 true PL131080B1 (en) 1984-10-31

Family

ID=22316472

Family Applications (1)

Application Number Title Priority Date Filing Date
PL1981229224A PL131080B1 (en) 1980-01-15 1981-01-15 Network for symmetric controlling of gain of differential amplifier

Country Status (14)

Country Link
US (1) US4318051A (en)
JP (1) JPS56106410A (en)
KR (1) KR830005759A (en)
AU (1) AU6612181A (en)
CA (1) CA1142608A (en)
DE (1) DE3101118A1 (en)
ES (1) ES8202213A1 (en)
FI (1) FI810043L (en)
FR (1) FR2473812A1 (en)
GB (1) GB2068187B (en)
IT (1) IT1134988B (en)
PL (1) PL131080B1 (en)
PT (1) PT72328B (en)
SE (1) SE8100091L (en)

Families Citing this family (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH0626291B2 (en) * 1985-03-15 1994-04-06 株式会社東芝 Gain control device
DE3811947A1 (en) * 1988-04-11 1989-10-19 Telefunken Electronic Gmbh CONTROLLABLE AMPLIFIER CIRCUIT

Family Cites Families (7)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US3473134A (en) * 1966-04-15 1969-10-14 Us Navy Temperature stable d.c. inverter
CA969689A (en) * 1973-05-02 1975-06-17 Microsystems International Limited Audio frequency automatic gain control circuit
DE2344650A1 (en) * 1973-09-05 1975-03-13 Philips Patentverwaltung Multichannel (stereo) amplifier balance control - each channel has amplifier for its own volume control
US3970948A (en) * 1974-12-06 1976-07-20 Rca Corporation Controller gain signal amplifier
JPS6013327B2 (en) * 1975-05-07 1985-04-06 日本電気株式会社 DC control type output level adjustment circuit
US4051519A (en) * 1975-12-29 1977-09-27 Rca Corporation Phase control circuit suitable for use in a tint control stage of a color television system
JPS543433A (en) * 1977-06-09 1979-01-11 Victor Co Of Japan Ltd Hue ajustment system

Also Published As

Publication number Publication date
DE3101118A1 (en) 1981-12-10
PL229224A1 (en) 1981-09-04
ES498491A0 (en) 1982-01-01
FR2473812A1 (en) 1981-07-17
PT72328B (en) 1982-01-05
US4318051A (en) 1982-03-02
FI810043L (en) 1981-08-16
CA1142608A (en) 1983-03-08
IT1134988B (en) 1986-08-20
GB2068187B (en) 1984-10-03
KR830005759A (en) 1983-09-09
SE8100091L (en) 1981-07-16
IT8119072A0 (en) 1981-01-09
GB2068187A (en) 1981-08-05
ES8202213A1 (en) 1982-01-01
JPS56106410A (en) 1981-08-24
AU6612181A (en) 1981-07-23
PT72328A (en) 1981-02-01

Similar Documents

Publication Publication Date Title
US4663594A (en) Electronic phase shifter circuit and method
GB2118336A (en) Digitally controlled precision current source with open loop compensation circuit
GB2219456A (en) Push-pull amplifiers
US4636744A (en) Front end of an operational amplifier
US4426625A (en) Circuit for linearly gain controlling a differential amplifier
PL131080B1 (en) Network for symmetric controlling of gain of differential amplifier
US5019789A (en) Adaptive bias circuit for preventing turnoff in a push-pull stage
US4464633A (en) Amplifier incorporating gain distribution control for cascaded amplifying stages
US4207596A (en) Video special effects with cascaded control logic
US4775842A (en) Multi-output feedback amplifier
US6891405B2 (en) Variable gain amplifier
US4687984A (en) JFET active load input stage
US3747008A (en) Reference power supply having an output voltage less than its control element
US5113146A (en) Amplifier arrangement
GB1577465A (en) Gain control circuits
US3942129A (en) Controlled gain amplifier
US5497074A (en) Balanced voltage-to-current converter with quiescent current control
US5157347A (en) Switching bridge amplifier
US4891607A (en) Low distortion drive amplifier
US5633612A (en) Precision current mirror circuit
US6300836B1 (en) High gain, wide band amplifier
US3950708A (en) Gain-controlled amplifier
US20020130717A1 (en) Controllable amplifier arrangement and arrangement for processing electric signals by means of such an amplifier arrangement
US5374898A (en) Complementary gain control circuit
US11979130B2 (en) Transmitter circuit