PL123976B1 - Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store - Google Patents

Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store Download PDF

Info

Publication number
PL123976B1
PL123976B1 PL22125780A PL22125780A PL123976B1 PL 123976 B1 PL123976 B1 PL 123976B1 PL 22125780 A PL22125780 A PL 22125780A PL 22125780 A PL22125780 A PL 22125780A PL 123976 B1 PL123976 B1 PL 123976B1
Authority
PL
Poland
Prior art keywords
input
output
circuit
signal
crc
Prior art date
Application number
PL22125780A
Other languages
English (en)
Other versions
PL221257A1 (pl
Inventor
Kazimierz Bujnowski
Maciej Stanczyk
Original Assignee
Os Bad Rozwojowy Urzadzen Info
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Os Bad Rozwojowy Urzadzen Info filed Critical Os Bad Rozwojowy Urzadzen Info
Priority to PL22125780A priority Critical patent/PL123976B1/pl
Publication of PL221257A1 publication Critical patent/PL221257A1/xx
Publication of PL123976B1 publication Critical patent/PL123976B1/pl

Links

Landscapes

  • Signal Processing For Digital Recording And Reproducing (AREA)

Description

Przedmiotem wynalazku jest uklad odczytu in¬ formacji zapisanej metoda NRZI w szczególnosci formatera wolnej pamieci tasmowej.Stan techniki. Znany jest uklad odczytu infor¬ macji zapisanej metoda NRZI, wspólpracujacy z wolna pamiecia tasmowa, z ukladem zapisu NRZ i z komputerem. Jest on utworzony z ukladu kontroli CRC, LRC, VRC, z przelacznicy informa¬ cji zapisu, z dwu przelacznic elektronicznych, z re¬ jestru buforowego rejestrujacego bity o liczbach od bitu zerowego do bitu siódmego, z rejestru buforowego rejestrujacego bity o liczbach od bitu ósmego do bitu pietnastego, z ukladu zakonczenia odczytu i z elementu kombinacyjnego dwuwejscio- wego typu I, polaczonych nastepujaco. Pierwsze wejscie ukladu kontroli CRC, LRC, VRC jest po¬ laczone z wyjsciem przelacznicy informacji za po¬ moca polaczenia wieloprzewodowego, przy czym wyjscie tej przelacznicy jest jednoczesnie polaczo¬ ne z wejsciem ukladu zapisu NRZ równiez za po¬ moca polaczenia wieloprzewodowego, doprowadza¬ jacego dane do zapisania na tasmie w postaci bi¬ tu parzystosci i bitów o liczbach od bitu zerowe¬ go do bitu siódmego.Drugie wejscie ukladu kontroli CRC, LRC, VRC jest polaczone z ukladem sterowania tej jednostki sterujacej za pomoca polaczenia jednoprzewodowe< go, doprowadzajacego sygnal ustawiajacy niepa¬ rzysta lub parzysta liczbe bitów jedynkowych w bajcie. Trzecie wejscie ukladu kontroli CRC, LRC, 10 15 20 25 30 VRC jest polaczone z wolna pamiecia tasmowa za pomoca polaczenia wieloprzewodowego, doprowa¬ dzajacego dane odczytane z tasmy magnetycznej w postaci bitu parzystosci i bitów w liczbie od bitu zerowego do bitu siódmego, przy czym wejscie to jest równiez polaczone z pierwszym wejsciem pierwszej przelacznicy elektronicznej. Czwarte wejscie ukladów kontroli CRC, LRC, VRC jest po¬ laczone z wyjsciem elementu kombinacyjnego dwu- wejsciowego typu I, przy czym pierwsze wejscie tego elementu jest polaczone z pierwszym wejs¬ ciem drugiej przelacznicy elektronicznej i z pierw¬ szym wejsciem ukladu zakonczenia odczytu za po¬ moca przewodu doprowadzajacego strob danych odczytu z wolnej pamieci tasmowej, natomiast drugie wejscie tego elementu jest polaczone z pierwszym wyjsciem ukladu zakonczenia odczytu.Pierwsze wyjscie ukladów kontroli CRC, LRC, VRC jest polaczone z przewodem odprowadza¬ jacym sygnal bledu CRC. Drugie, wyjscie ukla¬ dów kontroli CRC, LRC, VRC jest polaczone z przewodem odprowadzajacym sygnal bledu LRC.Trzecie wyjscie ukladów kontroli CRC, LRC, VRC jest polaczone z przewodem odprowadzajacym sy¬ gnal bledu VRC. Czwarte wyjscie ukladów kontroli CRC, LRC, VRC jest polaczone z pierwszym wejs¬ ciem przelacznicy informacji zapisu za pomoca polaczenia wieloprzewodowego, przesylajacego bit parzystosci CRC i bity CRC w liczbie od bitu zerowego do bitu siódmego. Pierwsze wejscie re- 123 976s 123 976 4 Jestru buforowego, rejestrujacego bity w liczbie od bitu zerowego do bitu siódmego, jest polaczone z wyjsciem komputera za pomoca polaczenia wie- loprzewodowego, doprowadzajacego dane w licz¬ bie od bitu zerowego do bitu siódmego. Pierw¬ sze wyjscie pierwszej przelacznicy elektronicznej jest polaczone, za pomoca polaczenia wieloprzewo- dowego, z drugim wejsciem rejestru buforowego, rejestrujacego bity w liczbie od bitu zerowego do bitu siódmego.Drugie wyjscie pierwszej przelacznicy elektro¬ nicznej jest polaczone za pomoca polaczenia wie- loprzewodowego, z pierwszym wejsciem rejestru buforowego, rej£s1fujacego bity w liczbie od bitu ósmego buforowego, rejestrujacego bity w liczbie od bi¬ tu ósmego do bitu pietnastego, jest polaczone z wyjsciem komputera za pomoca polaczenia wie¬ loprzewodowego doprowadzajacego dane w liczbie od bitu ósmego do bitu pietnastego. Wyjscie re¬ jestru buforowego, rejestrujacego bity w liczbie od bitu zerowego do bitu siódmego, jest polaczone z drugim wejsciem przelacznicy informacji zapi¬ su i z wejsciem komputera za pomoca polaczenia wieloprzewodowego odprowadzajacego bity odczy¬ tanej informacji w liczbie od bitu zerowego do bitu siódmego. Wyjscie rejestru buforowego, re¬ jestrujacego bity w liczbie od bitu ósmego do bi¬ tu pietnastego, jest polaczone z trzecim wejsciem przelacznicy informacji zapisu i z 'wejsciem kom¬ putera za pomoca polaczenia wieloprzewodowego, odprowadzajacego bity odczytanej informacji od bitu ósmego do bitu pietnastego. Pierwsze wyjscie drugiej przelacznicy elektronicznej, wysylajace strob lewego bajtu, jest polaczone z wejsciem ze¬ garowym rejestru buforowego, rejestrujacego bity w liczbie od bitu zerowego do bitu siódmego, a drugie wyjscie tej przelacznicy, wysylajace strob prawego bajtu jest polaczone z wejsciem zegaro¬ wym rejestru buforowego, rejestrujacego bity w liczbie od bitu ósmego do bitu pietnastego.Drugie wejscie ukladu zakonczenia odczytu jest polaczone z wyjsciem ukladu sterowania jednostka sterujaca za pomoca przewodu, doprowadzajacego sygnal parzystosci poprzecznej. Trzecie wejscie ukladu zakonczenia odczytu jest polaczone z wejs¬ ciem ukladu sterowania jednostka sterujaca za pomoca przewodu doprowadzajacego strob kontroli cyklicznej. Drugie wyjscie ukladu zakonczenia od¬ czytu jest polaczone z wejsciem zerujacym pierw¬ szej przelacznicy elektronicznej, z wejsciem zeru¬ jacym drugiej przelacznicy elektronicznej i z wejs¬ ciem zerujacym przelacznicy informacji zapisu.Trzecie wyjscie ukladu zakonczenia odczytu jest polaczone z wejsciem ukladu sterowania jedno¬ stka sterujaca za pomoca przewodu, odprowadza¬ jacego sygnal wykrywania przerwy miedzykioko- wej. Czwarte wyjscie ukladu zakonczenia odczytu jest polaczone z wejsciem ukladu sterowania jed¬ nostka sterujaca za pomoca synchronicznego ka¬ nalu danych.Znany uklad odczytu informacji ma te wade, ze brak jest-mozliwosci wykrywania znaczników tas¬ my. Znaczniki tasmy sa wykrywane programowo, co w duzym stopniu komplikuje oprogramowanie.Uklad ten, traktujac blok znacznika tasmy jako zwykly blok, generuje zawsze blad CRC, który musi byc pominiety w programie. Blok znacznika tasmy sklada sie tylko z dwóch bajtów, to jest 5 z bajtu znacznika tasmy i z bajtu kontrolnego LRC, zas bajt kontrolny CRC nie wystepuje, co automatycznie jest wykrywane jako blad CRC.Tym samym bit w statusie, informujacy o znacz¬ niku tasmy, nie jest w tym rozwiazaniu wykorzy¬ lo tany. Uklad nie jest przydatny do odczytu infor¬ macji dowolnych systemów przy ruchu tasmy wstecz.Istota wynalazku. Uklad odczytu informacji za¬ pisanej metoda NRZI w szczególnosci formatera wolnej pamieci tasmowej, wspólpracujacy z kom¬ puterem poprzez sygnaly INFORMACJA WEJS¬ CIOWA BITÓW PARZYSTOSCI POPRZECZNEJ ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW ZEROWYCH ODCZYTA- 20 NYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZAD¬ KÓW, INFORMACJA WEJSCIOWA BITÓW DRU¬ GICH ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW TRZECICH ODCZYTANYCH 25 RZADKÓW, INFORMACJA WEJSCIOWA BITÓW CZWARTYCH ODCZYTANYCH RZADKÓW, IN¬ FORMACJA WEJSCIOWA BITÓW PIATYCH OD¬ CZYTANYCH RZADKÓW, INFORMACJA WEJS¬ CIOWA BITÓW SZÓSTYCH ODCZYTANYCH 30 RZADKÓW I INFORMACJA WEJSCIOWA BITÓW SIÓDMYCH ODCZYTANYCH RZADKÓW dopro¬ wadzone do pierwszego wejscia rejestru wejscio¬ wego, wspólpracujacy z pamiecia tasmowa po¬ przez sygnaly BITY PARZYSTOSCI POPRZECZ- 35 NEJ RZADKÓW INFORMACYJNYCH ZAPISA¬ NYCH NA TASMIE, BITY ZEROWE RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY PIERWSZE RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY DRUGIE 40 RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY TRZECIE RZADKÓW INFOR¬ MACYJNYCH ZAPISANYCH NA TASMIE, BITY CZWARTE RZADKÓW INFORMACYJNYCH ZA¬ PISANYCH NA TASMIE, BITY PIATE RZADKÓW 45 INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY SZÓSTE RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE I BITY SIÓDME RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE doprowadzone do ósmego wejscia 50 ulkladu kontnoli CRC, VRC, DRC i poprzez sygnal STROB DANYCH ODCZYTANYCH doprowadzony do drugiego wejscia rejestru wejsciowego i do piatego wejscia ukladu zakonczenia odczytu, wspól¬ pracujacy z kontrolerem poprzez sygnal PARZY- 55 STOSC NIEPARZYSTA W NEGACJI doprowadzony do siódmego wejscia ukladu kontroli CRC, VRC, LRC, odprowadzajacy sygnal BLAD VRC W NEGA¬ CJI z drugiego wejscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnal BLAD 60 LRC z trzeciego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnal BLAD CRC z czwartego wyjscia kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnal IN¬ FORMACJA WYJSCIOWA BITÓW PARZYSTOSCI 65 POPRZECZNEJ ODCZYTANYCH RZADKÓW5 123 976 6 INFORMACYJNYCH PRZESLANIA DO KONTRO¬ LERA, INFORMACJA WYJSCIOWA BITÓW ZE¬ ROWYCH ODCZYTANYCH RZADKÓW INFOR¬ MACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWABITÓW PIERWSZYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW DRUGICH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTRO¬ LERA, INFORMACJA WYJSCIOWA BITÓW CZWARTYCH ODCZYTANYCH RZADKÓW IN¬ FORMACYJNYCH PRZESYLANA DO KONTRO¬ LERA, INFORMACJA WYJSCIOWA RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTRO¬ LERA, INFORMACJA WYJSCIOWA BITÓW SZÓ¬ STYCH ODCZYTANYCH RZADKÓW INFORMA¬ CYJNYCH PRZESYLANA DO KONTROLERA I INFORMACJA WYJSCIOWA BITÓW SIÓDMYCH ODCZYTANYCH RZADKÓW IN¬ FORMACYJNYCH PRZESYLANA DO KON¬ TROLERA z wyjscia rejestru wyjsciowego do kon¬ trolera, odprowadzajacy sygnal STROB NRZ IN¬ FORMACJI PRZESYLANEJ Z REJESTRU WYJS¬ CIOWEGO DO KONTROLERA z pietnastego wyjs¬ cia ukladu zakonczenia odczytu do kontrolera jest utworzony nastepujaco. Trzecie wyjscie ukladu za¬ konczenia odczytu jest polaczone z piatym wejs¬ ciem ukladu wykrywania znacznika tasmy, z dwu¬ dziestym wejsciem ukladu kontroli CRC, VRC, LRC i ze zródlem sygnalu WSTECZ. Czwarte wejscie ukladu zakonczenia odczytu jest polaczo¬ ne z dziewietnastym wejsciem ukladu kontroli CRC, VRC, LRC i ze zródlem sygnalu PISANIE BAJTU KONTROLNEGO CRC W NEGACJI. Szó¬ ste wejscie ukladu zakonczenia odczytu jest po¬ laczone ze zródlem sygnalu 240 kHz. Siódme wejs¬ cie ukladu zakonczenia odczytu jest polaczone z punktem o potencjale „0" logicznego. Ósme wejs¬ cie ukladu zakonczenia odczytu jest polaczone z punktem o potencjale „1" logicznej. Dziewiate wejscie ukladu zakonczenia odczytu jest polaczone z jedenastym wejsciem ukladu wykrywania znacz¬ nika tasmy i ze zródlem sygnalu WSTECZ W NE¬ GACJI. Pierwsze wejscie ukladu kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu BRAMKA CZYTANIA. Drugie wejscie ukladu kon¬ troli CRC, VRC, LRC jest polaczone ze zródlem sygnalu REZIM PRACY W METODZIE BEZ PO¬ WROTU DO ZERA PRZY JEDYNCE. Trzecie wejs¬ cie ukladu kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu KODOWANIE W REZIMIE PRACY NRZ. Czwarte wejscie ukladu kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu STROBY ZAPISU. Piate wejscie ukladu kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu PISANIE BAJTU KONTROLNEGO CRC.Pierwsze wyjscie rejestru wejsciowego, wysyla¬ jace sygnaly BIT PARZYSTOSCI WYJSCIOWY Z REJESTRU WEJSCIOWEGO, BIT ZEROWY WYJSCIOWY Z REJESTRU WEJSCIOWEGO, BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO, BIT PRUGI WYJSCIOWY Z REJESTRU WEJSCIOWEGO, BIT TRZECI WYJSCIOWY Z REJESTRU WEJSCIOWEGO, BIT CZWARTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO, BIT PIATY WYJSCIOWY Z REJESTRU WEJSCIO- 5 WEGO, BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO i BIT SIÓDMY WYJSCIOWY Z REJESTRU WEJSCIOWEGO jest polaczone z dziewiatym wejsciem ukladu kontroli CRC, VRC, LRC, z pierwszym wejsciem rejestru wyjsciowego 10 i z druigiitm wejsciem ukladu wykrywania znacz¬ nika tasmy. Drugie wyjscie rejestru wejsciowego, wysylajace sygnaly BIT PARZYSTOSCI WYJS¬ CIOWY Z REJESTRU WEJSCIOWEGO W NEGA¬ CJI, BIT PIERWSZY WYJSCIOWY Z REJESTRU 15 WEJSCIOWEGO W NEGACJI, BIT DRUGI WYJS¬ CIOWY Z REJESTRU WEJSCIOWEGO W NEGA¬ CJI, BIT TRZECI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, BIT CZWARTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W 20 NEGACJI, BIT PIATY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, BIT SIÓDMY WYJSCIOWY Z REJE¬ STRU WEJSCIOWEGO W NEGACJI jest polaczone 25 z dziesiatym wejsciem ukladu kontroli CRC, VRC, LRC i z trzecim wejsciem ukladu wykrywania znacznika tasmy. Pierwsze wyjscie ukladu zakon¬ czenia odczytu, wysylajace sygnal SZÓSTY IM¬ PULS LICZNIKA OPÓZNIEN W NEGACJI, jest 30 polaczone z czwartym wejsciem rejestru wejscio¬ wego. Drugie wyjscie ukladu zakonczenia odczy¬ tu, wysylajac sygnal STO DWUDZIESTY ÓSMY IMPULS LICZNIKA OPÓZNIEN W NEGACJI, jest polaczone z jedenastym wejsciem ukladu kontró- 35 li CRC, VRC, LRC. Trzecie wyjscie ukladu zakon¬ czenia odczytu, wysylajace sygnal SIEDEMDZIE¬ SIATY DRUGI IMPULS LICZNIKA OPÓZNIEN, jest polaczone z dwunastym wejsciem ukladu kon¬ troli CRC, VRC, LRC. Czwarte wyjscie ukladu 40 zakonczenia odczytu, wysylajace sygnal SIEDEM¬ DZIESIATY DRUGI IMPULS LICZNIKA OPÓZ¬ NIEN W NEGACJI, jest polaczone z trzynastym wejsciem ukladu kontroli CRC, VRC, LRC. Piate wyjscie ukladu zakonczenia odczytu, wysylajace 45 sygnal PRZERZUTNIK DRUGIEGO BAJTU KON¬ TROLNEGO W NEGACJI, jest polaczone z czter¬ nastym wejsciem ukladu kontroli CRC, VRC, LRC.Szóste wyjscie ukladu zakonczenia odczytu, wysy¬ lajace sygnal PRZERZUTNIK PIERWSZEGO BAJ- 50 TU, jest polaczone z pietnastym wejsciem ukladu kontroli CRC, VRC, LRC. Siódme wyjscie ukladu zakonczenia odczytu, wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN W NEGACJI, jest polaczone z szesnastym wejsciem ukladu kontroli 55 CRC, VRC, LRC. Ósme wyjscie ukladu zakon¬ czenia odczytu, wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN, jest polaczone z siedem¬ nastym wejsciem ukladu kontroli CRC, VRC, LRC i z szóstym wejsciem ukladu wykrywania znacz- 60 nika tasmy. Dziewiate wyjscie ukladu zakonczenia odczytu, wysylajace sygnal STO CZTERDZIESTY CZWARTY IMPULS LICZNIKA OPÓZNIEN, jest polaczone z osiemnastym wejsciem ukladu kontro¬ li CRC, VRC, LRC i z siódmym wejsciem ukladu 05 wykrywania znacznika tasmy. Dziegiate wyjscie123 976 ukladu zakonczenia odczytu, wysylajace sygnal CZWARTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI, jest polaczone z trzecim wejsciem re¬ jestru wyjsciowego. Jedenaste wyjscie ukladu za¬ konczenia ukladu zakonczenia odczytu, wysylajace sygnal PRZERZUTNIK DRUGIEGO BAJTU W NE¬ GACJI, jest polaczone z ósmym wejsciem ukladu wykrywania znacznika tasmy. Dwunaste wyjscie ukladu zakonczenia odczytu, wysylajace sygnal PRZERZUTNIK PIERWSZEGO BAJTU KON¬ TROLNEGO, jest polaczone z dziewiatym wejs¬ ciem ukladu wykrywania znacznika tasmy. Trzy¬ naste wyjscie ukladu zakonczenia odczytu, wysy¬ lajace sygnal PRZERZUTNIK DRUGIEGO BAJTU KONTROLNEGO, jest polaczone z dziesiatym wejs¬ ciem ukladu wykrywania znacznika tasmy. Czter¬ naste wyjscie ukladu zakonczenia odczytu, wy¬ sylajace sygnal PRZERZUTNIK PIERWSZEGO BAJTU KONTROLNEGO W NEGACJI, jest pola¬ czone z dwunastym wejsciem ukladu wykrywa¬ nia znacznika tasmy. Szesnaste wyjscie ukladu zakonczenia odczytu wyprowadza sygnal SYN¬ CHRONIZACJA KONCA BLOKU DANYCH.Czwarte wejscie ukladu wykrywania znacznika tasmy jest polaczone ze zródlem sygnalu STROB DANYCH ODCZYTANYCH. Pierwsze wyjscie ukla¬ du kontroli CRC, VRC, LRC wyprowadza sygnaly BIT PARZYSTOSCI BAJTU KONTROLNEGO CRC, BIT ZEROWY BAJTU KONTROLNEGO CRC, BIT PIERWSZY BAJTU KONTROLNEGO CRC, BIT DRUGI BAJTU KONTROLNEGO CRC, BIT TRZECI BAJTU KONTROLNEGO CRC, BI^ CZWARTY BAJTU KONTROLNEGO CRC, BIT PIATY BAJTU KONTROLNEGO CRC, BIT SZÓ¬ STY BAJTU KONTROLNEGO CRC i BIT SIÓDMY BAJTU KONTROLNEGO CRC. Piate wyjscie ukladu kontroli CRC, VRC, LRC wyprowadzaja¬ ce sygnal NIEZEROWANIE, jest polaczone z dru¬ gim wejsciem rejestru wejsciowego i z drugim wejsciem ukladu zakonczenia odczytu. Szóste wyjs¬ cie ukladu kontroli CRC, VRC, LRC, wyprowadza¬ jace sygnal NIEZEROWANIE W NEGACJI, jest polaczone z pierwszym wejsciem ukladu zakon¬ czenia odczytu, z pierwszym wejsciem ukladu wy¬ krywania znacznika tasmy i z czwartym wejsciem rejestru wyjsciowego. Pierwsze wyjscie ukladu wy¬ krywania znacznika tasmy, wysylajace sygnal Z PRZERZUTNIKA ZNACZNIKA TASMY W NEGA¬ CJI, jest polaczone z szóstym wejsciem ukladu kontroli CRC, VRC, LRC. Drugie wyjscie ukladu wykrywania znacznika tasmy wyprowadza sygnal SYGNALIZACJA WYKRYCIA ZNACZNIKA TAS¬ MY. Wyjscie rejestru wyjsciowego wyprowadza sy¬ gnaly INFORMACJA WYJSCIOWA BITÓW PA¬ RZYSTOSCI POPRZECZNEJ ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WJSCIOWA BITÓW ZEROWYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KON¬ TROLERA, INFORMACJA WYJSCIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZADKÓW IN¬ FORMACYJNYCH PRZESYLANA DO KONTRO¬ LERA, INFORMACJA WYJSCIOWA BITÓW DRU¬ GICH ODCZYTANYCH RZADKÓW INFORMA¬ CYJNYCH PRZESYLANA DO KONTROLERA, IN- 30 FORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW CZWARTYCH ODCZYTA- 5 NYCH RZADKÓW INFORMACYJNYCH PRZESY¬ LANA DO KONTROLERA, INFORMACJA WYJS¬ CIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA 10 BITÓW SZÓSTYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA I INFORMACJA WYJSCIOWA BITÓW SIÓDMYCH ODCZYTANYCH RZADKÓW INFOR¬ MACYJNYCH PRZESYLANA DO KONTROLERA. 15 Zaleta ukladu jest to, ze umozliwia on przepro¬ wadzanie odczytu wstecz, kontrolowanie CRC, VRC, LRC podczas odczytu wstecz, porównanie bajtu kontrolnego CRC otrzymanego z rejestru CRC z bajtem kontrolnym CRC odczytanym z tasmy pod- 20 czas odczytu kontrolnego oraz wykrywanie znacz¬ nika tasmy hardwarcowo.Przyklad wykonania. Uklad odczytu informacji zapisanej metoda NRZI w szczególnosci formate- ra wolnej pamieci tasmowej jest przedstawiony na 25 rysunku w postaci blokowej. Uklad ten jest utwo¬ rzony z rejestru wejsciowego, zwanego dalej ukla¬ dem I, z ukladu zakonczenia odczytu, zwanego dalej ukladem II, z ukladu kontroli CRC, VRC, LRC, zwanego dalej ukladem III, z ukladu wykry¬ wania znacznika tasmy, zwanego dalej ukladem IV i z rejestru wyjsciowego, zwanego dalej ukladem V, polaczonych nastepujaco. Pierwsze wejscie ukla¬ du I jest polaczone ze zródlem sygnalów INW P, 0-f-7, to jest sygnalu INWP INFORMACJA 35 WEJSCIOWA BITÓW PARZYSTOSCI POPRZECZ¬ NEJ ODCZYTANYCH RZADKÓW, sygnalu INWO INFORMACJA WEJSCIOWA BITÓW ZEROWYCH ODCZYTANYCH RZADKÓW, sygnalu INW 1 IN¬ FORMACJA WEJSCIOWA BITÓW PIERWSZYCH «0 ODCZYTANYCH RZADKÓW, sygnalu INW2 IN¬ FORMACJA WEJSCIOWA BITÓW DRUGICH OD¬ CZYTANYCH RZADKÓW, sygnalu INW3 INFOR¬ MACJA WEJSCIOWA BITÓW TRZECICH OD¬ CZYTANYCH RZADKÓW, sygnalu INW4 INFOR- 45 MACJA WEJSCIOWA BITÓW CZWARTYCH OD¬ CZYTANYCH RZADKÓW, sygnalu INW5 INFOR¬ MACJA WEJSCIOWA BITÓW PIATYCH ODCZY¬ TANYCH RZADKÓW, sygnalu INW6 INFORMA¬ CJA WEJSCIOWA BITÓW SZÓSTYCH ODCZY- 80 TANYCH RZADKÓW i sygnalu INW7 INFORMA¬ CJA WEJSCIOWA BITÓW SIÓDMYCH ODCZY¬ TANYCH RZADKÓW, za pomoca pierwszego po¬ laczenia wieloprzewodowego a skladajacego sie z dziewieciu przewodów al-J-a9. Drugie wejscie ukla- 55 du I jest polaczone z drugim wejsciem ukladu II, z piatym wyjsciem ukladu III, przy czym wyjscie to wysyla sygnal NZER NIEZEROWANIE, zwany dalej sygnalem NZER. Trzecie wejscie ukladu I jest polaczone z piatym wejsciem ukladu II, z oo czwartym wejsciem ukladu IV i ze zródlem sygna¬ lu STRDO STROB DANYCH ODCZYTANYCH, zwanego dalej sygnalem STRDO. Czwarte wejscie ukladu I jest polaczone z pierwszym wyjsciem ukladu II wysylajacym sygnal IL06 SZÓSTY IM- e^ PULS LICZNIKA OPÓZNIEN W NEGACJI, zwa-123 976. 9 10 ny dalej sygnalem IL06. Pierwsze wyjscie ukladu I, wysylajace sygnaly WYR P,0-t-7, to jest sygnal WYRP BIT PARZYSTOSCI WYJSCIOWY Z RE¬ JESTRU WEJSCIOWEGO, sygnal WYRO BIT ZE¬ ROWY WYJSCIOWY Z REJESTRU WEJSCIOWE¬ GO, sygnal WYR1 BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIOWEGO, sygnal WYR2 BIT DRUGI WYJSCIOWY Z REJESTRU WEJSCIOWE¬ GO, sygnal WYR3 BIT TRZECI WYJSCIOWY Z REJESTRU WEJSCIOWEGO, sygnal WYR4 BIT CZWARTY WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO, sygnal WYR5 BIT PIATY WYJSCIOWY Z REJESTRU WEJSCIOWEGO, sygnal WYR6 BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO i sygnal WYR7 BIT SIÓDMY WYJSCIOWY Z REJESTRU WEJSCIOWEGO, jest polaczone z dziewiatym wejsciem ukladu III, z pierwszym wejsciem ukladu V i z drugim wejsciem ukladu IV za'pomoca drugiego polaczenia wieloprzewódowego b, sMadajacego sie z dziewieciu przewodów M-*-b9, przy czym na dziewiate wejscie ukladu III i na pierwsze wejscie ukladu V sa doprowadzone wszy¬ stkie sygnaly WYRP, 0-^7, zas na drugie wejscie ukladu IV sa doprowadzone sygnaly WYR3, WYR6, WYR7. Drugie wyjscie ukladu I, wysylajace sygna¬ ly WYRP, 0:7, to jest sygnal WYRP BIT PARZY¬ STOSCI WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO W NEGACJI, sygnal WYRO BIT ZEROWY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, sygnal WYrT BIT PIERWSZY WYJ¬ SCIOWY Z REJESTRU WEJSCIOWEGO W NE¬ GACJI, sygnal WYR2 BIT DRUGI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, sy¬ gnal WYR3 BIT TRZECI WYJSCIOWY Z REJE¬ STRU WEJSCIOWEGO W NEGACJI, sygnal WYR4 BIT CZWARTY WYJSCIOWY Z REJESTRU WEJS¬ CIOWEGO W NEGACJI, sygnal WYR5 BIT PIA¬ TY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, sygnal WYR6 BIT SZÓSTY WYJS¬ CIOWY Z REJESTRU WEJSCIOWEGO W NEGA¬ CJI, i sygnal WYR7 BIT SIÓDMY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI, jest polaczone z dziesiatym wejsciem ukladu III i z trzecim wejsciem ukladu IV za pomoca trzeciego polaczenia wieloprzewódowego c, skladajacego sie z dziewieciu przewodów c1-t-c9, przy czym na wejs¬ cie dziesiate ukladu III jest doprowadzony sygnal WYR7, zas na wejscie trzecie ukladu IV sa do¬ prowadzone sygnaly WYRP, WYRO, WYR1, WYR2, WYR*, WYR5. Pozostale sygnaly, to znaczy sygnal WYR3, sygnal WYR6 i sygnal WYR7 sa w tym ukla¬ dzie IV nie wykorzystane. Trzecie wejscie ukladu II jest polaczone z piatym wejsciem ukladu IV, z dwudziestym wejsciem ukladu III i ze zródlem syg¬ nalu WST WSTECZ, zwanego dalej sygnalem WST.Czwarte wejscie ukladu II jest polaczone z dzie¬ wietnastym wejsciem ukladu III i ze zródlem sjrgnalu PSCRC PISANIE BAJTU KONTROLNE¬ GO CRC W NEGACJI, zwanego dalej sygnalem PSCRC. Szóste wejscie ukladu II jest polaczone ze zródlem sygnalu 240 kHz. Siódme wejscie ukladu II jest polaczone z punktem tf potencjale „0" lo¬ gicznego. Ósme wejscie ukladu II jest polaczone z punktem o potencjale „1" logicznej. Dziewiate wejs¬ cie ukladu II jest polaczone z jedenastym wejs¬ ciem ukladu IV i ze zródlem sygnalu WST WSTECZ W NEGACJI, zwanego dalej sygnalem WST. Drugie wyjscie ukladu II, wysylajace sygnal IL0128 STO DWUDZIESTY ÓSMY IMPULS LICZ¬ NIKA OPÓZNIEN W NEGACJI, zwany dalej sy¬ gnalem IL0128, jest polaczone z jedenastym wejs¬ ciem ukladu III, za pomoca pierwszego przewodu dl czwartego polaczenia wieloprzewódowego d.Trzecie wyjscie ukladu II, wysylajace sygnal LL072 SIEDEMDZIESIATY DRUGI IMPULS LICZNIKA OPÓZNIEN, zwany dalej sygnalem IL072, jest po¬ laczone z dwunastym wejsciem ukladu III, za po¬ moca drugiego przewodu d2 czwartego polaczenia wieloprzewódowego d. Czwarte wyjscie ukladu II, wysylajace sygnal IL072 SIEDEMDZIESIATY DRU¬ GI IMPULS LICZNIKA OPÓZNIEN, zwany dalej sygnalem IL072, jest polaczone z trzynastym wejs¬ ciem ukladu III, za pomoca trzeciego przewodu d3 czwartego polaczenia wieloprzewódowego d. Piate wyjscie ukladu II, wysylajace sygnal P2KB PRZE¬ RZUTNIK DRUGIEGO BAJTU KONTROLNEGO W NEGACJI, zwany dalej sygnalem P2KB, jest polaczone z czternastym wejsciem ukladu HI, za pomoca czwartego przewodu d4 czwartego polacze¬ nia wieloprzewódowego d. Szóste wyjscie ukladu II, wysylajace sygnal P1B PRZERZUTNIK PIERW¬ SZEGO BAJTU, zwany dalej sygnalem P1B, jest polaczone z pietnastym wejsciem ukladu III, za pomoca piatego przewodu d5 czwartego polacze¬ nia wieloprzewódowego d. Siódme wyjscie ukladu II, wysylajace sygnal IL02 DRUGI IMPULS LICZ¬ NIKA OPÓZNIEN W NEGACJI, zwany dalej syg¬ nalem IL02, jest polaczone z szesnastym wejsciem ukladu III, za pomoca szóstego przewodu d6 czwar¬ tego polaczenia wieloprzewódowego d. Ósme wyjs¬ cie ukladu II, wysylajace sygnal IL02. DRUGI IMPULS LICZNIKA OPÓZNIEN, zwany dalej syg¬ nalem IL02, jest polaczone z siedemnastym wejs¬ ciem ukladu III i z szóstym wejsciem ukladu IV, za pomoca siódmego przewodu d7 czwartego po¬ laczenia Wieloprzewódowego d. Dziewiate wyjscie ukladu II, wysylajace sygnal IL0144 STO CZTER¬ DZIESTY CZWARTY IMPULS LICZNIKA OPÓZ¬ NIEN, zwany dalej sygnalem IL0144, jest polaczo¬ ne z osiemnastym wejsciem ukladu III i z siódmym wejsciem ukladu IV, za pomoca ósmego przewodu d8 czwartego polaczenia wieloprzewódowego d.Dziesiate wyjscie ukladu n, wysylajace sygnal IL04 CZWARTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI, zwany dalej sygnalem IL04, jest pola¬ czone z trzecim wejsciem ukladu V. Jedenaste wyjscie ukladu II, wysylajace sygnal P2B PRZE¬ RZUTNIK DRUGIEGO BAJTU W NEGACJI, zwa¬ ny dalej sygnalem P2B, jest polaczone z ósmym wejsciem ukladu IV. Dwunaste wyjscie ukladu U, wysylajace sygnal P1KB PRZERZUTNIK PIER¬ WSZEGO BAJTU KONTROLNEGO, zwany dalej sygnalem P1KB, jest polaczone z dziewiatym wejs¬ ciem ukladu IV. Trzynaste wyjscie ukladu II, wy¬ sylajace sygnal P2KB PRZERZUTNIK DRUGIEGO 10 15 20 25 30 35 40 45 50 56 0011 BAJTU KONTROLNEGO, zwany dalej sygnalem P2KB, jest polaczone z dziesiatym wejsciem ukladu IV. Czternaste wyjscie ukladu II, wysylajace syg¬ nal P1KB PRZERZUTNIK PIERWSZEGO BAJTU KONTROLNEGO W NEGACJI, zwany dalej syg¬ nalem P1KB, jest polaczone z dwunastym wejsciem ukladu IV. Pietnaste wyjscie ukladu II jest pola¬ czone z przewodem odprowadzajacym sygnal STRNRZ STROB NRZ INFORMACJI PRZESYLA¬ NEJ Z REJESTRU WYJSCIOWEGO DO KONTRO- LERA, zwany dalej sygnalem STRNRZ. Szesnaste wyjscie ukladu II jest polaczone z przewodem od¬ prowadzajacym sygnal IKB2 SYGNALIZACJA KONCA BLOKU DANYCH zwany dalej sygnalem IKB2. Pierwsze wejscie ukladu III jest polaczone ze zródlem sygnalu BRCZT BRAMKA CZYTANIA, zwanego dalej sygnalem BRCZT. Drugie wejscie ukladu III jest polaczone ze zródlem sygnalu NRZ REZIM PRACY W METODZIE BEZ POWROTU DO ZERA PRZY JEDYNCE, zwanego dalej syg¬ nalem NRZ. Trzecie wejscie ukladu III jest po¬ laczone ze zródlem sygnalu KNRZ KODOWANIE \y REZIMIE PRACY NRZ, zwanego dalej sygnalem KNRZ. Czwarte wejscie ukladu III jest polaczone ze zródlem sygnalu STRZC STROBY ZAPISU, zwanego dalej sygnalem STRZC. Piate wejscie ukladu III jest polaczone ze zródlem sygnalu PSCRC PISANIE BAJTU CRC, zwanego dalej syg¬ nalem PSCRC. Siódme wejscie ukladu III jest po¬ laczone ze zródlem sygnalu PEVN PARZYSTOSC NIEPARZYSTA W NEGACJI, zwanego dalej syg¬ nalem PEVN. Ósme wejscie ukladu III jest pola¬ czone ze zródlem sygnalów WP,0:7, to jest syg¬ nalu WP BITY PARZYSTOSCI POPRZECZNEJ RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, sygnalu WO BITY ZEROWE RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, sygnalu Wl BITY PIERWSZE RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, sygnalu W2 BITY DRUGIE RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, sygnalu W3 BITY TRZECIE RZADKÓW INFOR¬ MACYJNYCH ZAPISANYCH NA TASMIE, sygna¬ lu W4 BITY CZWARTE RZADKÓW INFORMA¬ CYJNYCH ZAPISANYCH NA TASMIE, sygnalu W5 BITY PIATE RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, sygnalu W6 BITY SZÓSTE RZADKÓW INFORMACYJNYCH ZAPI¬ SANYCH NA TASMIE i sygnalu W7 BITY SIÓD¬ ME RZADKÓW INFORMACYJNYCH ZAPISA¬ NYCH NA TASMIE, za pomoca piatego polacze¬ nia wieloprzewodowego e, skladajacego sie z dzie¬ wieciu przewodów el-i-e9.Pierwsze wyjscie ukladu III jest polaczone z szó¬ stym polaczeniem wieloprzewodowym f, odprowa¬ dzajacym sygnaly CRC P,0-j-7, to jest sygnal CRCP BIT PARZYSTOSCI BAJTU KONTROLNEGO CRC, sygnal CRCO BIT ZEROWY BAJTU KON¬ TROLNEGO CRC, sygnal CRCl BIT PIERWSZY BAJTU KONTROLNEGO CRC, sygnal CRC2 BIT DRUGI BAJTU KONTROLNEGO CRC, sygnal CRC3 BIT TRZECI BAJTU KONTROLNEGO CRC, sygnal CRC4 BIT CZWARTY BAJTU KONTROL¬ NEGO CRC, sygnal CRC5 BIT PIATY BAJTU 976 12 KONTROLNEGO CRC, sygnal CRC6 BIT SZÓSTY BAJTU KONTROLNEGO CRC i sygnal CRC7 BIT SIÓDMY BAJTU KONTROLNEGO CRC.Drugie wyjscie ukladu III jest polaczone z prze- 5 wodem odprowadzajacym sygnal BVRC BLAD VRC W NEGACJI, zwany dalej sygnalem BVRC.Trzecie wyjscie ukladu III jest polaczone z prze¬ wodem odprowadzajacym sygnal BLRC BLAD LRC, zwany dalej sygnalem BLRC. Czwarte wyjs¬ cie ukladu III jest polaczone z przewodem odpro¬ wadzajacym sygnal BCRC BLAD CRC, zwany da¬ lej sygnalem BCRC. Szóste wyjscie ukladu III, wy¬ sylajace sygnal NZER NIEZEROWANIE W NE- 15 GACJI, zwany dalej sygnalem NZER, jest polaczo¬ ne z pierwszym wejsciem ukladu II, z pierwszym wejsciem ukladu IV i z czwartym wejsciem ukla¬ du V. Pierwsze wyjscie ukladu IV, wysylajace syg- nal~PTM Z PRZERZUTNIKA ZNACZNIKA TAS- 20 MY W NEGACJI, zwany dalej sygnalem PTM, jest polaczone z szóstym wejsciem ukladu III. Dru¬ gie wyjscie ukladu IV jest polaczone z przewodem odprowadzajacym sygnal SYGNALIZACJA WY¬ KRYCIA ZNACZNIKA TASMY, zwany dalej syg- 25 nalem ZTNRZ. Drugie wyjscie ukladu V jest po¬ laczone ze zródlem sygnalu ROZKAZ USTAWIE¬ NIA STANU ZAPISU RUSZ.Wyjscie ukladu V jest polaczone z siódmym po¬ laczeniem wieloprzewodowym g odprowadzajacym 30 sygnaly ONRZ P,0-h7, to jest sygnal ONRZP IN¬ FORMACJA WYJSCIOWA BITÓW PARZYSTOS¬ CI POPRZECZNEJ ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA, sygnal ONRZO INFORMACJA WYJS- 35 CIOWA BITÓW ZEROWYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, sygnal ONRZ1 INFORMACJA WYJSCIOWA BITÓW PIERWSZYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZESY- «• LANA DO KONTROLERA, sygnal ONRZ2 INFOR¬ MACJA WYJSCIOWA BITÓW DRUGICH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA, sygnal ONRZ3 IN¬ FORMACJA WYJSCIOWA BITÓW TRZECICH 45 ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, sygnal ONRZ4 INFORMACJA WYJSCIOWA BITÓW CZWARTYCH ODCZYTANYCH RZADKÓW IN¬ FORMACYJNYCH PRZESYLANA DO KONTRO- 50 LERA, sygnal ONRZ5 INFORMACJA WYJSCIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA, sygnal ONRZ6 INFORMACJA WYJS¬ CIOWA BITÓW SZÓSTYCH ODCZYTANYCH 55 RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA i sygnal ONRZ7 INFORMA¬ CJA WYJSCIOWA BITÓW SIÓDMYCH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA. 60 Uklad dziala nastepujaco. Z chwila podania syg¬ nalu BRCZT i NRZ na okreslone wejscia ukladu III powstaja sygnaly NZER i NZER odblokowu¬ jace pozostale uklady I, II, IV i V.Podczas operacji zapisu, przeslanie sygnalów «5 KNRZ, PSCRC i W P, 0-r7 lacznie z sygnalem123 976 13 STRZC, powoduje wytworzenie rzadka kontroli cyklicznej — CRC, to jest sygnalów CRC P, 0-h7, zgodnie z algorytmem okreslonym w normie ISO.Z pewnym opóznieniem w stosunku do sygnalów W P, 0-=-7 pojawiaja sie na okreslonych wejsciach ukladu I sygnaly INW P, O-z-7 przeslane z pamieci tasmowej razem z sygnalem STRDO. Sygnaly INW P, 0-J-7, wpisane do ukladu I pod wplywem syg¬ nalu STRDO, sa zapamietane i utrzymane w nim do chwili powstania sygnalu IL06 na pierwszym wyjsciu ukladu II. Pozostale sygnaly zewnetrzne przyjmuja nastepujace stany, sygnaly WST i WST — nieaktywne, sygnal RUSZ-aktywny, sygnal 240 kHz jest fala prostokatna o czestotliwosci 240 kHz, 10 sygnal PEVN — nieaktywny, wykorzystywany tyl¬ ko podczas diagnostyki. Dzialanie ukladu II rozpo¬ czyna sie z chwila pojawienia sie pierwszego stro- bu sygnalu STRDO, przeslanego z pamieci tasmo¬ wej. W tym momencie jest wytworzony w tym ukladzie II sygnal P1B, który trwa do zakoncze¬ nia operacji, to jest do chwili skasowania sygna¬ lu BRCZT.Nastepnie sa wytwarzane kolejno sygnaly IL02, 15 IL02, IL04, i IL06, przy czym sygnaly IL02 i IL02 sa wytworzone po jednej szóstej okresu, sygnal IL04 jest wytworzony po jednej trzeciej okresu, a sygnal IL06 jest wytworzony po jednej drugiej okresu. W przypadku bloku informacji, skladaja¬ cego sie wiecej niz z jednego bajtu, na piatym wejsciu ukladu II pojawiaja sie nastepne stroby sygnalu STRDO w odstepach jednego okresu. Dru¬ gi z kolei strob sygnalu STRDO powoduje wy¬ tworzenie sygnalu P2B, który to sygnal P2B trwa do chwili zakonczenia operacji. Po sygnale P2B pojawiaja sie kolejno sygnaly IL02, IL02, IL04 i IL06. Poczawszy od trzeciego strobu sygnalu STRDO uklad II generuje tylko sekwencje sygna¬ lów IL02, IL02, lL04~ i IL06 az do chwili poja¬ wienia sie ostatniego strobu sygnalu STRDO dla bloku informacji. Brak strobu sygnalu STRDO w przedziale czasowym jednego okresu powoduje powstanie sygnalów P1KB i P1KB trwajacych do konca operacji, przy czym sygnaly P1KB i P1KB sa wytworzone po dwóch i jednej szóstej okresu od ostatniego strobu sygnalu STRDO. Po szesciu okresach od ostatniego strobu sygnalu STRDO sa wytworzone sygnaly IL072 i IL072. Po szesciu i jednej szóstej okresu sa wytworzone sygnaly P2KB i P2KB trwajace równiez do konca opera¬ cji. Po dziewieciu i dwóch trzecich okresu jest wytworzony sygnal IL0128, a po dwunastu okre¬ sach jest wytworzony sygnal IL0144. Zaraz po sygnale IL0144 jest wytworzony sygnal IKB2. Przy¬ chodzace stroby sygnalu STRDO dla bajtów kon¬ trolnych CRC i LRC, w odstepie czterech okresów i osmiu okresów od ostatniego strobu informacyj¬ nego, nie powoduja dodatkowych reakcji ukladu II. Sygnaly wyjsciowe z ukladu I sa przeslane do ukladu III, gdzie sa kontrolowane pod wzgledem parzystosci poprzecznej — VRC, parzystosci wzdluznej—LRC i jest porównany bajt kontrolny CRC, wytworzony w ukladzie II z bajtem kontrol- 20 25 35 40 45 50 55 60 14 nym CRC odczytanym z tasmy. Parzystosc po- przeczna-VRC jest testowana sygnalem IL02 z ukladu II, a parzystosc wzdluzna-LRC jest te¬ stowana impulsem IL0144. Porównanie bajtów kon¬ trolnych CRC jest dokonywane za pomoca syg¬ nalu IL072. Wykryte bledy wysylane sa z ukladu III w postaci sygnalów BVRC7 BLRC i BCRC.Uklad IV testuje pierwszy odczytany bajt, wy¬ chodzacy z ukladu I, na postac znacznika tasmy sygnalem IL02. Wykrycie postaci znacznika tas¬ my w pierwszym bajcie wytwarza w ukladzie IV sygnal PTM, który w ukladzie III powoduje blo¬ kade kontroli bledu CRC. W przypadku gdy pi¬ sany blok jest zwyklym blokiem danych, a tyl¬ ko pierwszy bajt ma postac znacznika tasmy, syg¬ naly P1KB, P2KB, P1KB, P2B i STRDO docho¬ dzace do ukladu IV powoduja skasowanie sygnalu PTM. Podczas pisania znacznika tasmy sygnaly P1KB, P2KB, P1KB, P2B i STRDO nie powoduja skasowania sygnalu PTM, przy czym sygnal IL0144 podany na wejscie ukladu IV z ukladu II powodu¬ je wygenerowanie sygnalu ZTNRZ.Podczas operacji odczytu brak jest sygnalów KNRZ, PSCRC, PSCRC; W P, 0-=-7 i RUSZ. Dzia¬ lanie ukladów I, II i IV jest analogiczne jak przy operacji zapisu. Uklad III oprócz kontroli VRC i LRC przeprowadza kontrole CRC, wykorzystujac do tego celu rejestr CRC, który w czasie zapisu jest wykorzystany do tworzenia rzadka kontroli cyklicznej — CRC. Sygnal IL0144 testuje blad CRC tworzac w przypadku negatywnym sygnal BCRC.Sygnal IL04 z ukladu II powoduje przepisanie bajtów informacyjnych z ukladu I do ukladu V, skutkiem czego na wyjsciu ukladu V jest wytwo¬ rzona odczytana informacja w postaci sygnalów ONRZ P, O-i-7. Kazdemu bajtowi odczytanej in¬ formacji towarzyszy sygnal STRNRZ z ukladu II, który byl w tym ukladzie II blokowany w cza¬ sie operacji zapisu.Podczas operacji odczytu wstecz sa uaktywnione sygnaly WST i"WST\ Dzialanie ukladów I, IH i V w przypadku tej operacji nie ulega zmianie. Od¬ czyt wstecz charakteryzuje sie tym, ze pierwsze stroby sygnalu STRDO pojawiaja sie dla bajtów kontrolnych LRC i CRC, a potem dopiero stroby dla bajtów informacyjnych. Natomiast dzialanie ukladu II, przy uwzglednieniu tej sytuacji, ulega zasadniczym zmianom. Odblokowanie ukladu II za pomoca sygnalu NZER powoduje wytworzenie sygnalu P1KB, P2KB, P1KB i P2KB. Pierwszy strob sygnalu STRDO od bajtu LRC powoduje wy¬ tworzenie sygnalów IL02 i IL02 po jednej szó¬ stej okresu, sygnalu IL04 po jednej trzeciej okresu, sygnalu IL06 po jednej drugiej okresu, przy czym po dwóch i jednej szóstej okresu zostaja zdjete sygnaly P2KB i P2KB, zas po szesciu okresach sa wytworzone sygnaly IL072 i IL072, a po szesciu i jednej szóstej okresu zostaja skasowane sygnaly P1KB i P1KB.Strob sygnalu STRDO od bajtu CRC, pojawiajacy sie po czterech okresach od strobu sygnalu STRDO dla LRC, nie powoduje zadnych reakcji ze strony123 976 15 16 ukladu II. Dopiero strob sygnalu STRDO dla pierwszego bajtu informacyjnego powoduje wytwo¬ rzenie sygnalu P1B, który trwa do konca opera¬ cji oraz generuje sekwencje sygnalów IL02, IL02, ILÓf i IL06.Drugi strob sygnalu STRDO dla bajtu infor¬ macyjnego powoduje wytworzenie sygnalu P2B oraz generacje sekwencji sygnalów IL02, IL02, IL04 i IL06. Trzeci strob sygnalu STRDO i nastepne powoduja tylko generacje sekwencji sygnalów IL02, ILÓ4 i IL06. Po ostatnim strobie sygnalu STRDO dodatkowo powstaja sygnaly IL072, IL072, IL0128 oraz IL0144. Zaraz po sygnale IL0144 po¬ wstaje sygnal IKB2. Bajtom informacyjnym z ukla¬ du V, czyli sygnalem ONRZ P, 0-=-7 towarzyszy oczywiscie sygnal STRNRZ. Dzialanie ukladu IV podczas operacji odczytu wstecz jest podobne do dzialania podczas operacji zapisu czy odczytu, z ta tylko róznica, ze bajt kontrolny majacy po¬ stac znacznika tasmy jest teraz bajtem LRC. Bajt LRC i bajt znacznika tasmy sa identyczne.Zastrzezenie patentowe Uklad odczytu informacji zapisanej metoda NRZI w szczególnosci formatera wolnej pamieci tasmo¬ wej, wspólpracujacy z komputerem poprzez sygna¬ ly INFORMACJA WEJSCIOWA BITÓW PARZY¬ STOSCI POPRZECZNEJ ODCZYTANYCH RZAD¬ KÓW, INFORMACJA WEJSCIOWA BITÓW ZE¬ ROWYCH ODCZYTANYCH RZADKÓW, INFOR¬ MACJA WEJSCIOWA BITÓW PIERWSZYCH OD¬ CZYTANYCH RZADKÓW, INFORMACJA WEJS¬ CIOWA BITÓW DRUGICH ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW, INFOR¬ MACJA WEJSCIOWA BITÓW CZWARTYCH OD¬ CZYTANYCH RZADKÓW, INFORMACJA WEJS¬ CIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW SZÓSTYCH ODCZYTANYCH RZADKÓW i IN¬ FORMACJA WEJSCIOWA BITÓW SIÓDMYCH ODCZYTANYCH RZADKÓW doprowadzone do pierwszego wejscia rejestru wejsciowego, wspól¬ pracujacy z pamiecia tasmowa poprzez sygnaly BITY PARZYSTOSCI POPRZECZNEJ RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TA.SMIE, BITY ZEROWE RZADKÓW INFORMACYJNYCH ZAPISANYCH .NA TASMIE, BITY PIERWSZE RZADKÓW ^INFORMACYJNYCH ZAPISANYCH NA TASMIE^ BITY DRUGIE RZADKÓW INFOR¬ MACYJNYCH ZAPISANYCH NA TASMIE, BITY TRZECIE RZADKÓW INFORMACYJNYCH ZAPI¬ SANYCH NA TASMIE, BITY CZWARTE RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY PIATE RZADKÓW INFORMA¬ CYJNYCH ZAPISANYCH NA TASMIE, BITY SZÓSTE RZADKÓW INFORMACYJNYCH ZAPI¬ SANYCH NA TASMIE i BITY SIÓDME RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE doprowadzone do ósmego wejscia ukla¬ du kontroli CRC, VRC, LRC i poprzez sygnal STROB DANYCH ODCZYTANYCH doprowadzony do drugiego wejscia rejestru wejsciowego i do piatego wejscia ukladu zakonczenia odczytu, wspól¬ pracujacy z kontrolerem poprzez sygnal PARZY¬ STOSC NIEPARZYSTA W NEGACJI doprowadzo¬ ny do siódmego wejscia ukladu kontroli CRC, VRC, LRC, odprowadzajacy sygnal BLAD VRC W NEGACJI z drugiego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnal BLAD LRC z trzeciego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowa¬ dzajacy sygnal BLAD CRC z czwartego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnaly INFORMACJA WYJSCIO¬ WA BITÓW PARZYSTOSCI POPRZECZNEJ OD¬ CZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW ZEROWYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZESY¬ LANA DO KONTROLERA, INFORMACJA WYJS¬ CIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW DRUGICH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA, INFORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW INFOR¬ MACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW CZWAR¬ TYCH ODCZYTANYCH RZADKÓW INFORMA¬ CYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW SZÓSTYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA i INFORMACJA WYJSCIOWA BITÓW SIÓDMYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA z wyjscia rejestru wyjsciowego do kontrolera, odprowadzajacy sygnal STROB NRZ INFORMACJI PRZESYLANEJ Tl REJESTRU WYJSCIOWEGO DO KONTROLERA z pietnastego wyjscia ukladu zakonczenia odczytu do kontrolera, znamienny tym, ze trzecie wejscie ukladu (II) zakonczenia odczytu jest polaczone z piatym wejsciem ukladu (IV) wykrywania znacz¬ nika tasmy, z dwudziestym wejsciem ukladu (III) kontroli CRC, VRC, LRC i ze zródlem sygnalu WSTECZ (WST), czwarte wejscie ukladu (II) za¬ konczenia odczytu jest polaczone z dziewietnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC i ze zródlem sygnalu PISANIE BAJTU KONTROL¬ NEGO CRC W NEGACJI (PSCRC), szóste wejscie ukladu (II) zakonczenia odczytu jest polaczone ze zródlem sygnalu 240 kHz, siódme wejscie ukladu (II) zakonczenia odczytu jest polaczone z punktem o potencjale „O" logicznego, ósme wejscie ukladu (II) zakonczenia odczytu jest polaczone z punktem o potencjale „1" logicznej, dziewiate wejscie ukla¬ du (II) zakonczenia odczytu jest polaczone z jede¬ nastym wejsciem ukladu (IV) wykrywania znacz¬ nika tasmy i ze zródlem sygnalu WSTECZ W NE¬ GACJI (WST), pierwsze wejscie ukladu (III) kon¬ troli CRC, VRC, LRC jest polaczone ze zródlem sygnalu BRAMKA CZYTANIA (BRCZT), drugie 10 15 20 25 30 35 40 45 50 55 6017 123 976 18 wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu REZIM PRACY W METODZIE BEZ POWROTU DO ZERA PRZY JEDYNCE (NRZ), trzecie wejscie ukladu (III) kon¬ troli CRC, VRC, LRC jest polaczone ze zródlem sygnalu KODOWANIE W REZIMIE PRACY NRZ (KNRZ), czwarte wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu STROBY ZAPISU (STRZC), piate wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu PISANIE BAJTU KONTROLNE¬ GO CRC (PSCRC), pierwsze wyjscie rejestru wejs¬ ciowego (I) wysylajace sygnaly BIT PARZYSTOSCI WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYRP), BIT ZEROWY WYJSCIOWY Z REJEST¬ RU WEJSCIOWEGO (WYRO), BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR1), BIT DRUGI WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR2), BIT TRZECI WYJSCIO¬ WY Z REJESTRU WEJSCIOWEGO (WYR3), BIT CZWARTY WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO (WYR4), BIT PIATY WYJSCIOWY Z RE¬ JESTRU WEJSCIOWEGO (WYR5), BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR6) i BIT SIÓDMY WYJSCIOWY Z REJEST¬ RU WEJSCIOWEGO (WYR7) jest polaczone z dzie¬ wiatym wejsciem ukladu (III) kontroli CRC, VRC, LRC, z pierwszym wejsciem rejestru wyjsciowego (V) i z drugim wejsciem ukladu (IV) znacznika tasmy, drugie wyjscie rejestru wejsciowego (I) wysylajace sygnaly BIT PARZYSTOSCI WYJS¬ CIOWY Z REJESTRU WEJSCIOWEGO W NEGA¬ CJI (WYRP), BIT ZEROWY WYJSCIOWY Z RE¬ JESTRU WEJSCIOWEGO W NEGACJI r(WYRO)~ BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR1), BIT DRU¬ GI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR2), BIT TRZECI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI • (WYR3)~ BIT CZWARTY WYJSCIOWY Z REJE¬ STRU WEJSCIOWEGO W NEGACJI (WYR4), BIT PIATY WYJSCIOWY Z REJESTRU WEJS¬ CIOWEGO W NEGACJI (WYR5), BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR6) i BIT SIÓDMY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR7) jest polaczone z dziesiatym wejsciem ukla¬ du (III) kontroli CRC, VRC, LRC i z trzecim wejs¬ ciem ukladu (IV) wykrywania znacznika tasmy, \ pierwsze wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal SZÓSTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI (IL06) jest polaczone z czwartym wejsciem rejestru wejsciowego r (I), drugie wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal STO DWUDZIESTY ÓSMY IM¬ PULS LICZNIKA OPÓZNIEN W NEGACJI (IL0128) jest polaczone z jedenastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, trzecie wyjscie ukladu (II) zakonczenia odczytu, wysyla¬ jace sygnal SIEDEMDZIESIATY DRUGI IMPULS LICZNIKA OPÓZNIEN (IL072) jest polaczone z dwunastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, czwarte wyjscie ukladu (II) zakon¬ czenia odczytu wysylajace sygnal SIEDEMDZIE¬ SIATY DRUGI IMPULS LICZNIKA OPÓZNIEN W i\EGACJI (IL072) jest polaczone z trzynastym wejsciem ukladu kontroli CRC, VRC, LRC, piate wyjscie ukladu (II) zakonczenia odczytu wysyla¬ jace sygnal PRZERZUTNIK DRUGIEGO BAJTU KONTROLNEGO W NEGACJI (P2KB) jest pola¬ czone z czternastym wejsciem ukladu (III) kontroli CRC, VRL, LRC, szóste wyjscie ukladu (II) za¬ konczenia odczytu wysylajace sygnal PRZERZUT¬ NIK PIERWSZEGO BAJTU (P1B), jest polaczone z pietnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, siódme wyjscie ukladu (II) zakoncze¬ nia odczytu wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN W NEGACJI (IL02) jest poiaciorie z szesnastym wejsciem ukladu (III) kon- tioli CRC, VRC, LRC, ósme wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN (IL02) jest pola¬ czone z siedemnastym wejsciem ukladu (III) kon¬ troli CRC, VRC, LRC i z szóstym wejsciem ukla¬ du (IV) wykrywania znacznika tasmy, dziewiate wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal STO CZTERDZIESTY CZWARTY IMPULS LICZNIKA OPÓZNIEN (IL0144) jest polaczone z osiemnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC i z siódmym wejsciem ukladu (IV) wy¬ krywania znacznika tasmy, dziesiate wyjscie ukla¬ du (II) zakonczenia odczytu wysylajace sygnal CZWARTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI'''(UMy.^est polaczone z trzecim wejs¬ ciem rejestru wejsciowego (V), jedenaste wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal PRZERZUTNIK DRUGIEGO BAJTU W NEGACJI (P2B) jest polaczone z ósmym wejsciem ukladu (IV) wykrywania znacznika tasmy, dwunaste wyjs¬ cie ukladu (II) zakonczenia odczytu wysylajace syg¬ nal PRZERZUTNIK PIERWSZEGO BAJTU KONT¬ ROLNEGO (P1KB) jest polaczone z dziewiatym wejsciem ukladu my, trzynaste wyjscie ukladu (II) zakonczenia od¬ czytu wysylajace sygnal PRZERZUTNIK DRU¬ GIEGO BAJTU KONTROLNEGO (P2KB) jest po¬ laczone z dziesiatym wejsciem ukladu (TV) wy¬ grywania znacznika tasmy, czternaste wyjscie ukla¬ du (II) zakonczenia odczytu wysylajace sygnal PRZERZUTNIK "PIERWSZEGO BAJTU KON¬ TROLNEGO W NEGACJI (P1KB) jest polaczone z dwunastym wejsciem ukladu (IV) wykrywania znacznika tasmy, szesnaste wyjscie ukladu (II) za¬ konczenia odczytu wyprowadza sygnal SYNCHRO¬ NIZACJA KONCA BLOKU DANYCH (IKB2), czwarte wejscie ukladu (IV) wykrywania znaczni¬ ka tasmy jest polaczone ze zródlem sygnalu STROB DANYCn ODCZYTANYCH (STRDO), pierwsze w^jseie ukladu (III) kontroli CRC, VRC, LRC wy¬ prowadza sygnaly BIT PARZYSTOSCI BAJTU KONTROLNEGO CRC (CRCP), BIT ZEROWY BAJTU KONTROLNEGO CRC (CRCO), BIT PIERWSZY BAJTU KONTROLNEGO CRC (CRC1), BIT DRUGI BAJTU KONTROLNEGO CRC (CRC2), BIT TRZECI BAJTU KONTROLNEGO CRC (CRC3), BIT CZWARTY BAJTU KONTROLNEGO :RC (CRC4), BIT PIATY BAJTU KONTROLNEGO 10 15 20 25 30 35 40 45 50 95123 976 19 20 CRC (CRC5), BIT SZÓSTY BAJTU KONTROLNE¬ GO CRC (CRC6) i BIT SIÓDMY BAJTU KONT¬ ROLNEGO CRC (CRC7), piate wyjscie ukladu (III) kontroli CRC, VRC, LRC wyprowadzajace sygnal NIEZEROWANIE (NZER) jest polaczone z drugim wejsciem rejestru wejsciowego (I) i z drugim wejs¬ ciem ukladu (II) zakonczenia odczytu, szóste wyjs¬ cie ukladu (III) kontroli CRC, VRC, LRC wypro¬ wadzajace sygnal NIEZEROWANIA W NEGACJI (NZER) jest polaczone z pierwszym wejsciem ukla¬ du (II) zakonczenia odczytu, z pierwszym wejs¬ ciem ukladu (IV) wykrywania znacznika tasmy i z czwartym wejsciem rejestru wyjsciowego (V), pierwsze wyjscie ukladu (IV) wykrywania znacz¬ nika tasmy wysylajace sygnal Z PRZERZUTNIKA ZNACZNIKA TASMY W NEGACJI (PTM) jest polaczone z szóstym wejsciem ukladu (III) kontroli CRC, VRC, LRC, drugie wyjscie ukladu (IV) wy¬ krywania znacznika tasmy wyprowadza sygnal SYGNALIZACJA WYKRYCIA ZNACZNIKA TAS¬ MY (ZTNRZ), drugie wejscie rejestru wyjsciowego (V) jest polaczone ze zródlem sygnalu ROZKAZ USTAWIENIA STANU ZAPISU (RUSZ), wyjscie rejestru wyjsciowego (V) wyprowadza sygnaly IN¬ FORMACJA WYJSCIOWA BITÓW PARZYSTOS¬ CI POPRZECZNEJ ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA (ONRZP), INFORMACJA WYJSCIOWA BITÓW ZEROWYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT 5 ROLERA (ONRZO), INFORMACJA WYJSCIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZAD¬ KÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ1), INFORMACJA WYJS¬ CIOWA BITÓW DRUGICH ODCZYTANYCH 10 RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ2), INFORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZESY¬ LANA DO KONTROLERA (ONRZ3), INFORMA- 15 CJA WYJSCIOWA BITÓW CZWARTYCH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA (ONRZ4), INFOR¬ MACJA WYJSCIOWA BITÓW PIATYCH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE- 20 SYLANA DO KONTROLERA (ONRZ5), INFOR¬ MACJA WYJSCIOWA BITÓW SZÓSTYCH OD¬ CZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ6) i IN¬ FORMACJA WYJSCIOWA BITÓW SIÓDMYCH 25 ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ7).MOJ Mv** ***** Zsrssc pme*C -*KV 1 *" iNWf r^jim jnhpm Q'Cl1*qQ SWDO | tusz -AST 1 pscsc] W ' 1—^ r ^kfr*ro~r JtfRP.OzJ ~c-c4?c9 d\r^ L I*" ¦ ' » tfMkHz u ?*' * 4' 6* »» tmr 1 11 JZZg| II JWt2 II 1 1 J*KB II 1 1 liSL M JWT ^ lirs2^ HF m v 1 1 I L |i r | "* d7 !** ,, mPtKB 'J ***» \\ t PiXE [~ iv r rf.£LEh W* ? JffT CfZZOr'? _ ¦# I&rC BLRC BCK *" r ONRZ PO-7 ZTHRZ smez ik82 Drukarnia Narodowa, Zaklad Nr 6, 212/84 Cena 100 zl. PL

Claims (1)

1. Zastrzezenie patentowe Uklad odczytu informacji zapisanej metoda NRZI w szczególnosci formatera wolnej pamieci tasmo¬ wej, wspólpracujacy z komputerem poprzez sygna¬ ly INFORMACJA WEJSCIOWA BITÓW PARZY¬ STOSCI POPRZECZNEJ ODCZYTANYCH RZAD¬ KÓW, INFORMACJA WEJSCIOWA BITÓW ZE¬ ROWYCH ODCZYTANYCH RZADKÓW, INFOR¬ MACJA WEJSCIOWA BITÓW PIERWSZYCH OD¬ CZYTANYCH RZADKÓW, INFORMACJA WEJS¬ CIOWA BITÓW DRUGICH ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW, INFOR¬ MACJA WEJSCIOWA BITÓW CZWARTYCH OD¬ CZYTANYCH RZADKÓW, INFORMACJA WEJS¬ CIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW, INFORMACJA WEJSCIOWA BITÓW SZÓSTYCH ODCZYTANYCH RZADKÓW i IN¬ FORMACJA WEJSCIOWA BITÓW SIÓDMYCH ODCZYTANYCH RZADKÓW doprowadzone do pierwszego wejscia rejestru wejsciowego, wspól¬ pracujacy z pamiecia tasmowa poprzez sygnaly BITY PARZYSTOSCI POPRZECZNEJ RZADKÓW INFORMACYJNYCH ZAPISANYCH NA TA.SMIE, BITY ZEROWE RZADKÓW INFORMACYJNYCH ZAPISANYCH .NA TASMIE, BITY PIERWSZE RZADKÓW ^INFORMACYJNYCH ZAPISANYCH NA TASMIE^ BITY DRUGIE RZADKÓW INFOR¬ MACYJNYCH ZAPISANYCH NA TASMIE, BITY TRZECIE RZADKÓW INFORMACYJNYCH ZAPI¬ SANYCH NA TASMIE, BITY CZWARTE RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE, BITY PIATE RZADKÓW INFORMA¬ CYJNYCH ZAPISANYCH NA TASMIE, BITY SZÓSTE RZADKÓW INFORMACYJNYCH ZAPI¬ SANYCH NA TASMIE i BITY SIÓDME RZAD¬ KÓW INFORMACYJNYCH ZAPISANYCH NA TASMIE doprowadzone do ósmego wejscia ukla¬ du kontroli CRC, VRC, LRC i poprzez sygnal STROB DANYCH ODCZYTANYCH doprowadzony do drugiego wejscia rejestru wejsciowego i do piatego wejscia ukladu zakonczenia odczytu, wspól¬ pracujacy z kontrolerem poprzez sygnal PARZY¬ STOSC NIEPARZYSTA W NEGACJI doprowadzo¬ ny do siódmego wejscia ukladu kontroli CRC, VRC, LRC, odprowadzajacy sygnal BLAD VRC W NEGACJI z drugiego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnal BLAD LRC z trzeciego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowa¬ dzajacy sygnal BLAD CRC z czwartego wyjscia ukladu kontroli CRC, VRC, LRC do kontrolera, odprowadzajacy sygnaly INFORMACJA WYJSCIO¬ WA BITÓW PARZYSTOSCI POPRZECZNEJ OD¬ CZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW ZEROWYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZESY¬ LANA DO KONTROLERA, INFORMACJA WYJS¬ CIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW DRUGICH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA, INFORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTANYCH RZADKÓW INFOR¬ MACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW CZWAR¬ TYCH ODCZYTANYCH RZADKÓW INFORMA¬ CYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW PIATYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA, INFORMACJA WYJSCIOWA BITÓW SZÓSTYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA i INFORMACJA WYJSCIOWA BITÓW SIÓDMYCH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA z wyjscia rejestru wyjsciowego do kontrolera, odprowadzajacy sygnal STROB NRZ INFORMACJI PRZESYLANEJ Tl REJESTRU WYJSCIOWEGO DO KONTROLERA z pietnastego wyjscia ukladu zakonczenia odczytu do kontrolera, znamienny tym, ze trzecie wejscie ukladu (II) zakonczenia odczytu jest polaczone z piatym wejsciem ukladu (IV) wykrywania znacz¬ nika tasmy, z dwudziestym wejsciem ukladu (III) kontroli CRC, VRC, LRC i ze zródlem sygnalu WSTECZ (WST), czwarte wejscie ukladu (II) za¬ konczenia odczytu jest polaczone z dziewietnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC i ze zródlem sygnalu PISANIE BAJTU KONTROL¬ NEGO CRC W NEGACJI (PSCRC), szóste wejscie ukladu (II) zakonczenia odczytu jest polaczone ze zródlem sygnalu 240 kHz, siódme wejscie ukladu (II) zakonczenia odczytu jest polaczone z punktem o potencjale „O" logicznego, ósme wejscie ukladu (II) zakonczenia odczytu jest polaczone z punktem o potencjale „1" logicznej, dziewiate wejscie ukla¬ du (II) zakonczenia odczytu jest polaczone z jede¬ nastym wejsciem ukladu (IV) wykrywania znacz¬ nika tasmy i ze zródlem sygnalu WSTECZ W NE¬ GACJI (WST), pierwsze wejscie ukladu (III) kon¬ troli CRC, VRC, LRC jest polaczone ze zródlem sygnalu BRAMKA CZYTANIA (BRCZT), drugie 10 15 20 25 30 35 40 45 50 55 6017 123 976 18 wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu REZIM PRACY W METODZIE BEZ POWROTU DO ZERA PRZY JEDYNCE (NRZ), trzecie wejscie ukladu (III) kon¬ troli CRC, VRC, LRC jest polaczone ze zródlem sygnalu KODOWANIE W REZIMIE PRACY NRZ (KNRZ), czwarte wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu STROBY ZAPISU (STRZC), piate wejscie ukladu (III) kontroli CRC, VRC, LRC jest polaczone ze zródlem sygnalu PISANIE BAJTU KONTROLNE¬ GO CRC (PSCRC), pierwsze wyjscie rejestru wejs¬ ciowego (I) wysylajace sygnaly BIT PARZYSTOSCI WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYRP), BIT ZEROWY WYJSCIOWY Z REJEST¬ RU WEJSCIOWEGO (WYRO), BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR1), BIT DRUGI WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR2), BIT TRZECI WYJSCIO¬ WY Z REJESTRU WEJSCIOWEGO (WYR3), BIT CZWARTY WYJSCIOWY Z REJESTRU WEJSCIO¬ WEGO (WYR4), BIT PIATY WYJSCIOWY Z RE¬ JESTRU WEJSCIOWEGO (WYR5), BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO (WYR6) i BIT SIÓDMY WYJSCIOWY Z REJEST¬ RU WEJSCIOWEGO (WYR7) jest polaczone z dzie¬ wiatym wejsciem ukladu (III) kontroli CRC, VRC, LRC, z pierwszym wejsciem rejestru wyjsciowego (V) i z drugim wejsciem ukladu (IV) znacznika tasmy, drugie wyjscie rejestru wejsciowego (I) wysylajace sygnaly BIT PARZYSTOSCI WYJS¬ CIOWY Z REJESTRU WEJSCIOWEGO W NEGA¬ CJI (WYRP), BIT ZEROWY WYJSCIOWY Z RE¬ JESTRU WEJSCIOWEGO W NEGACJI r(WYRO)~ BIT PIERWSZY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR1), BIT DRU¬ GI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR2), BIT TRZECI WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI • (WYR3)~ BIT CZWARTY WYJSCIOWY Z REJE¬ STRU WEJSCIOWEGO W NEGACJI (WYR4), BIT PIATY WYJSCIOWY Z REJESTRU WEJS¬ CIOWEGO W NEGACJI (WYR5), BIT SZÓSTY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR6) i BIT SIÓDMY WYJSCIOWY Z REJESTRU WEJSCIOWEGO W NEGACJI (WYR7) jest polaczone z dziesiatym wejsciem ukla¬ du (III) kontroli CRC, VRC, LRC i z trzecim wejs¬ ciem ukladu (IV) wykrywania znacznika tasmy, \ pierwsze wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal SZÓSTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI (IL06) jest polaczone z czwartym wejsciem rejestru wejsciowego r (I), drugie wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal STO DWUDZIESTY ÓSMY IM¬ PULS LICZNIKA OPÓZNIEN W NEGACJI (IL0128) jest polaczone z jedenastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, trzecie wyjscie ukladu (II) zakonczenia odczytu, wysyla¬ jace sygnal SIEDEMDZIESIATY DRUGI IMPULS LICZNIKA OPÓZNIEN (IL072) jest polaczone z dwunastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, czwarte wyjscie ukladu (II) zakon¬ czenia odczytu wysylajace sygnal SIEDEMDZIE¬ SIATY DRUGI IMPULS LICZNIKA OPÓZNIEN W i\EGACJI (IL072) jest polaczone z trzynastym wejsciem ukladu kontroli CRC, VRC, LRC, piate wyjscie ukladu (II) zakonczenia odczytu wysyla¬ jace sygnal PRZERZUTNIK DRUGIEGO BAJTU KONTROLNEGO W NEGACJI (P2KB) jest pola¬ czone z czternastym wejsciem ukladu (III) kontroli CRC, VRL, LRC, szóste wyjscie ukladu (II) za¬ konczenia odczytu wysylajace sygnal PRZERZUT¬ NIK PIERWSZEGO BAJTU (P1B), jest polaczone z pietnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC, siódme wyjscie ukladu (II) zakoncze¬ nia odczytu wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN W NEGACJI (IL02) jest poiaciorie z szesnastym wejsciem ukladu (III) kon- tioli CRC, VRC, LRC, ósme wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal DRUGI IMPULS LICZNIKA OPÓZNIEN (IL02) jest pola¬ czone z siedemnastym wejsciem ukladu (III) kon¬ troli CRC, VRC, LRC i z szóstym wejsciem ukla¬ du (IV) wykrywania znacznika tasmy, dziewiate wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal STO CZTERDZIESTY CZWARTY IMPULS LICZNIKA OPÓZNIEN (IL0144) jest polaczone z osiemnastym wejsciem ukladu (III) kontroli CRC, VRC, LRC i z siódmym wejsciem ukladu (IV) wy¬ krywania znacznika tasmy, dziesiate wyjscie ukla¬ du (II) zakonczenia odczytu wysylajace sygnal CZWARTY IMPULS LICZNIKA OPÓZNIEN W NEGACJI'''(UMy.^est polaczone z trzecim wejs¬ ciem rejestru wejsciowego (V), jedenaste wyjscie ukladu (II) zakonczenia odczytu wysylajace sygnal PRZERZUTNIK DRUGIEGO BAJTU W NEGACJI (P2B) jest polaczone z ósmym wejsciem ukladu (IV) wykrywania znacznika tasmy, dwunaste wyjs¬ cie ukladu (II) zakonczenia odczytu wysylajace syg¬ nal PRZERZUTNIK PIERWSZEGO BAJTU KONT¬ ROLNEGO (P1KB) jest polaczone z dziewiatym wejsciem ukladu my, trzynaste wyjscie ukladu (II) zakonczenia od¬ czytu wysylajace sygnal PRZERZUTNIK DRU¬ GIEGO BAJTU KONTROLNEGO (P2KB) jest po¬ laczone z dziesiatym wejsciem ukladu (TV) wy¬ grywania znacznika tasmy, czternaste wyjscie ukla¬ du (II) zakonczenia odczytu wysylajace sygnal PRZERZUTNIK "PIERWSZEGO BAJTU KON¬ TROLNEGO W NEGACJI (P1KB) jest polaczone z dwunastym wejsciem ukladu (IV) wykrywania znacznika tasmy, szesnaste wyjscie ukladu (II) za¬ konczenia odczytu wyprowadza sygnal SYNCHRO¬ NIZACJA KONCA BLOKU DANYCH (IKB2), czwarte wejscie ukladu (IV) wykrywania znaczni¬ ka tasmy jest polaczone ze zródlem sygnalu STROB DANYCn ODCZYTANYCH (STRDO), pierwsze w^jseie ukladu (III) kontroli CRC, VRC, LRC wy¬ prowadza sygnaly BIT PARZYSTOSCI BAJTU KONTROLNEGO CRC (CRCP), BIT ZEROWY BAJTU KONTROLNEGO CRC (CRCO), BIT PIERWSZY BAJTU KONTROLNEGO CRC (CRC1), BIT DRUGI BAJTU KONTROLNEGO CRC (CRC2), BIT TRZECI BAJTU KONTROLNEGO CRC (CRC3), BIT CZWARTY BAJTU KONTROLNEGO :RC (CRC4), BIT PIATY BAJTU KONTROLNEGO 10 15 20 25 30 35 40 45 50 95123 976 19 20 CRC (CRC5), BIT SZÓSTY BAJTU KONTROLNE¬ GO CRC (CRC6) i BIT SIÓDMY BAJTU KONT¬ ROLNEGO CRC (CRC7), piate wyjscie ukladu (III) kontroli CRC, VRC, LRC wyprowadzajace sygnal NIEZEROWANIE (NZER) jest polaczone z drugim wejsciem rejestru wejsciowego (I) i z drugim wejs¬ ciem ukladu (II) zakonczenia odczytu, szóste wyjs¬ cie ukladu (III) kontroli CRC, VRC, LRC wypro¬ wadzajace sygnal NIEZEROWANIA W NEGACJI (NZER) jest polaczone z pierwszym wejsciem ukla¬ du (II) zakonczenia odczytu, z pierwszym wejs¬ ciem ukladu (IV) wykrywania znacznika tasmy i z czwartym wejsciem rejestru wyjsciowego (V), pierwsze wyjscie ukladu (IV) wykrywania znacz¬ nika tasmy wysylajace sygnal Z PRZERZUTNIKA ZNACZNIKA TASMY W NEGACJI (PTM) jest polaczone z szóstym wejsciem ukladu (III) kontroli CRC, VRC, LRC, drugie wyjscie ukladu (IV) wy¬ krywania znacznika tasmy wyprowadza sygnal SYGNALIZACJA WYKRYCIA ZNACZNIKA TAS¬ MY (ZTNRZ), drugie wejscie rejestru wyjsciowego (V) jest polaczone ze zródlem sygnalu ROZKAZ USTAWIENIA STANU ZAPISU (RUSZ), wyjscie rejestru wyjsciowego (V) wyprowadza sygnaly IN¬ FORMACJA WYJSCIOWA BITÓW PARZYSTOS¬ CI POPRZECZNEJ ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT¬ ROLERA (ONRZP), INFORMACJA WYJSCIOWA BITÓW ZEROWYCH ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONT 5 ROLERA (ONRZO), INFORMACJA WYJSCIOWA BITÓW PIERWSZYCH ODCZYTANYCH RZAD¬ KÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ1), INFORMACJA WYJS¬ CIOWA BITÓW DRUGICH ODCZYTANYCH 10 RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ2), INFORMACJA WYJSCIOWA BITÓW TRZECICH ODCZYTA¬ NYCH RZADKÓW INFORMACYJNYCH PRZESY¬ LANA DO KONTROLERA (ONRZ3), INFORMA- 15 CJA WYJSCIOWA BITÓW CZWARTYCH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE¬ SYLANA DO KONTROLERA (ONRZ4), INFOR¬ MACJA WYJSCIOWA BITÓW PIATYCH ODCZY¬ TANYCH RZADKÓW INFORMACYJNYCH PRZE- 20 SYLANA DO KONTROLERA (ONRZ5), INFOR¬ MACJA WYJSCIOWA BITÓW SZÓSTYCH OD¬ CZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ6) i IN¬ FORMACJA WYJSCIOWA BITÓW SIÓDMYCH 25 ODCZYTANYCH RZADKÓW INFORMACYJNYCH PRZESYLANA DO KONTROLERA (ONRZ7). MOJ Mv PL
PL22125780A 1980-01-08 1980-01-08 Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store PL123976B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL22125780A PL123976B1 (en) 1980-01-08 1980-01-08 Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL22125780A PL123976B1 (en) 1980-01-08 1980-01-08 Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store

Publications (2)

Publication Number Publication Date
PL221257A1 PL221257A1 (pl) 1980-09-08
PL123976B1 true PL123976B1 (en) 1982-12-31

Family

ID=20000765

Family Applications (1)

Application Number Title Priority Date Filing Date
PL22125780A PL123976B1 (en) 1980-01-08 1980-01-08 Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store

Country Status (1)

Country Link
PL (1) PL123976B1 (pl)

Also Published As

Publication number Publication date
PL221257A1 (pl) 1980-09-08

Similar Documents

Publication Publication Date Title
US4939735A (en) Information handling system having serial channel to control unit link
RU2328384C2 (ru) Выявление ошибочных сигналов в железнодорожной системе радиосвязи
KR950033890A (ko) 통신방법 및 장치
GB2046484A (en) Optical data link in computer
US4577317A (en) Method for extending a parallel data bus
GB2188761A (en) Type determination in disk device selector circuits
JP3771443B2 (ja) ディジタルデータを直列伝送するための通信インタフェースおよびデータ伝送方法
US4550403A (en) Method for transmitting a HDBn code signal with an auxiliary binary signal in a digital transmission line and system for monitoring repeaters in the line by means of auxiliary signals
US4823305A (en) Serial data direct memory access system
US5644569A (en) Transmission of messages
EP0276445B1 (en) Method and apparatus for detecting transient errors
PL123976B1 (en) Circuit for read-out of information recorded using nrzi method,especially for formatter of free magnetic tape store
US5805087A (en) Encoding scheme
WO2025102903A1 (zh) 一种单线级联电路的通信方法、单线级联电路及显示系统
US4553129A (en) Data transmission by subrate grouping
JPS61134146A (ja) デイジタル伝送リンク用遠隔信号伝送の方法及び装置
KR950014166B1 (ko) 오데이타 입출력 방지회로
US3900833A (en) Data communication system
EP0359265B1 (en) Zero string error detection circuit
SU1348842A1 (ru) Устройство дл сопр жени внешних устройств с накопителем на магнитной ленте
US6061005A (en) Encoding of data
CN201638277U (zh) 机车事件记录装置
JP2576526B2 (ja) 入出力信号監視回路
SU1564066A1 (ru) Информационное устройство
SU1410041A1 (ru) Устройство дл сопр жени абонентов с ЭВМ