PL111264B2 - Analogue-to-digital converter with double integrating action - Google Patents

Analogue-to-digital converter with double integrating action Download PDF

Info

Publication number
PL111264B2
PL111264B2 PL20637378A PL20637378A PL111264B2 PL 111264 B2 PL111264 B2 PL 111264B2 PL 20637378 A PL20637378 A PL 20637378A PL 20637378 A PL20637378 A PL 20637378A PL 111264 B2 PL111264 B2 PL 111264B2
Authority
PL
Poland
Prior art keywords
integrator
input
output
switching element
voltage
Prior art date
Application number
PL20637378A
Other languages
English (en)
Other versions
PL206373A1 (pl
Inventor
Zbigniew Moron
Zdzislaw Szczepanik
Original Assignee
Politechnika Wroclawska
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Politechnika Wroclawska filed Critical Politechnika Wroclawska
Priority to PL20637378A priority Critical patent/PL111264B2/pl
Publication of PL206373A1 publication Critical patent/PL206373A1/pl
Publication of PL111264B2 publication Critical patent/PL111264B2/pl

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Przedmiotem wynalazku jest przetwornik analogowo-cyfrowy z podwójnym calkowaniem, znajdujacy zas¬ tosowanie zwlaszcza w elektrycznych ukladach pomiarowych.Znany przetwornik analogowo-cyfrowy z podwójnym calkowaniem sklada sie z integratora, którego wyjscie jest polaczone z jednym z wejsc kornpSratora, a wyjscie komparatora jest polaczone poprzez bramke z wejsciem licznika impulsów. Bramka jest ponadto polaczona z generatorem impulsów, a wyjscia komparatora i licznika sa polaczone z czlonem sterujacym,;Przetwornik jest wyposazony w czlon przelaczajacy, którego sterujace wejscia sa polaczone z czlonem sterujacym, a wyjscie - z wejsciem integratora. Czlon przelaczajacy ma dwa wejscia, do których sa doprowadzane sygnal przetwarzany i sygnal wzorcowy. W pierwszym pólokresie integrator calkuje napiecie przetwarzane, a licznik zlicza impulsy z generatora impulsów doprowadzane przez bramke. Proces ten trwa do momentu przspefriienia licznika, po czym impuls sygnalizujacy przepelnienie, poprzez czlon sterujacy, powoduje zmiane polazenia czlonu przelaczajacego i nastepuje calkowanie napiecia wzorcowego o przeciwnym znaku niz napiecie przetwarzane. Wyjsciowe napiecie integratora maleje, a moment przejscia przez zero jest sygnalizowany przez komparator, który wstrzymuje przeplyw impulsów z generatora do wejscia licznika. Liczba impulsów zliczona przez licznik w czasie calkowania napiecia wzorcowego jest proporcjo¬ nalna do ilorazu napiec przetwarzanego i wzorcowego.Znany przetwornik analogowo-cyfrowy -przetwarza jedynie napiecia stale i napiecia stale z nalozonymi na nie przemiennymi sygnalami zaklócajacymi, synchrpriicznymi z okresem calkowania integratora, natomiast nie nadaje sie do przetwarzania sygnalów zmiennych* Wynalazek dotyczy przetwornika analogowo-cyfrowego z podwójnym calkowaniem, zbudowanego z inte¬ gratora, który poprzez komparator i bramke jeit polaczony z licznikiem impulsów, oraz wyposazonego w czlon przelaczajacy sterowany za pomoca czlonu sterujacego, do którego sa doprowadzone sygnaly z komparatora i licznika. Wyjscie czlonu przelaczajacego jest polaczone z wejsciem integratora, a do wejsc czlonu przelaczaja¬ cego sa doprowadzane sygnaly przetwarzane. Istota wynalazku polega na wyposazeniu przetwornika w dodatko¬ wy integrator, którego wejscie jest polaczone poprzez czlon przelaczajacy z jednym z wejsc przetwornika, a wyjscie dodatkowego integratora jest polaczone poprzez wtórnik napiecia i czlon przelaczajacy z wejsciem integratora glównego.111264 Wyposazenie przetwornika w dodatkowy integrator i wtórnik napiecia umozliwia przetwarzanie zarówno sygnalów stalych, jak i zmiennych, dowolnie odksztalconych. Na poprawna prace przetwornika nie wplywa zaklócenie jednego z sygnalów wejsciowych przebiegami przemiennymi, synchronicznymi z okresem calkowania tego sygnalu. Rozszerza to znacznie zakres zastosowan tak zbudowanego przetwornika.Przedmiot wynalazku jest objasniony w przykladzie wykonania na rysunku, na którym fig. 1 przedstawia schemat blokowy przetwornika analogowo-cyfrowego z podwójnym calkowaniem, fig. 2 - wykres przebiegu na¬ piecia przetwarzanego, fig. 3 - wykres przebiegu napiecia wzorcowego, fig. 4 - wykres przebiegu napiecia wyjsciowego integratora glównego, a fig. 5 - wykres przebiegu napiecia wyjsciowego wtórnika napiecia dolaczo¬ nego do wyjscia integratora pomocniczego.Przykladowy przetwornik analogowo-cyfrowy sklada sie z przelaczajacego czlonu 1 zawierajacego piec klucay-tranzystorowych, sterowanych przez sterujacy czlon 2. Pierwszy klucz jest wlaczony miedzy jedno w|j^it^pi^^tw^j|^^^.ejscie glównego integratora 3, a wyjscie integratora 3 jest polaczone z jednym z wejsc komparatora 4, które-drugie wejscie jest polaczone z masa. Wyjscie komparatora 4 jest polaczone ze steruja- qfirivcziprj£m ^z jecjnym z wejsc elektronicznej bramki 5, której drugie wejscie jest polaczone z generatorem impulsów 6. Wyjsciepaniki 5 jest polaczone z licznikiem impulsów 7, którego wyjscie jest polaczone ze steruja¬ cym czlonem 2. Przetwornik ma ponadto dodatkowy integrator 8, którego wyjscie jest polaczone poprzez wtórnik napiecia 9 i drugi klucz przelaczajacego czlonu 1 z wejsciem glównego integratora 3. Wejscie dodatko¬ wego integratora 8 jest polaczone poprzez czwarty klucz przelaczajacego czlonu 1 z drugim wejsciem przetwor¬ nika i poprzez piaty klucz - z masa. Trzeciklucz przelaczajacego czlonu 1 jest wlaczony miedzy mase a wejscie glównego integratora 3. Wejscia zerowania obu integratorów 3i 8 sa polaczone ze sterujacym czlonem 2.Do jednego wejscia przetwornika jest doprowadzane przetwarzane, zmienne napiecie Ux, a do drugie¬ go— wzorcowe, zmienne napiecie Uw, przy czym napiecia te maja jednakowy ksztalt, przeciwna polaryzacje, rózne amplitudy, jednakowe czestotliwosci i fazy. Napiecia wejsciowe sa jednoczesnie calkowane, przy czym przetwarzane napiecie Uxjest calkowane w glównym integratorze 3, a wzorcowe napiecie Uw - w dodatkowym integratorze 8. Od momentu rozpoczecia calkowania,licznik 7 zliczaimpulsy dostarczane z generatora 6 poprzez bramke 5. Proces calkowania w obu integratorach 3 i 8 trwa do momentu przepelnienia licznika 7. Wówczas impuls z licznika 7, poprzez sterujacy czlon 2 powoduje odlaczenie przetwarzanego napiecia Ux i dolaczenie do wejscia glównego integratora 3 napiecia z wyjscia wtórnika 9. Dzieki temu glówny integrator 3 zaczyna calko¬ wac wyjsciowe napiecie Up wtórnika napiecia %które jest scalkowanym przez pomocniczy integrator 8 wzorco¬ wym napieciem Uw. W liczniku 7 sa ponownie zliczane impulsy. Calkowanie trwa do momentu, w którym wyjsciowe napiecie Ug glównego integratora 3 osiaga wartosc stanu poczatkowego, wówczas proces zliczania impulsów w liczniku 7 zostaje zakonczony, liczba impulsów zliczona od momentu przepelnienia licznika 7 jest miara ilorazu srednich wartosci wejsciowych napiec Ux i Uw przetwornika. W przypadku gdy przetwarzane napiecie Ux ma inny przebieg niz w opisanym przykladzie dzialania, warunkiem poprawnej pracy przetwornika sa: Identyczne ksztalty, jednakowe czestotliwosci i fazy wejsciowych napiec Ux i Uw.Zastrzezenie patentowe Przetwornik analogowo-cyfrowy z podwójnym calkowaniem, zbudowany z integratora, którego wyjscie jest polaczone poprzez komparator i bramke z licznikiem impulsów, a bramka jest polaczona z generatorem impulsów, oraz majacy czlon sterujacy, z którym sa polaczone wyjscia komparatora i licznika impulsów, przy czym wyjscia czlonu sterujacego sa polaczone z czlonem przelaczajacym, a wyjscie czlonu przelaczajacego jest polaczone z wejsciem integratora, znamienny tym, ze jest wyposazony w dodatkowy integrator (8), którego wejscie jest polaczone poprzez przelaczajacy czlon (1) z jednym z wejsc przetwornika, a wyjscie dodat¬ kowego integratora (8)jest polaczone poprzez wtórnik napiecia (9) i przelaczajacy czlon (1) z wejsciem glówne¬ go integratora (3).111 264 ,:r r\ 3 rJ i i I l 4 w 5 7 , ! JO, l Fio 1. PL

Claims (1)

1. Zastrzezenie patentowe Przetwornik analogowo-cyfrowy z podwójnym calkowaniem, zbudowany z integratora, którego wyjscie jest polaczone poprzez komparator i bramke z licznikiem impulsów, a bramka jest polaczona z generatorem impulsów, oraz majacy czlon sterujacy, z którym sa polaczone wyjscia komparatora i licznika impulsów, przy czym wyjscia czlonu sterujacego sa polaczone z czlonem przelaczajacym, a wyjscie czlonu przelaczajacego jest polaczone z wejsciem integratora, znamienny tym, ze jest wyposazony w dodatkowy integrator (8), którego wejscie jest polaczone poprzez przelaczajacy czlon (1) z jednym z wejsc przetwornika, a wyjscie dodat¬ kowego integratora (8)jest polaczone poprzez wtórnik napiecia (9) i przelaczajacy czlon (1) z wejsciem glówne¬ go integratora (3).111 264 ,:r r\ 3 rJ i i I l 4 w 5 7 , ! JO, l Fio
1. PL
PL20637378A 1978-04-24 1978-04-24 Analogue-to-digital converter with double integrating action PL111264B2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL20637378A PL111264B2 (en) 1978-04-24 1978-04-24 Analogue-to-digital converter with double integrating action

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL20637378A PL111264B2 (en) 1978-04-24 1978-04-24 Analogue-to-digital converter with double integrating action

Publications (2)

Publication Number Publication Date
PL206373A1 PL206373A1 (pl) 1979-03-12
PL111264B2 true PL111264B2 (en) 1980-08-30

Family

ID=19988921

Family Applications (1)

Application Number Title Priority Date Filing Date
PL20637378A PL111264B2 (en) 1978-04-24 1978-04-24 Analogue-to-digital converter with double integrating action

Country Status (1)

Country Link
PL (1) PL111264B2 (pl)

Also Published As

Publication number Publication date
PL206373A1 (pl) 1979-03-12

Similar Documents

Publication Publication Date Title
ES427601A1 (es) Un aparato para la lectura de esfuerzos para presentar un equivalente numerico de una deformacion por esfuerzo de una estructura.
JPS577634A (en) Frequency dividing circuit
EP0267693A1 (en) Electric power measuring device
US4278938A (en) Electromagnetic arrangement for measuring electrical current
PL111264B2 (en) Analogue-to-digital converter with double integrating action
US4827261A (en) Clock-controlled pulse width modulator
JPS524143A (en) Digital filter
CN85103529B (zh) 电压-频率转换电路
GB1372978A (en) Circuit arrangements for measuring electrical energy
RU2101746C1 (ru) Устройство для измерения отношения двух временных интервалов
SU1211765A1 (ru) Устройство дл дифференцировани огибающей
JPS6477312A (en) Noise removing circuit
SU949822A2 (ru) Делитель частоты следовани импульсов
JPS5539455A (en) Double integration type analog-digital converter
SU580635A1 (ru) Умножитель частоты
SU807492A1 (ru) Троичный реверсивный -разр дныйСчЕТчиК иМпульСОВ
SU769557A1 (ru) Аналого-цифровое множительное устройство
SU843214A1 (ru) Сравнивающее устройство широтно- иМпульСНыХ СигНАлОВ
SU1275736A1 (ru) Многоканальный генератор импульсов
SU611217A1 (ru) Устройство дл делени напр жений
SU412678A1 (pl)
RU2018172C1 (ru) Устройство для измерения отношения двух временных интервалов
JPS55113983A (en) Integrated circuit device for watch
RU1798711C (ru) Цифровой интегрирующий вольтметр
SU843251A1 (ru) Делитель частоты импульсов нашЕСТь