PL109530B1 - Electronic retarding system - Google Patents

Electronic retarding system Download PDF

Info

Publication number
PL109530B1
PL109530B1 PL19600277A PL19600277A PL109530B1 PL 109530 B1 PL109530 B1 PL 109530B1 PL 19600277 A PL19600277 A PL 19600277A PL 19600277 A PL19600277 A PL 19600277A PL 109530 B1 PL109530 B1 PL 109530B1
Authority
PL
Poland
Prior art keywords
input
output
blocking
integrating
electronic
Prior art date
Application number
PL19600277A
Other languages
English (en)
Other versions
PL196002A1 (pl
Inventor
Wieslaw Martynow
Jerzy Slawinski
Marek Lewandowski
Original Assignee
Mera Zsm Zaklady Systemow Mini
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Mera Zsm Zaklady Systemow Mini filed Critical Mera Zsm Zaklady Systemow Mini
Priority to PL19600277A priority Critical patent/PL109530B1/pl
Publication of PL196002A1 publication Critical patent/PL196002A1/pl
Publication of PL109530B1 publication Critical patent/PL109530B1/pl

Links

Landscapes

  • Charge And Discharge Circuits For Batteries Or The Like (AREA)

Description

Przedmiotem wynalazku jest elekrcminzay uklad opózniajacy sygnal logiczny. Impuls otrzymywany na wyjsciu takiego ukladu jest odpowiednio prze¬ suniety w czasie wzgledem impulsu wejsciowego.Powszechnie znanym ukladem opózniajacym jest uklad zawierajacy rezystorowo-pojemnosciowy czlon calkujacy polaczony z czlonem formujacym impuls wyjsciowy.Innym znanym elektronicznym ukladem opóznia¬ jacym jest uklad podany w ksiazce W. Tra¬ czyka p. t. „Projektowanie Tranzystorowych Ukla¬ dów Przelaczajacych" WNT 1966 r. Uklad,ten zbu¬ dowany jest z elektronicznych elementów logicz¬ nych typu: iloczynu, negacji iloczynu i sumy. Po¬ nadto zawiera uniwibratory.Przedstawione uklady pracuja poprawnie w wa¬ runkach „stacjonarnych" tzn. jezeli pojawieniu sie impulsów sterujacych nie towarzyszy pojawienie sie i zanikanie napiec zasilajacych uklad.Jednak w urzadzeniach, np. w zasilaczach z ukladami „Power Fair, gdy impuls sterujacy po¬ jawia sie jednoczesnie lub w czasach bardzo zbli¬ zonych z napieciami zasilania, wówczas nie ma zadnej gwarancji poprawnosci dzialania wymienio¬ nych ukladów. Poza tym w przypadku drugiego wymienionego ukladu, nawet przy ustalonych na¬ pieciach zasilajacych impuls wejsciowy musi byc szerszy niz czasy opóznien poszczególnych uniwi- bratorów.Wad tych nie posiada uklad wedlug wynalazku. li u Uklad wedlug wynalazku poza czlonem calkujacym impuls wejsciowy i czlonem formujacym impuls wyjsciowy posiada czlon blokady impulsów wej¬ sciowych, zródlo pradowe oraz czlon doladowujacy kondensator czlonu calkujacego. Poza tym zawiera petle sprzezenia zwrotnego, sluzace do sterowania czlonem blokady i czlonem doladowujacym. Petle te zawieraja uniwibratory. Wyzej wymienione czlony tworza nastepujaca konfiguracje.Wejsciem dla calego ukladu opózniajacego jest jedno wejscie czlonu blokady. Jedno wyjscie czlo¬ nu blokady polaczone jest z wejsciem czlonu calku¬ jacego, skladajacego sie z pojemnosci i rezystancji..Wyjscie czlonu calkujacego polaczone jest ze zródlem pradowym oraz z wejsciem czlonu formu¬ jacego impuls wyjsciowy i wyjsciem czlonu dola¬ dowujacego. Wyjscie czlonu formujacego bedace wyjsciem dla calego ukladu opózniajacego pola¬ czone jest z jednym wejsciem czlonu doladowuja¬ cego oraz poprzez jeden uniwibrator z drugim wej¬ sciem czlonu blokady, tworzac w ten sposób petle sprzezenia zwrotnego. Druga petla sprzezenia zwrotnego utworzona jest dzieki polaczeniu dru¬ giego wyjscia czlonu blokady poprzez drugi uni- wibrator z trzecim wejsciem czlonu blokady. Po¬ nadto drugie wyjscie czlonu blokady polaczone jest z drugim wejsciem czlonu doladowujacego pojemnosc czlonu calkujacego..Wynalazek zostanie blizej omówiony w oparciu o rysunek, na którym fig. 1 przedstawia schemat 109 530109 530 elektronicznego ukladu opózniajacego, a fig. 2 przedstawia przebiegi czasowe impulsów w okres¬ lonych punktach ukladu wedlug wynalazku. •p Jak pfakn7npiQj jiAjtMyjzawterS:! ^skladajacy sie z Jzródlo pradowe I. iTtijC9i9mWt nfifaj fig. 1 elektroniczny, uklad opóz- |an blokady BI, czlon calkujacy ezystora R i kondensatora C, bzlon formujacy F, czlon dola- IcfSwfflaffib iff&zMAiwibratory Vlt U2.L\rirlfi?iTrni ttt TifiFiin opózniajacego jest jedno wej¬ scie .czlonu blokady BI. Jedno wyjscie 1 czlonu btokady BI polaczone jest z jednym koncem rezy¬ stora Fj, bedacym wejsciem czlonu calkujacego.Drugi koniec rezystora R, polaczony z kondensa¬ torem C stanowi wyjscie 3 czlonu calkujacego.To wyjscie 3 polaczone jest ze zródlem pradowym I oraz wejsciem czlonu formujacego F'i z wyjsciem czlonu doladowujacego D. Wyjscie czlonu formu¬ jacego F, bedacym wyjsciem Wy dla calego ukladu opózniajacego polaczone jest z jednym 5 wejsciem czlonu doladowujacego D oraz poprzez jeden uni- wibrator Ui z drugim wejsciem 7 czlonu blo¬ kady BI. Poza tym drugie wyjscie 2 czlonu blokady B\ polaczone jest z drugim wejsciem 4 czlonu do¬ ladowujacego D i ponadto polaczone jest poprzez drugi uniwibrator U2 z trzecim wejsciem 6 czlonu blokady BI.Dzialanie ukladu zostanie omówione w oparciu o przebiegi czadowe sygnalu, podane na fig. 2.W stanie ustalonym, gdy na wejsciu We jest „0" logiczne, na wyjsciach l, 2 czlonu blokady Br jest równiez „0" logiczne. Taki stan istnieje równiez na wyjsciuv 8 czlonu calkujacego i na wyjsciu Wy ukladu opózniajacego, a czlon doladowujacy D jest zablokowany. Gdy na wejsciu We pojawi sie skok impulsu wejsciowego z „0" na „1", to zmiana ta równiez przeniesie sie na .wyjscia 1, 2 czlonu blo¬ kady BI. Poniewaz jedno wyjscie 1 czlonu blokady ftl jest typu „open collector", kondensator C laduje sie tylko pradem ze zródla pradowego I, do chwili gdy napiecie na wyjsciu 3 czlonu calkujacego prze¬ kroczy próg zadzialania czlonu formujacego f. Po pojawieniu sie na wyjsciu Wy tego ukladu „i" lo¬ gicznej, opóznionej o odpowiedni czas t2, na wej¬ sciach 4, 5 czlonu doladowujacego D spelniony Jest iloszyn „1* logicznych i czlon doladowujacy D jest zablokowany. Nastepnie szybki wzrost napiecia na kondensatorze C. W czasie doladowywania, poprzez uniwibrator Vi zablokowany jest sygnal wejsciowy.Zapewnia to calkowita i szybka regeneracje ukladu opózniajacego do drugiego stanu równowagi. Na¬ stepny skok sygnalu na wejsciu We z „1" na „0" spowoduje równiez zmiane stanu z „1" na „0" na wyjsciach i, 2 czlonu blokady BI.Spowoduje to blokade czlonu doladowujacego D oraz wyzwolenie drugiego, uniwibrajora JJ* który sygnalem ze swego wyjscia 6 zapewnia odbycie sie pelnego procesu opóznienia zbocza- opadajacego B na wyjsciu Wy ukladu.Dzieki pojawieniu sie „0" na wyjsciach 1, 2 czlonu blokady zaczyna sie rozladowywac konden¬ sator C ze stala czasowa RC. Gdyinapiecie na kon¬ densatorze C spadnie do wartosci zadzialania czlo- 10' nu formujacego F, wówczas na wyjsciu Wy pojawi sie stan „0" opózniony o czas ti w^stosunku do stanu na wejsciu We ukladu.Uklad ma zapewniona zawsze pelna regeneracje tzn. opóznienie zboczy nie bedzie sie zmniejszac li nawet przy czestym* pobudzaniu ukladu. Regene¬ racja ukladu do stanu gotowosci pracy przy opóz¬ nianiu zbocza narastajacego jest bardzo szybka po¬ przez uklad doladowujacy. Uklad dziala bez wzgle¬ du na szerokosc impulsu wejsciowego i czestotli- M wosc. Posiada rózne opóznienia dla zbocza narasta¬ jacego i opadajacego.Uklad opózniajacy wedlug wynalazku jest szcze¬ gólnie przydatny w ukladach sygnalizujacych stan zasilania maszyn cyfrowych i zabezpieczajacych * aktualnie wykonywany program przed zniszcze¬ niem z powodu chwilowego lub trwalego zaniku napiecia zasilajacego..; Zastrzezenie patentowe 30 Elektroniczny uklad opózniajacy z czlonem cal¬ kujacym impuls wejsciowy i czlonem formujacym sygnal wyjsciowy, posiadajacy uniwibratory, zna¬ mienny tym, ze zawiera czlon blokady (BI) sygnalu wejsciowego, zródlo pradowe (I) oraz czlon dolado^ 9 wujacy (D), przy czym jedno wejscie czlonu blo¬ kady (BI) stanowi zarazem wejscie (We) dla calego elektronicznego ukladu opózniajacego, ponadto jedno wyjsoie (1) czlonu blokady (BI) polaczone jest z wejsciem czlonu calkujacego (RC), wyjscie 40 (3) czlonu calkujacego (RC) polaczone jest ze zród¬ lem pradowym (I) oraz z wejsciem czlonu formu¬ jacego (F) i wyjsciem czlonu doladowujacego (D), poza tym wyjscie czlonu formujacego (F), które jest wyjsciem (Wy) dla calego elektronicznego m ukladu opózniajacego, polaczone jest z jednym wejsciem (5) czlonu doladowujacego (D) oraz po¬ przez jeden uniwibrator (Ui) z drugim wejsciem (7) czlonu blokady (BI), przy czym drugie wyjscie (2) czlonu blokady (BI) polaczone jest z drugim we}-' sciem (4) czlonu doladowujacego (D) i poprzez drugi uniwibrator (U2) z trzecim wejsciem (6) czlonu blokady (BI).109 530 KY Fig f WE P-M3 nc I ! wy U " - t1 p-kt 7 p-kt 6 Fig. 2 PL

Claims (2)

1. Zastrzezenie patentowe 30 Elektroniczny uklad opózniajacy z czlonem cal¬ kujacym impuls wejsciowy i czlonem formujacym sygnal wyjsciowy, posiadajacy uniwibratory, zna¬ mienny tym, ze zawiera czlon blokady (BI) sygnalu wejsciowego, zródlo pradowe (I) oraz czlon dolado^ 9 wujacy (D), przy czym jedno wejscie czlonu blo¬ kady (BI) stanowi zarazem wejscie (We) dla calego elektronicznego ukladu opózniajacego, ponadto jedno wyjsoie (1) czlonu blokady (BI) polaczone jest z wejsciem czlonu calkujacego (RC), wyjscie 40 (3) czlonu calkujacego (RC) polaczone jest ze zród¬ lem pradowym (I) oraz z wejsciem czlonu formu¬ jacego (F) i wyjsciem czlonu doladowujacego (D), poza tym wyjscie czlonu formujacego (F), które jest wyjsciem (Wy) dla calego elektronicznego m ukladu opózniajacego, polaczone jest z jednym wejsciem (5) czlonu doladowujacego (D) oraz po¬ przez jeden uniwibrator (Ui) z drugim wejsciem (7) czlonu blokady (BI), przy czym drugie wyjscie (2) czlonu blokady (BI) polaczone jest z drugim we}-' sciem (4) czlonu doladowujacego (D) i poprzez drugi uniwibrator (U2) z trzecim wejsciem (6) czlonu blokady (BI).109 530 KY Fig f WE P-M3 nc I ! wy U " - t1 p-kt 7 p-kt 6 Fig.
2 PL
PL19600277A 1977-02-15 1977-02-15 Electronic retarding system PL109530B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
PL19600277A PL109530B1 (en) 1977-02-15 1977-02-15 Electronic retarding system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
PL19600277A PL109530B1 (en) 1977-02-15 1977-02-15 Electronic retarding system

Publications (2)

Publication Number Publication Date
PL196002A1 PL196002A1 (pl) 1978-08-28
PL109530B1 true PL109530B1 (en) 1980-06-30

Family

ID=19980958

Family Applications (1)

Application Number Title Priority Date Filing Date
PL19600277A PL109530B1 (en) 1977-02-15 1977-02-15 Electronic retarding system

Country Status (1)

Country Link
PL (1) PL109530B1 (pl)

Also Published As

Publication number Publication date
PL196002A1 (pl) 1978-08-28

Similar Documents

Publication Publication Date Title
EP0329798A1 (en) Formatter circuit
DE69110439T2 (de) Schutzschaltung gegen Kurzschlüsse für elektronische Schalter.
US5072130A (en) Associative network and signal handling element therefor for processing data
GB1312643A (en) High voltage electric circuit breakers
PL109530B1 (en) Electronic retarding system
US4005316A (en) Switching transient suppression circuit
US4048521A (en) Flip-flop with false triggering prevention circuit
US3939413A (en) Low cutoff digital pulse filter especially useful in electronic energy consumption meters
CA1094172A (en) Digitally synthesized back-up frequency
SU1190426A1 (ru) Реле времени
US3411096A (en) Electrical storage networks
SU1054901A2 (ru) Устройство задержки импульсов
SU1094135A1 (ru) Импульсный генератор
RU2256288C1 (ru) Устройство для формирования импульсов
SU869063A1 (ru) Дес тичный счетчик
SU851760A2 (ru) Селектор импульсов по длительности
SU1001216A1 (ru) Реле времени
SU1167728A1 (ru) Делитель частоты следовани импульсов
US3160818A (en) Integrator utilizing a blocking oscillator circuit
RU1802403C (ru) Цифровое устройство дл задержки импульсов
SU849332A1 (ru) Градуировочный таймер
SU127731A1 (ru) Устройство дл блокировки релейной защиты при качани х
PL163245B1 (pl) Układ regulatora napięcia i prądu przetwornicy półprzewodnikowej
US3248566A (en) Electronic switch in which set pulse to one bistable multivibrator also resets othermultivibrators
SU834846A1 (ru) Генератор серии импульсов

Legal Events

Date Code Title Description
LAPS Decisions on the lapse of the protection rights

Effective date: 20080516