PL104906B1 - Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie - Google Patents
Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie Download PDFInfo
- Publication number
- PL104906B1 PL104906B1 PL19994577A PL19994577A PL104906B1 PL 104906 B1 PL104906 B1 PL 104906B1 PL 19994577 A PL19994577 A PL 19994577A PL 19994577 A PL19994577 A PL 19994577A PL 104906 B1 PL104906 B1 PL 104906B1
- Authority
- PL
- Poland
- Prior art keywords
- counter
- initial state
- counting system
- counting
- automatic correction
- Prior art date
Links
- 238000012937 correction Methods 0.000 title claims description 8
- 238000000034 method Methods 0.000 title claims description 5
- 125000004122 cyclic group Chemical group 0.000 claims description 4
- 230000000903 blocking effect Effects 0.000 description 1
- 238000010586 diagram Methods 0.000 description 1
- 230000000694 effects Effects 0.000 description 1
- 230000000737 periodic effect Effects 0.000 description 1
Landscapes
- Feedback Control In General (AREA)
Description
Przedmiotem wynalazku jest sposób i uklad automatycznej korekcji stanu poczatkowego ukladu
zliczajacego, a w szczególnosci licznika pracujacego cyklicznie.
Dotychczas korekcji stanu poczatkowego ukladu zliczajacego dokonuje sie recznie. Taki sposób korekcji
jest klopotliwy, gdyz wymaga wykonywania okresowo czynnosci manualnych i nie jest dokladny.
Celem wynalazku jest przedstawienie sposobu i ukladu eliminujacych koniecznosc czynnosci manualnych,
zapewniajacych dokladnosc i niezawodnosc korekcji.
Istota wynalazku polega na tym, ze przed rozpoczeciem cyklicznej pracy znanego ukladu zliczajacego
nastepuje okreslenie wartosci odchylki od zadanego stanu poczatkowego tego ukladu, jej zapamietanie a
nastepnie cykliczne blokowanie impulsów wejsciowych ukladu zliczajacego w ilosci okreslanej przez wartosc
odchylki.
Uklad realizujacy sposób sklada sie z ukladu pamieci, na którego wejscia podane sa wyjscia znanego
ukladu zliczajacego, a jego wyjscia podane sa na wejscia wpisu równoleglego licznika liczacego w dól. Licznik
posiada detektor jego stanu zerowego sterujacy przemiennie bramkami wejsc dynamicznych tego licznika oraz
znanego ukladu zliczajacego. Praca ukladu kieruje uklad sterujacy.
Przedmiot wynalazku jest w przykladowym rozwiazaniu na rysunku, który przedstawia schemat blokowy
ukladu automatyczne! korekcji stanu poczatkowego ukladu zliczajacego.
Wejscia ukladu pamieci 1 sa polaczone z wyjsciami ukladu zliczajacego 6, a jego wyjscia podane sa na
wejscia wpisu równoleglego licznika 2 liczacego wdól.
Przed przystapieniem do pracy cyklicznej uklad zliczajacy 6 okresla wartosc odchylki od zadanego jego
stanu poczatkowego. Wartosc ta zostaje wpisana do ukladu pamieci 1.
Na poczatku kazdego cyklu pracy ukladu zliczajacego 6 zawartosc pamieci 1 zostaje przepisana wejsciami
wpisu równoleglego do licznika 2 liczacego w dól.
Detektor stanu zerowego 3 tego licznika otwiera bramke 4 jego wejscia dynamicznego i licznik 2 liczacy w
dól rozpoczyna prace zliczajac impulsy wejsciowe. W momencie osiagniecia przez niego stanu zerowego detektor2 304906
3 zamyka bramke 4, a otwiera bramke 5 i impulsy wejsciowe podawane sa na wejscie dynamiczne ukladu
zliczajacego 6. W ten sposób nastepuje blokowanie impulsów wejsciowych ukladu zliczajacego 6 o ilosci
okreslonej przez wartosc odchylki.
Claims (2)
1. Sposób automatycznej korekcji stanu poczatkowego znanego ukladu zliczajacego, znamienny tym, ze przed rozpoczeciem pracy cyklicznej ukladu zliczajacego (6) okresla sie wartosc odchylki od zadanego stanu poczatkowego ukladu zliczajacego (6), zapamietuje sie w ukladzie pamieci (1), a nastepnie impulsy wejsciowe ukladu zliczajacego (6) blokuje sie cyklicznie bramka (5) w ilosci okreslonej przez wartosc odchylki.
2. Uklad automatycznej korekcji stanu poczatkowego znanego ukladu zliczajacego, znamienny tym, ze posiada uklad pamieci (1) na którego wejscia podane sa wyjscia ukladu zliczajacego (6), a jego wyjscia podane sa na wejscia wpisu równoleglego licznika (2) liczacego w dól posiadajacego detektor (3) jego stanu zerowego sterujacy przemiennie bramkami (4 i 5) wejsc dynamicznych licznika (2) oraz ukladu zliczajacego (6). *tyscm impulsów -A * Prac Poligraf. UP PRL naklad 120+18 Cena 45 zl
Priority Applications (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19994577A PL104906B1 (pl) | 1977-07-28 | 1977-07-28 | Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie |
Applications Claiming Priority (1)
| Application Number | Priority Date | Filing Date | Title |
|---|---|---|---|
| PL19994577A PL104906B1 (pl) | 1977-07-28 | 1977-07-28 | Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie |
Publications (2)
| Publication Number | Publication Date |
|---|---|
| PL199945A1 PL199945A1 (pl) | 1978-06-05 |
| PL104906B1 true PL104906B1 (pl) | 1979-09-29 |
Family
ID=19983871
Family Applications (1)
| Application Number | Title | Priority Date | Filing Date |
|---|---|---|---|
| PL19994577A PL104906B1 (pl) | 1977-07-28 | 1977-07-28 | Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie |
Country Status (1)
| Country | Link |
|---|---|
| PL (1) | PL104906B1 (pl) |
-
1977
- 1977-07-28 PL PL19994577A patent/PL104906B1/pl unknown
Also Published As
| Publication number | Publication date |
|---|---|
| PL199945A1 (pl) | 1978-06-05 |
Similar Documents
| Publication | Publication Date | Title |
|---|---|---|
| CA1144986A (en) | Frequency determining apparatus | |
| PL104906B1 (pl) | Sposob i uklad automatycznej korekcji stanu poczatkowego ukladu zliczajacego,zwlaszcza licznika pracujacego cyklicznie | |
| US4042808A (en) | Particle count correction | |
| US4354158A (en) | Circuit arrangement for generating a sampling pulse train for a periodic signal | |
| US3408578A (en) | Automatic gain control circuit | |
| SU429417A1 (ru) | Система программного управления | |
| SU385278A1 (ru) | Электронная вычислительная машина для раскроя материала | |
| SU389487A1 (ru) | Всесоюзная | |
| SU447637A1 (ru) | Цифровой частотомер | |
| SU655074A1 (ru) | Делитель частоты с переменным коэффициентом делени | |
| SU480988A1 (ru) | Частотно-цифровое устройство с автоматической коррекцией чувствительности | |
| SU1133605A1 (ru) | Устройство дл контрол работы оборудовани | |
| SU490033A1 (ru) | Частотно-цифровое устройство с автокоррекцией чувствительности | |
| US3370159A (en) | Analog computer apparatus for repetitive type operation | |
| GB1277778A (en) | Improvements in or relating to pulse-counting circuits | |
| SU410550A1 (pl) | ||
| SU562813A1 (ru) | Устройство дл преобразовател двоичного кода в двоично-дес тичношестидес тиричный код | |
| SU1566335A1 (ru) | Цифровой генератор кусочно-линейных функций | |
| SU496554A1 (ru) | Вычислительное устройство | |
| SU443414A1 (ru) | Устройство дл контрол оперативного накопител информации | |
| SU399822A1 (ru) | УСТРОЙСТВО ДЛЯ ИЗМЕРЕНИЯ п ВРЕМЕННЫХ ИНТЕРВАЛОВ | |
| SU553747A1 (ru) | Управл емый делитель частоты | |
| SU130688A1 (ru) | Устройство дл получени частного от делени двух последовательностей импульсов | |
| SU625206A1 (ru) | Устройство дл контрол и регистрации результатов контрол | |
| SU966705A2 (ru) | Устройство дл вычислени отношени временных интервалов |
Legal Events
| Date | Code | Title | Description |
|---|---|---|---|
| LICE | Declarations of willingness to grant licence |
Effective date: 20080801 |