NL8501437A - METHOD AND SWITCHING DEVICE FOR EQUALIZING THE NEUTRAL POSITION OF A DEMODULATOR. - Google Patents

METHOD AND SWITCHING DEVICE FOR EQUALIZING THE NEUTRAL POSITION OF A DEMODULATOR. Download PDF

Info

Publication number
NL8501437A
NL8501437A NL8501437A NL8501437A NL8501437A NL 8501437 A NL8501437 A NL 8501437A NL 8501437 A NL8501437 A NL 8501437A NL 8501437 A NL8501437 A NL 8501437A NL 8501437 A NL8501437 A NL 8501437A
Authority
NL
Netherlands
Prior art keywords
data
demodulator
microprocessor
path
equalization
Prior art date
Application number
NL8501437A
Other languages
Dutch (nl)
Original Assignee
Kabelmetal Electro Gmbh
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Kabelmetal Electro Gmbh filed Critical Kabelmetal Electro Gmbh
Publication of NL8501437A publication Critical patent/NL8501437A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04LTRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
    • H04L1/00Arrangements for detecting or preventing errors in the information received
    • H04L1/24Testing correct operation
    • H04L1/242Testing correct operation by comparing a transmitted test signal with a locally generated replica
    • H04L1/243Testing correct operation by comparing a transmitted test signal with a locally generated replica at the transmitter, using a loop-back

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Digital Transmission Methods That Use Modulated Carrier Waves (AREA)
  • Dc Digital Transmission (AREA)

Description

ί' Ν.0. 32824 *ί 'Ν.0. 32824 *

Korte aanduiding: Werkwijze en schakelinrichting voor het vereffenen van de neutrale stand van een demodulator.Short designation: Method and switching device for equalizing the neutral position of a demodulator.

De uitvinding heeft betrekking op een werkwijze voor het vereffenen van de neutrale stand van een demodulator, die gemeenschappelijk met een microprocessor in een gegevensoverdrachtinrichting aangebracht is, en heeft betrekking op een 5 schakelinrichting voor het uitvoeren van de werkwijze.The invention relates to a method for equalizing the neutral position of a demodulator, which is arranged in common with a microprocessor in a data transfer device, and relates to a switching device for carrying out the method.

In het algemeen heeft de uitvinding betrekking op de gegevensoverdracht met behulp van analoge overdrachtswerkwijzen. In het bijzonder heeft de uitvinding betrekking op het berichtengebied. Het is hierbij van geen belang of de gegevens draadloos of via metallische 10 geleiders of via lichtgolf geleiders overgedragen worden. In de bekende techniek worden daartoe gegevensoverdrachtinrichtingen toegepast, die een binnenkomende digitale gegevensstroom in een analoge gegevensstroom cmzetten, die na de overgang over het overdrachtstraject weer in een digitale gegevensstroom overgebracht wordt.In general, the invention relates to data transfer using analog transfer methods. In particular, the invention relates to the message area. It is of no importance here whether the data is transmitted wirelessly or via metallic conductors or via light wave conductors. In the known art, data transfer devices are used for this purpose, which convert an incoming digital data stream into an analog data stream, which is transferred back into a digital data stream after the transition over the transfer path.

15 Voor het omzetten van de gegevensstromen worden zogenaamde, uit modulator en demodulator bestaande "modems" toegepast.So-called "modems" consisting of modulator and demodulator are used for converting the data streams.

Het gaat hierbij om bouwstenen, die bijvoorbeeld door middel van frequentie-cmsleuteling of fase-cmsleuteling digitale signalen in analoge signalen cmzetten en omgekeerd. Dergelijke modems worden 20 bijvoorbeeld in het telefoonverkeer en bij beeldschermtékstinrichtingen toegepast. Deze modems zijn gewoonlijk met microprocessoren gekoppeld.These are building blocks which, for example, convert digital signals into analog signals by means of frequency-ciphers or phase-ciphers and vice versa. Such modems are used, for example, in telephone traffic and in screen display devices. These modems are usually coupled to microprocessors.

Ten behoeve van een correcte overdracht van de gegevens en in het bijzonder ten behoeve van het terugwinnen van de digitale gegevens moet de in de modem toegepaste demodulator het binnenkomende analoge signaal 25 correct kunnen onderscheiden, in welk verband grenzen aan de modulator verondersteld worden. Wanneer voor de overdracht een binaire code toegepast wordt, dan moet de demodulator bijvoorbeeld twee toestanden op correcte wijze kunnen onderscheiden. Dat zijn bij de frequentie-cmsleuteling bijvoorbeeld de beide kentékenfrequenties, die 30 boven resp. onder een aan de demodulator voorgegeven grensfrequentie liggen.For a correct transfer of the data and in particular for the recovery of the digital data, the demodulator used in the modem must be able to correctly distinguish the incoming analog signal, in which connection limits on the modulator are assumed. If a binary code is used for the transmission, the demodulator must, for example, be able to correctly distinguish two states. In the case of the frequency code encryption, these are, for example, the two identification frequencies, which are 30 above and respectively. below a cut-off frequency specified for the demodulator.

Opdat de demodulator aan deze opgave kan voldoen en opdat een correct bedrijf van de gegevensoverdrachtinrichting mogelijk is, 85 ö 1 4 3 7 -2- moet de demodulator voor het verkrijgen van een neutrale stand vereffend worden. De tijd- en personele kosten hiervoor zijn bij de tegenwoordig bekende werkwijze hoog, daar voor het vereffenen een vereffeningselement bediend, een meetapparaat afgelezen en ten minste 5 een weerstand gesoldeerd moet worden. Nadat de vereffening plaats gevonden heeft is de neutrale stand van de demodulator eens voor altijd vastgelegd, en de demodulator wordt met deze instelling voor de rest van zijn levensduur bedreven. Met verouderingsprocessen en andere invloeden wordt geen rekening meer gehouden.In order for the demodulator to meet this requirement and for correct operation of the data transmission device to be possible, 85 ö 1 4 3 7 -2- the demodulator must be equalized to obtain a neutral position. The time and personnel costs for this are high in the method known today, since an equalizing element is actuated before the equalization, a measuring device is read and at least 5 a resistance must be soldered. Once the equalization has taken place, the neutral position of the demodulator is fixed once and the demodulator is operated with this setting for the rest of its life. Aging processes and other influences are no longer taken into account.

10 Aan de uitvinding ligt de opgave ten grondslag een werkwijze aan te geven, waarmee de vereffening van de neutrale stand van een demodulator op meer eenvoudige manier bereikt kan worden.The object of the invention is to indicate a method with which the equalization of the neutral position of a demodulator can be achieved in a more simple manner.

Aan deze opgave wordt met een werkwijze van de in de aanhef genoemde soort volgens de uitvinding aldus voldaan, dat voor de 15 eigenlijke bedrijfsfase eerst de digitale zendgegevens met een voorgegeven bitpatroon opgewekt en in een modulator in analoge gegevens angezet worden, dat de analoge gegevens daarna aan de demodulator toegevoerd worden, dat hierop aansluitend de uit de demodulator uittredende digitale ontvanggegevens aan de microprocessor toegevoerd 20 en door deze met de zendgegevens vergeleken worden, en dat bij afwijking van de bitpatroons van zendgegevens en ontvanggegevens van elkaar de demodulator door de microprocessor in de zin van vereffening bijgesteld wordt.This task is fulfilled with a method of the type according to the invention mentioned in the preamble, that for the actual operating phase the digital transmission data is first generated with a predetermined bit pattern and converted into analog data in a modulator, after which the analog data is be fed to the demodulator, which subsequently the digital reception data emerging from the demodulator is fed to the microprocessor and compared with the transmission data by this, and that in the event of deviation of the bit patterns from transmission data and reception data from each other, the demodulator is fed through the microprocessor in the meaning of liquidation is adjusted.

Deze werkwijze heeft het voordeel dat de in een 25 gegevensoverdrachtinrichting toegepaste demodulatoren niet meer met de hand vereffend moeten worden. De voor de vereffening tot nu toe vereiste tijd- en personele kosten vallen weg. De vereffening van de demodulatoren vindt nu in een in een korte tijdspanne van ongeveer 0,5 tot 1,0 s verlopend testproces plaats na het inschakelen van de 30 voedingspanning van een gegevensoverdrachttraject maar voor de eigenlijke bedrijfsfase. Onder "bedrijfsfase" moet hierbij in het geval van een standleiding de gegevensoverdracht zelf verstaan worden, terwijl in het geval zonder standleiding de bedrijfsfase het opbouwproces van de overdrachtsweg met daaropvolgende gegevens 35 overdracht betekent.This method has the advantage that the demodulators used in a data transfer device no longer have to be adjusted manually. The time and personnel costs required so far for the liquidation are eliminated. The compensation of the demodulators now takes place in a test period of about 0.5 to 1.0 s after a short time after the supply voltage of a data transmission path has been switched on, but before the actual operating phase. In the case of a downpipe, the operating phase is to be understood as the data transfer itself, while in the case without a downline, the operating phase means the build-up process of the transfer path with subsequent data transfer.

Van bijzonder voordeel is dat het vereffeningsproces telkens uitgevoerd kan worden wanneer de voedingspanning ingeschakeld wordt, zodat de vereffening van de neutrale stand van de demodulatoren steeds opnieuw uitgevoerd wordt. Met verouderingsinvloeden en andere 850 1 4 3 7 -3- invloeden wordt daardoor continu rekening gehouden.A special advantage is that the equalization process can be carried out each time the supply voltage is switched on, so that the neutral position of the demodulators is equalized again and again. As a result, aging influences and other 850 1 4 3 7 -3 influences are continuously taken into account.

De voor de vereffening van een demodulator opgewekte zendgegevens kunnen door de microprocessor opgewekt worden, die in zelfde inrichting als de te vereffenen demodulator aanwezig is. Het is 5 echter ook mogelijk cm de zendgegevens aan het verre einde van het gegevensoverdrachttraj eet op te wekken en deze gegevens via een pad van het traject aan de demodulator toe te voeren.The transmission data generated for the equalization of a demodulator can be generated by the microprocessor, which is present in the same device as the demodulator to be equalized. However, it is also possible to generate the transmission data at the far end of the data transmission path and to supply this data to the demodulator via a path of the path.

De werkwijze en schakelinrichting volgens de uitvinding zullen aan de hand van het in de tekening aangegeven schema als 10 uitvoeringsvoorbeeld toegelicht worden.The method and switching device according to the invention will be elucidated on the basis of the diagram shown in the drawing as an exemplary embodiment.

Door de streep-punt lijn is schematisch een gegevensoverdrachtinrichting (DÜE) 1 aangegeven. De gegevensoverdrachtinrichting cmvat een microprocessor 2, een modulator 3 en een demodulator 4. De inrichting wordt uit een door de pijl 5 15 aangegeven stroombron van voeding voorzien. De modulator 3 en de demodulator 4 kunnen tot een gestreept cmrande modem 13 samengevoegd zijn. Tussen de microprocessor 2 en demodulator 4 is bovendien een eenvoudig opgebouwde integrator 6 geschakeld, die bijvoorbeeld uit een RC-element bestaat.A data transfer device (DÜE) 1 is schematically indicated by the dash-dot line. The data transfer device comprises a microprocessor 2, a modulator 3 and a demodulator 4. The device is supplied from a power source indicated by arrow 5. The modulator 3 and the demodulator 4 may be combined into a striped edge modem 13. In addition, a simply constructed integrator 6 is connected between microprocessor 2 and demodulator 4, which consists of, for example, an RC element.

20 De werkwijze volgens de uitvinding gaat bijvoorbeeld als volgt te werk:The method according to the invention proceeds, for example, as follows:

Na het inschakelen van de voedingspanning wordt de gegevensoverdrachtinrichting 1 door een signaal van de microprocessor 2 eerst gescheiden van het gegevensoverdrachttraject. Hiertoe wordt de 25 cmschakelaar 7 bekrachtigd, die in zijn gestreept aangegeven positie wordt gebracht, waarin hij de modulator 3 met de demodulator 4 verbindt. Deze verbinding kan overeenkomstig de weergave direkt of ook via een dempingselement plaats vinden. Het gegevensoverdrachttraject is door een zendpad 8 en een ontvangpad 9 aangeduid, die gedurende het 30 vereffeningsproces niet met de gegevensoverdrachtinrichting zijn verbonden. Beide paden kunnen draadloos uitgevoerd zijn of zij kunnen uit metallische geleiders of lichtgolfgeleiders bestaan.After switching on the supply voltage, the data transfer device 1 is first separated from the data transfer path by a signal from the microprocessor 2. To this end, the 25 cm switch 7 is energized, which is brought into its dashed position, in which it connects the modulator 3 to the demodulator 4. According to the representation, this connection can take place directly or also via a damping element. The data transmission path is indicated by a transmission path 8 and a reception path 9, which are not connected to the data transmission device during the smoothing process. Both paths can be wireless or they can consist of metallic conductors or light waveguides.

Wanneer de cmschakelaar 7 in zijn gestreepte positie gebracht is, zendt de microprocessor 2 door hem opgewekte zendgegevens 35 met een voorgegeven bitpatroon over het pad 10 naar de modulator 3, die de digitale gegevens in analoge gegevens overbrengt. De analoge gegevens kernen op de demodulator 4 terecht en worden door deze als teruggewonnen, digitale ontvanggegevens via het pad 11 naar de 8501437 -4- microprocessor 2 teruggevoerd. De microprocessor 2 vergelijkt nu de bitpatronen van zendgegevens en ontvanggegevens. Bij afwijking daarvan wordt over het pad 12 een vereffeningssignaal naar de demodulator 4 gezonden, dat in de integrator 6 bijvoorbeeld in een gelijkspanning 5 angezet wordt. Het aldus verlopende vereffeningsproces duurt ongeveer 0,5 tot 1,0 s. Nadat de vereffening plaats heeft gevonden wordt de omschakelaar 7 opnieuw in zijn in de tekening aangegeven positie gebracht, waarin de overdrachtspaden 8 en 9 op de gegevensoverdrachtinrichting 1 zijn aangesloten. De eigenlijke 10 bedrijfsfase van deze inrichting 1 kan nu beginnen.When the cm-switch 7 is brought into its dashed position, the microprocessor 2 transmits transmission data 35 generated by it with a predetermined bit pattern over the path 10 to the modulator 3, which transfers the digital data into analog data. The analog data cores to the demodulator 4 and is fed back through it as recovered digital receive data via the path 11 to the 8501437-4 microprocessor 2. The microprocessor 2 now compares the bit patterns of transmit data and receive data. In the event of deviation therefrom, an equalization signal is sent over the path 12 to the demodulator 4, which is applied in the integrator 6, for example, to a DC voltage. The balancing process that proceeds in this way takes about 0.5 to 1.0 s. After the equalization has taken place, the change-over switch 7 is returned to its position shown in the drawing, in which the transfer paths 8 and 9 are connected to the data transfer device 1. The actual operating phase of this device 1 can now begin.

Ten behoeve van het vereffeningsproces wekt de microprocessor 2 bij voorkeur voor de zendgegevens een bitpatroon met de sleutelverhouding 1:1 bij een overeenkomstige overdrachtssnelheid op. Als vereffeningssignaal tussen microprocessor 2 en demodulator 4 15 kan bijvoorbeeld een pulsbreedte gemoduleerd signaal toegepast worden, dat na integratie in de eenvoudige integrator 6 bij de demodulator 4 een gelijkspanning bijstelt. Door deze bijstelling wordt bereikt dat de bitpatronen van zendgegevens en ontvanggegevens gelijk zijn. De demodulator 4 is hiermede vereffend. De voor de vereffening van de 20 demodulator 4 toegepaste pulsverhouding is aan de microprocessor 2 bekend. Deze verhouding wordt als parameter in het geheugen van de microprocessor 2 opgeslagen en wordt voor het verdere bedrijf van het gegevensoverdrachttraject toegepast.For the purpose of the smoothing process, the microprocessor 2 preferably generates a bit pattern with the key ratio 1: 1 for the transmission data at a corresponding transfer rate. As equalization signal between microprocessor 2 and demodulator 4, a pulse width modulated signal can be used, which adjusts a DC voltage after integration in the simple integrator 6 at demodulator 4. This adjustment ensures that the bit patterns of transmit data and receive data are equal. Demodulator 4 has been compensated with this. The pulse ratio used for the equalization of demodulator 4 is known to microprocessor 2. This ratio is stored as a parameter in the memory of the microprocessor 2 and is used for the further operation of the data transmission path.

In principe verloopt hetzelfde proces dan wanneer de 25 zendgegevens aan het verre einde van het gegevensoverdrachttraject opgewekt worden. Het is dan alleen nodig dat het bitpatroon van deze zendgegevens bekend is aan de de vergelijking uitvoerende microprocessor 2.In principle, the same process proceeds when the transmission data is generated at the far end of the data transfer path. It is then only necessary that the bit pattern of this transmission data is known to the microprocessor 2 performing the comparison.

Volledigheidshalve wordt er hierbij op gewezen dat het 30 vereffeningsproces volgens de uitvinding in principe telkens na het inschakelen van de voedingspanning uitgevoerd kan worden. Bij korte tijdafstanden tussen uit- en opnieuw inschakeling van de voedingspanning is een vereffening niet elke keer vereist. Wanneer de voedingspanning zeer lang aanligt, kan de vereffening ook tussendoor 35 extra uitgevoerd worden, bijvoorbeeld in overdrachtspauzen.For the sake of completeness, it is pointed out here that the equalization process according to the invention can in principle be carried out after the supply voltage has been switched on. For short distances between switching the power supply on and off again, an equalization is not required every time. If the supply voltage is applied for a very long time, the adjustment can also be carried out additionally, for example in transfer breaks.

85014378501437

Claims (9)

1. Werkwijze voor het vereffenen van de neutrale stand van een demodulator die gemeenschappelijk met een microprocessor in een gegevensoverdrachtinrichting aangebracht is, met het kenmerk,, dat voor de eigenlijke bedrijfsfase eerst digitale zendgegevens met voorgegeven 5 bitpatroon opgewekt en in een modulator (3) in analoge gegevens omgezet worden, dat de analoge gegevens daarna aan de demodulator (4) toegevoerd worden, dat vervolgens de uit de demodulator (4) uittredende digitale ontvanggegevens aan de microprocessor (2) toegevoerd en door deze met de zendgegevens vergeleken worden, en dat bij afwijking van de 10 bitpatronen van zendgegevens en ontvanggegevens van elkaar de demodulator (4) door de microprocessor (2) in de zin van vereffening bijgesteld wordt.Method for equalizing the neutral position of a demodulator, which is jointly arranged with a microprocessor in a data transmission device, characterized in that, before the actual operating phase, digital transmission data with a predetermined 5 bit pattern is first generated and in a modulator (3) analog data is converted, the analog data is then fed to the demodulator (4), then the digital receiving data emerging from the demodulator (4) is fed to the microprocessor (2) and compared with the transmission data Deviation from the 10 bit patterns of transmit data and receive data from each other, the demodulator (4) is adjusted by the microprocessor (2) in the sense of equalization. 2. Werkwijze volgens conclusie 1, met het kenmerk, dat de digitale zendgegevens door de in de gegevensoverdrachtinrichting (1) 15 aanwezige microprocessor (2) opgewekt worden.Method according to claim 1, characterized in that the digital transmission data is generated by the microprocessor (2) present in the data transfer device (1). 3. Werkwijze volgens conclusie 1 of 2, met het kenmerk, dat het gegevensoverdrachttraject tijdens het proces van vereffening afgekcppeld wordt van de gegevensoverdrachtinrichting (1),Method according to claim 1 or 2, characterized in that the data transfer path is disconnected from the data transfer device (1) during the equalization process, 4. Werkwijze volgens een der conclusies 1-3, roet het 20 kenmerk, dat de microprocessor (2) als zendgegevens een bitpatroon met de sleutelverhouding 1 x 1 en een overeenkomstige overdrachtssnelheid cpwekt.4. Method according to any one of claims 1-3, characterized in that the microprocessor (2) generates as bit data a bit pattern with the key ratio 1 x 1 and a corresponding transfer rate. 5. Werkwijze volgens conclusie 1, met het kenmerk, dat de digitale zendgegevens aan het verre einde van het 25 gegevensoverdrachttraject opgewekt, door de daar aanwezige modulator in analoge gegevens angezet, en via een pad van het gegevensoverdrachttraject aan de demodulator (4) toegevoerd worden. Werkwijze volgens een der conclusies 1-5, met het kenmerk, dat de microprocessor (2) voor het vereffenen van de 30 demodulator (4) een pulsbreedte gemoduleerd vereffeningssignaal cpwekt, waardoor na integratie een aan de demodulator (4) aanliggende gelijkspanning bijgesteld wordt.Method according to claim 1, characterized in that the digital transmission data is generated at the far end of the data transmission path, converted into analog data by the modulator present there, and supplied to the demodulator (4) via a path of the data transmission path. . Method according to any one of claims 1 to 5, characterized in that the microprocessor (2) generates a pulse width modulated equalization signal for equalizing the demodulator (4), whereby a DC voltage applied to the demodulator (4) is adjusted after integration. 7. Werkwijze volgens een der conclusies 1-6, met het kenmerk, dat het vereffeningssignaal in het geheugen van de 850 1 43 7 -6- microprocessor (2) opgeslagen en voor het verdere bedrijf van het gegevensoverdrachttraject toegepast wordt.Method according to one of Claims 1 to 6, characterized in that the equalization signal is stored in the memory of the 850 1 43 7-6 microprocessor (2) and is used for further operation of the data transmission path. 8. Schakelinrichting voor het uitvoeren van de werkwijze volgens een der conclusies 1-7.Switching device for carrying out the method as claimed in any of the claims 1-7. 9. Schakelinrichting volgens conclusie 8, met het kenmerk,, dat tussen microprocessor (2) en demodulator (4) een integrator (6) geschakeld is.Switching device according to claim 8, characterized in that an integrator (6) is connected between microprocessor (2) and demodulator (4). 10. Schakelinrichting volgens conclusie 8 of 9, met het kenmerk, dat als integrator (6) een RC-element qpgencanen is. 10 850 1 43 7Switching device according to claim 8 or 9, characterized in that the integrator (6) is an RC element qpgencans. 10 850 1 43 7
NL8501437A 1984-05-19 1985-05-17 METHOD AND SWITCHING DEVICE FOR EQUALIZING THE NEUTRAL POSITION OF A DEMODULATOR. NL8501437A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
DE19843418702 DE3418702A1 (en) 1984-05-19 1984-05-19 Method and circuit arrangement for adjusting the neutral setting of a demodulator
DE3418702 1984-05-19

Publications (1)

Publication Number Publication Date
NL8501437A true NL8501437A (en) 1985-12-16

Family

ID=6236333

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8501437A NL8501437A (en) 1984-05-19 1985-05-17 METHOD AND SWITCHING DEVICE FOR EQUALIZING THE NEUTRAL POSITION OF A DEMODULATOR.

Country Status (6)

Country Link
AT (1) AT392178B (en)
CH (1) CH666774A5 (en)
DE (1) DE3418702A1 (en)
FI (1) FI84541C (en)
FR (1) FR2564669A1 (en)
NL (1) NL8501437A (en)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE4201439A1 (en) * 1992-01-21 1993-07-22 Daimler Benz Ag High-rate data transmission procedure via digital radio channel - providing multipath propagation compensation by decision feedback equaliser of correctly phased and weighted antenna signal combination

Family Cites Families (5)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
DE2141198C3 (en) * 1971-08-17 1978-03-30 Siemens Ag, 1000 Berlin Und 8000 Muenchen Method for loop measurement with modem for two-wire operation
US4039751A (en) * 1972-04-24 1977-08-02 General Datacomm Industries, Inc. Method and apparatus for closed loop testing of first and second modulators and demodulators
US3962637A (en) * 1974-11-11 1976-06-08 Hycom Incorporated Ultrafast adaptive digital modem
IT1041378B (en) * 1975-06-10 1980-01-10 Cselt Centro Studi Lab Telecom DEVICE FOR THE DETECTION OF THE TRANSMISSION QUALITY IN THE NUMERICAL SIGNAL RECEIVERS
US4326169A (en) * 1980-03-07 1982-04-20 Bell Telephone Laboratories, Incorporated Adaptive decision level circuit

Also Published As

Publication number Publication date
FI851973A0 (en) 1985-05-17
FR2564669A1 (en) 1985-11-22
AT392178B (en) 1991-02-11
DE3418702C2 (en) 1989-08-03
CH666774A5 (en) 1988-08-15
DE3418702A1 (en) 1985-11-21
ATA147085A (en) 1990-07-15
FI851973L (en) 1985-11-20
FI84541C (en) 1991-12-10
FI84541B (en) 1991-08-30

Similar Documents

Publication Publication Date Title
CA1278060C (en) Spread spectrum power line communications
US5532641A (en) ASK demodulator implemented with digital bandpass filter
EP0959595A3 (en) Transmitter unit and bus system for data transmission
EP0088564A3 (en) Improvements relating to communication over noisy lines
DE60310820T2 (en) Device and method for the regeneration of purely optical signals
US4847613A (en) Data transfer apparatus
US6256325B1 (en) Transmission apparatus for half duplex communication using HDLC
US3786419A (en) Synchronizing clock system for a multi-terminal communication apparatus
NL8501437A (en) METHOD AND SWITCHING DEVICE FOR EQUALIZING THE NEUTRAL POSITION OF A DEMODULATOR.
JPS5934031B2 (en) Data transmission method
CN104052642B (en) A kind of communication system and communication means
US6351472B1 (en) Serial bidirectional data transmission method for hearing devices by means of signals of different pulsewidths
EP0789448B1 (en) Apparatus for DC compensation
CN1331090C (en) Data carrier for transmitting data with different repetition frequencies
US3955142A (en) Single-sideband radiotelephone system
CN1273730A (en) Data carrier with at least two demodulators for receiving ASK signals of differing modulation index
WO1993026110A1 (en) Dc tracking circuit for ginomy data slicer
SU1478377A1 (en) Adaptive spacial filter
JP2828571B2 (en) Point passing detection system
DE4015041A1 (en) Serial data transmission procedure - using start=stop principle in async. digital bus system
JPS648943B2 (en)
EP0423381A1 (en) Apparatus for transmitting audio and/or digital information
SU769754A2 (en) Apparatus for automatic monitoring of subscriber's sections
DE3131406A1 (en) Circuit for synchronising a transceiver station with the data network of a digital communications system
EP0186073B1 (en) Driver circuit

Legal Events

Date Code Title Description
BV The patent application has lapsed