NL8500379A - Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection - Google Patents

Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection Download PDF

Info

Publication number
NL8500379A
NL8500379A NL8500379A NL8500379A NL8500379A NL 8500379 A NL8500379 A NL 8500379A NL 8500379 A NL8500379 A NL 8500379A NL 8500379 A NL8500379 A NL 8500379A NL 8500379 A NL8500379 A NL 8500379A
Authority
NL
Netherlands
Prior art keywords
circuit
input
video signal
delay
output
Prior art date
Application number
NL8500379A
Other languages
Dutch (nl)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL8500379A priority Critical patent/NL8500379A/en
Priority to NL8501582A priority patent/NL8501582A/en
Priority to NL8600019A priority patent/NL8600019A/en
Priority to FI860557A priority patent/FI79225C/en
Priority to DE8686200172T priority patent/DE3672065D1/en
Priority to EP86200172A priority patent/EP0192292B1/en
Priority to CA000501646A priority patent/CA1248623A/en
Priority to US06/828,937 priority patent/US4740842A/en
Priority to KR1019860000972A priority patent/KR920006950B1/en
Priority to JP61028767A priority patent/JPS61189083A/en
Priority to AU53416/86A priority patent/AU580135B2/en
Publication of NL8500379A publication Critical patent/NL8500379A/en
Priority to KR8911861A priority patent/KR920006951B1/en
Priority to JP2151795A priority patent/JPH065902B2/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/01Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level
    • H04N7/0117Conversion of standards, e.g. involving analogue television standards or digital television standards processed at pixel level involving conversion of the spatial resolution of the incoming video signal
    • H04N7/012Conversion between an interlaced and a progressive signal
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/14Picture signal circuitry for video frequency region

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Graphics (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Picture Signal Circuits (AREA)
  • Television Systems (AREA)

Abstract

A motion adaptive selection circuit is operable by way of a decision circuit. The decision circuit has three inputs coupled to a video signal source of applying signals corresponding to three position-sequential lines of two fields. The decision circuit (29) has three inputs (51,53,57) each coupled to an input (3,9,11) of the selection circuit (5). It determines at any moment at which input of the selection circuit the amplitude of the video signal is closest to the mean value of the amplitudes at the three inputs. The selection circuit includes a circuit (15,17,19) coupling the input to its output (21) under the influence of the decision circuit.

Description

**

<$ v * I<$ v * I

PEN.11.287 1 N.V. Philips' Gloeilampenfabrieken, Eindhoven "V ideos ignaalverwer kings schakeling voor de verwerking van een geïnterlinieerd videosignaal”PEN.11.287 1 N.V. Philips' Gloeilampenfabrieken, Eindhoven "V ideos signal processing circuit for processing an interlaced video signal"

De uitvinding heeft betrekking op een videosignaalverwer- 00Γ1 kingsschakeling voor de verwerking var/geïnterlinieerd videosignaal, die een bewegingsadaptieve, door een beslissingsschakeling bedienbare, selectieschakeling bevat met drie ingangen die met een videosignaal-5 bron zijn gekoppeld voor het eraan toevoeren van in hoofdzaak met uit drie in positie opvolgende lijnen van twee rasters overeenkomende videosignalen en met een uitgang.The invention relates to a video signal processing circuit for processing var / interlaced video signal, comprising a motion adaptive decision circuit operable selection circuit having three inputs coupled to a video signal source for supplying substantially with out three video signals corresponding in position of two frames and with an output.

Uit Radio Mentor Elektronik Nr. 5, 1975, pagina 196 is een als lijnentalverdubbelingsschakeling uitgevoerde videos ignaalverwer-10 kingsschakeling van de bovengenoemde soort bekend. Daarin is een eerste ingang van de selectieschakeling rechtstreeks, een tweede ingang via een vertragingsschakeling met een vertraging van een lijntijd en een derde ingang via een vertragingsschakeling met een vertraging van een rastertijd min een halve lijntijd met de videosignaalbron gekoppeld.From Radio Mentor Elektronik Nr. 5, 1975, page 196, a video signal processing circuit of the above-mentioned type designed as a line number doubling circuit is known. In it, a first input of the selection circuit is directly coupled to the video signal source, a second input via a delay circuit with a delay of a line time and a third input via a delay circuit with a delay of a frame time minus half a line time.

15 De uitgang van de selectieschakeling is daarbij via een lijnental-verdubbelaar met een ingangskombinatie van een omschakelaar gekoppeld waarvan een verdere ingangskombinatie via een verdere lijnentalver-dubbelaar met de videosignaalbron is gekoppeld. De selectieschakeling bevat een met de eerste en de tweede ingang ervan gekoppelde optel-20 schakeling waarvan een uitgang aan een ingang van een omschakelaar ligt waarvan een verdere ingang is gekoppeld met de derde ingang van de selectieschakeling en een uitgang is gekoppeld met de uitgang van de selectieschakeling. De omschakelaar van de selectieschakeling wordt daarbij bediend door een als beslissingsschakeling dienende 25 bewegingsdetectieschakeling die de door de videosignaalbron geleverde videosignalen van twee opvolgende beelden met elkaar vergelijkt. De alleen voor de genoemde toepassing bruikbare selectieschakeling dient voor het verkrijgen van tussen de oorspronkelijke lijnen van een raster liggende toe te voegen lijnen uit het vorige raster bij 30 niet bewegende beelden of uit hetzelfde raster uit de als interpolatie-schakeling dienende optelschakeling bij bewegende beelden.The output of the selection circuit is coupled via a line-number doubler to an input combination of a change-over switch, a further input combination of which is coupled to the video signal source via a further line-number doubler. The selection circuit comprises an addition circuit coupled to the first and the second inputs thereof, an output of which is connected to an input of a changeover switch, a further input of which is coupled to the third input of the selection circuit and an output is coupled to the output of the selection circuit. The changeover switch of the selection circuit is operated by a motion detection circuit serving as the decision circuit, which compares the video signals of two successive images supplied by the video signal source. The selection circuit useful only for the aforementioned application serves to obtain lines to be added between the original lines of a frame from the previous frame in non-moving images or from the same frame from the adder serving as interpolation circuit in moving images.

BAD ORIGINAL 00 uitvinding heeft ten doel een videos ignaalverwerkings-schakeling met een ander type selectie- en beslissingsschakeling te o n η n 7 η λ 1 PHN.11.287 2BAD ORIGINAL 00 invention aims to provide a video signal processing circuit with a different type of selection and decision circuitry n n η n 7 η λ 1 PHN.11.287 2

verschaffen die een beter beeld met minder storende verschijnselen Iprovide a better picture with less disturbing phenomena I.

levert en die bovendien bij vele andere soorten videos ignaalverwer- Band which also performs signal processing with many other types of videos

kingen toepasbaar is. Bis applicable. B

Een videosignaalverwerkingsschakeling van de in de aanhef IA video signal processing circuit of the preamble I.

. _ genoemde soort volgens de uitvinding heeft daartoe als kenmerk, dat I. To that end, said type according to the invention is characterized in that I

de beslissingsschakeling drie, elk met een ingang van de selectie- Ithe decision circuit three, each with an input of the selection I

schakeling gekoppelde ingangen heeft en is ingericht voor het op elk Icircuit has coupled inputs and is configured for each I

marent bepalen op welke ingang van de selectieschakeling de amplitude Imarent determine at which input of the selection circuit the amplitude I.

van het daaraan toegevoerde videosignaal het dichtst bij de gemiddelde Iof the video signal applied thereto closest to the mean I.

0 waarde van de anplitudes aan de drie ingangen ligt, terwijl de I0 value of the anplitudes at the three inputs, while the I

selectieschakeling een schakeling bevat voor het onder invloed van Iselection circuit includes a circuit for operating under the influence of I.

de beslissingsschakeling koppelen van die ingang met zijn uitgang. Icoupling the decision circuit from that input to its output. I

Tengevolge van deze maatregel blijkt de videosignaalverwer kings schakeling zowel bij bewegende als bij stilstaande beelden een sterke vermindering van storende verschijnselen op te leveren 15 en voor allerlei bewegingsadaptieve videos ignaalverwerkingen geschikt te zijn zoals bijvoorbeeld onder andere bij lijnentalverdubbeling of andere lijnentalomzettingen, rastertalverdubbeling, ruisonderdrukking, decodering van differentiaal-iirpulsgemoduleerde signalen, 2Q stilstaand-beeldweergave van een beeldplatenspeler en vertikale contourcorrectie.As a result of this measure, the video signal processing circuit appears to provide a strong reduction of disturbing phenomena in both moving and still images and is suitable for all kinds of motion-adaptive video signal processing, such as, for example, in line number doubling or other line number conversions, raster number doubling, noise suppression, decoding. of differential pulse-modulated signals, 2Q still image display from a record player and vertical contour correction.

De uitvinding zal nu aan de hand van de tekening worden toegelicht.The invention will now be elucidated with reference to the drawing.

In de tekening illustreert: 25 figuur 1 met een blokschema een videos ignaalverwer kings- schakeling volgens de uitvinding voor gebruik bij stilstaand-beeldweergave door een beeldplatenspeler, figuur 2 met een blokschema een andere videosignaalver-werkingsschakeling volgens de uitvinding voor gebruik bij stilstaand-beeldweergave door een beeldplatenspeler, figuur 3 met een blokschema een videosignaalverwerkings-schakeling volgens de uitvinding waarin een lijnentalverdubbeling plaatsvindt, figuur 4 met een blokschema een tweede mogelijke uitvoering van een videos ignaalverwerkingsschakeling volgens de uitvinding waarmee 35 BACfehlÖÏÖEtalverdubbelin^ wordt verkregen, figuur 5 met een blokschema een derde mogelijke uitvoering van een videos ignaalverwerkingsschakeling volgens de uitvinding voor « v · ] PHN.11.287 3 een lijnentalverdubbeling, figuur 6 met een blokscherna een vierde mogelijke uitvoering van een videosignaalverwer kingsschakeling volgens de uitvinding ter verkrijging van een lijnentalverdubbeling, 5 figuur 7 met een blokschema een videosignaalverwerkings- schakeling volgens de uitvinding voor een rastertalverdubbeling, figuur 8 met een blokschema een andere videos ignaalverwerkingsschakeiing volgens de uitvinding voor een rastertalverdubbeling, figuur 9 met een blokschema een videos ignaalverwer kings-10 schakeling volgens de uitvinding ter verkrijging van ruisonderdrukking, figuur 10 met een blokschema een videos ignaalverwerkingsschakeiing volgens de uitvinding voor dif ferentiaal-impulscode modulatie en -demodulatie, figuur 11 met een blokschema een videos ignaalverwerkings-15 schakeling volgens de uitvinding ter verkrijging van vertikale contourcorrectie en figuur 12 met een blokschema een andere videosignaalverwerkingsschakeiing voor vertikale contourcorrectie volgens de uitvinding.In the drawing: Figure 1 with a block diagram illustrates a video signal processing circuit according to the invention for use in still picture display by an image record player, figure 2 with a block diagram illustrates another video signal processing circuit according to the invention for use in still picture display by an image record player, figure 3 with a block diagram, a video signal processing circuit according to the invention in which a line number doubling takes place, figure 4 with a block diagram, a second possible embodiment of a video signal processing circuit according to the invention, with which BACfehlO1 Tal doubling is obtained, figure 5 with a block diagram possible embodiment of a video signal processing circuit according to the invention for «v ·] PHN.11.287 3 a line number doubling, figure 6 with a block scheme a fourth possible embodiment of a video signal processing circuit according to the invention for obtaining a line number doubling, figure 7 with a block diagram a video signal processing circuit according to the invention for a raster number doubling, figure 8 with a block diagram another video signal processing circuit according to the invention for a raster number doubling, figure 9 with a block diagram a video signal processing circuit according to the invention for the purpose of obtaining noise suppression, figure 10 with a block diagram a video signal processing circuit according to the invention for differential pulse code modulation and demodulation, figure 11 with a block diagram a video signal processing circuit according to the invention for obtaining vertical contour correction and figure 12 with a block diagram another video signal processing circuit for vertical contour correction according to the invention.

2Q In figuur 1 wordt aan een ingang 1 een videosignaal toege voerd dat afkomstig is van een stilstaand geïnterlinieerd televisiebeeld zoals bijvoorbeeld bij stilstaand-beeldweergave van een beeldplatenspeler. Dit videosignaal is van beeld tot beeld hetzelfde maar kan van raster tot raster verschillen. De twee 25 rasters van een beeld worden A en B genoemd.2Q In Figure 1, a video signal is applied to an input 1 which comes from a still interlaced television picture, such as, for example, in a still picture display of a picture record player. This video signal is the same from picture to picture but may differ from frame to frame. The two 25 frames of an image are called A and B.

De ingang 1 is verbonden met een ingang 3 van een selectie-schakeling 5 en via een. vertragingsschakeling 7 met een vertraging van een rastertijd min een halve lijntijd met een ingang 9 van de selectieschakeling 5. Een ingang 11 van de selectieschakeling 5 ligt 3Q via een vertragingsschakeling 13 met een vertraging van een lijntijd en de vertragingsschakeling 7 aan de ingang 1.The input 1 is connected to an input 3 of a selection circuit 5 and via a. delay circuit 7 with a delay of a frame time minus half a line time with an input 9 of the selection circuit 5. An input 11 of the selection circuit 5 is located 3Q via a delay circuit 13 with a delay of a line time and the delay circuit 7 at the input 1.

De ingangen 3, 9 en 11 van de selectieschakeling 5 zijn via een schakelaar 15 respektievelijk 17, 19 verbonden met een uitgang 21 van de selectieschakeling 5. De schakelaars 15, 17, 19 35 hebben een bedieningssignaalingang 23 respektievelijk 25, 27 die een bedieningssignaalingangskcmbinatie van de selectieschakeling 5 vormen en die verbonden zijn met een bedieningssignaaluitgangskambinatie ®^®van een beslissingsschakeling 29 welke bedieningssignaaluitgangs- q k η n 7 -7 />The inputs 3, 9 and 11 of the selection circuit 5 are connected via an switch 15 and 17, 19, respectively, to an output 21 of the selection circuit 5. The switches 15, 17, 19 35 have an operating signal input 23 and 25, 27 respectively, which have an operating signal input connection of form the selection circuit 5 and which are connected to an operating signal output association ® ^ van of a decision circuit 29 which control signal output qk η n 7 -7 />

PHN.11.287 4 HPHN.11.287 4 H

kcmbinatie een uitgang 31 respektievelijk 33, 35 van een logische schakeling 37 omvat.Combination comprises an output 31 and 33, 35, respectively, of a logic circuit 37.

De logische schakeling 37, die bijvoorbeeld een poort- IThe logic circuit 37, which is, for example, a gate I

schakeling of een alleen-leesgeheugen kan zijn, heeft een drietal Icircuit or read-only memory has three I

5 ingangen 39, 41, 43 die tevens de uitgangen zijn van een drietal I5 inputs 39, 41, 43 which are also the outputs of three I

vergelijkingsschakelingen 45, 47, 49. Van de vergelijkingsschakeling 45comparison circuits 45, 47, 49. Of the comparison circuit 45

is een ingang 51 respektievelijk 53 verbonden met de ingang 11 respek- Ian input 51 and 53 respectively is connected to the input 11 and I respectively

tievelijk 3 van de selectieschakeling 5. Een ingang 55 respektievelijk Irespectively 3 of the selection circuit 5. An input 55 and I, respectively

57 van de vergelijkingsschakeling 47 ligt aan de ingang 11 respek- I57 of the comparison circuit 47 is connected to the input 11 and I respectively

tievelijk 9 van de selectieschakeling 5 en een ingang 59 respektievelijk 61 van de vergelijkingsschakeling 49 aan de ingang 9 respektievelijk 11 van de selectieschakeling 5.9 of the selection circuit 5 and an input 59 and 61 of the comparison circuit 49 at the input 9 and 11 of the selection circuit 5, respectively.

De uitgang 21 van de selectieschakeling 21 is verbonden met een ingang 63 van een omschakelaar 65 waarvan een verdere 15 ingang 67 aan de ingang 1 ligt en een uitgang 68 de uitgang van de videosignaalverwerkingsschakeling vormt. Een bedieningssignaalingang 69 van de omschakelaar 65 ontvangt een schakelsignaal van de halve rasterfrequentie waardoor de omschakelaar 65 tijdens de verwerking van een videosignaal uit de rasters B In de getekende en tijdens 20 de verwerking van een videosignaal uit de rasters A in de niet getekende stand staat.The output 21 of the selection circuit 21 is connected to an input 63 of a change-over switch 65, a further input 67 of which is located at the input 1 and an output 68 constitutes the output of the video signal processing circuit. An operating signal input 69 of the changeover switch 65 receives a switching signal of the half-frame frequency, as a result of which the changeover switch 65 is in the position not shown during the processing of a video signal from the frames B and during the processing of a video signal from the frames A.

De selectieschakeling 5 en de beslissingsschakeling 29 vormen samen een niet-lineaire filterschakeling 71 die dat signaal aan een van de ingangen 3, 9 of 11 van de selectieschakeling 5 door-25 geeft aan de uitgang 21 dat het dichtst bij de gemiddelde waarde ligt van de signalen aan die ingangen 3, 9 en 11.The selection circuit 5 and the decision circuit 29 together form a non-linear filter circuit 71 which passes that signal to one of the inputs 3, 9 or 11 of the selection circuit 5 at the output 21 closest to the average value of the signals at those inputs 3, 9 and 11.

Aan de ingangen 3, 9 en 11 van de selectieschakeling 5 liggen signalen p respektievelijk q en r die afkomstig zijn uit drie boven elkaar liggende beeldpunten van twee opeenvolgende rasters waarvan in dit geval het signaal p het middelste beeldpunt uit het huidige raster en het signaal q het onderste en het signaal r het bovenste beeldpunt uit het vorige raster vertegenwoordigt. Wordt het signaal aan de ingang 43, respektievelijk 41, 39 van de logische schakeling 37 x respektievelijk y, z genoemd, dan geldt de volgende tabel waarin 35 BACH>RlêlNX£ p y q en x = 1 voor p ^ q y = 0 voor q r en y = 1 voor q < r ? = 0 voor r > p en z = 1 voor r ^ p PHN.11.287 5 en I, II en III de gewenste toestand is van de schakelaar 15 respectievelijk 17 en 19 van de selectieschakeling 5 die door het signaal aan de uitgang 31 respektievelijk 33, 35 van de beslissingsschakeling 37 wordt veroorzaakt en waarbij een 0 de niet gesloten en een 1 de gesloten 5 toestand voorstelt.The inputs 3, 9 and 11 of the selection circuit 5 have signals p and q and r respectively, which originate from three superimposed pixels of two successive frames, in which case the signal p is the middle pixel of the current frame and the signal q the bottom and the signal r represent the top pixel from the previous frame. If the signal at the input 43 and 41, 39 of the logic circuit 37, respectively, is called y, z, then the following table applies in which 35 BACH> RllNX £ pyq and x = 1 for p ^ qy = 0 for qr and y = 1 for q <r? = 0 for r> p and z = 1 for r ^ p PHN.11.287 5 and I, II and III is the desired state of the switches 15 and 17 and 19 of the selection circuit 5, respectively, supplied by the signal at the output 31 and 33 respectively , 35 of the decision circuit 37 is caused and a 0 represents the non-closed and a 1 represents the closed 5 state.

x y z I ii lil 0 0 0 d d d 0 0 10 1 0 0 10 10 0 10 0 1 1 0 0 1 1 0 0 0 0 1 10 110 o 110 0 1 o 1 1 1 d d d 15 De letter d geeft aan dat het er niet toe doet welke schake laar wordt gesloten. Wordt voor de logische schakeling 37 een alleen-leesgeheugen gebruikt dan kan hiervoor bijvoorbeeld de schakelaar I worden gekozen. Bij het toepassen van een poortschake1ing kan bijvoorbeeld voor x = y = z = 0de schakelaar I en voor x = y = z = 1 de 20 schakelaar UI worden gekozen hetgeen dan de volgende logische formules oplevert: I = x'z' + xy’z II = x'y'z + xyz' III = yz + xy'z' 25 waarin een accent een inversie aangeeft.xyz I ii lil 0 0 0 ddd 0 0 10 1 0 0 10 10 0 10 0 1 1 0 0 1 1 0 0 0 0 1 10 110 o 110 0 1 o 1 1 1 ddd 15 The letter d indicates that it does not matter which switch is closed. If a read-only memory is used for the logic circuit 37, the switch I can for instance be selected for this purpose. When applying a gate circuit, the switch I1 can be selected for x = y = z = 0, and for x = y = z = 1 the switch UI, which then yields the following logical formulas: I = x'z '+ xy' z II = x'y'z + xyz 'III = yz + xy'z' 25 in which an accent indicates an inversion.

Bij een dergelijke toepassing van de niet-lineaire schakeling 71 blijkt bij de stilstaand-beeldweergave een betere beeldindruk te worden verkregen dan met enig andere bekende schakeling.In such a use of the non-linear circuit 71, it appears that a better image impression is obtained in the still picture display than with any other known circuit.

Het zal duidelijk zijn dat in plaats van de serieschakeling 30 van de vertragingsschakeling 7 en 13 tussen de ingang 1 en de ingang 11 van de selectieschakeling 5 ook een enkele vertragingsschakeling met een vertraging van een rastertijd plus een halve lijntijd kan worden toegepast.It will be clear that instead of the series circuit 30 of the delay circuit 7 and 13 between the input 1 and the input 11 of the selection circuit 5, a single delay circuit with a delay of a frame time plus half a line time can also be used.

De boven beschreven videos ignaalverwerkingsschakeling kan 35 worden toegepast voor lijnflikkerreductie bij een geïnterlinieerd beeld als de vertragingsschakelingen 7 en 13 onderling worden verwisseldThe video signal processing circuit described above can be used for line flicker reduction in an interlaced image when the delay circuits 7 and 13 are interchanged

en als de vertikale afbuiging van de beeldweergeefbuis van raster tot BAD ORIGINALand as the vertical deflection of the image display tube from raster to BAD ORIGINAL

raster zodanig wordt aangepast dat er een extra vertikale afbuiging 85 o 03 7qgrid is adjusted in such a way that there is an extra vertical deflection 85 o 03 7q

PHN.11.287 6 IPHN.11.287 6 I

over een halve lijnafstand plaatsvindt als de omschakelaar 65 in de Itakes place over a half line distance when the switch 65 in the I

getekende stand B staat. Idrawn position B. I

In figuur 2, waarin overeenkomstige delen dezelfde verwij- zingscijfers hebben als in figuur 1, ligt de ingang 1 aan een ingang 73In figure 2, in which corresponding parts have the same reference numerals as in figure 1, the input 1 is connected to an input 73

5 van een parallelfilterschakeling 75. Aan de ingang 1 wordt eenzelfde I5 of a parallel filter circuit 75. At the input 1, the same I

signaal toegevoerd als in figuur 1. De ingang 73 van de parallelfilter- Isignal applied as in figure 1. The input 73 of the parallel filter I

schakeling 75 is tevens een ingang van een kamfilterschakeling 77 Icircuit 75 is also an input to a comb filter circuit 77 I.

die deel uitmaakt van de parallelfilterschakeling 75. Een verdere Iwhich is part of the parallel filter circuit 75. A further I

ingang 79 van de parallelfilterschakeling 75, die tevens een verdere Iinput 79 of the parallel filter circuit 75, which is also a further I

10 ingang van de kamfilterschakeling 77 is, is via een omschakelaar 81 verbindbaar met de ingang 1 of met een uitgang van een vertragings-schakeling 83 met een vertragingstijd van een rastertijd min een halve lijntijd waarvan de ingang aan de ingang 1 ligt. De omschakelaar 81 wordt bediend door een aan een ingang 85 ervan toegevoerd omschakel-15 signaal van de halve ras ter frequent ie waardoor bij het optreden aan de ingang 1 van een signaal uit een A-r as ter de omschakelaar 81 de niet-getekende en bij het optreden van een signaal uit een B-raster de getekende stand aanneemt.The input of the comb filter circuit 77 is connectable via a switch 81 to the input 1 or to an output of a delay circuit 83 with a delay time of a frame time minus half a line time whose input is at the input 1. The change-over switch 81 is operated by a half-race switching signal applied to an input 85 thereof, so that when the change-over signal 81 occurs at the input 1 of an Ar axis signal, the change-over signal 81 is not shown and occurrence of a signal from a B-grid assumes the drawn position.

Met de ingang 73 respektievelijk 79 van de kamfilterschake-20 ling 77 is een serieschakeling van vertragingselementen 87, 89, 91, 93 respektievelijk 95, 97, 99 en 101 met elk een vertraging van een lijntijd verbonden. De uitgangen van de vertragingselementen 87, 89, 91, 93 respektievelijk 95, 97, 99, 101 zijn via coëfficiëntschake-lingen 103, 105, 107, 109 respektievelijk 111, 113, 115, 117 iret een 25 cptelschakeling 119 respektievelijk 121 verbonden en via coëfficiënt-schakelingen 123, 125, 127, 129 respektievelijk 131, 133, 135, 137 net een optelschakeling 139 respektievelijk 141. Van de vertragingsschake-ling 87 respektievelijk 95 is verder de ingang via een coëfficiënt-schakeling 143 respektievelijk 145 met de optelschakeling 139 respek-30 tievelijk 141 verbonden.A series circuit of delay elements 87, 89, 91, 93 and 95, 97, 99 and 101, each with a delay of a line time, is connected to the inputs 73 and 79 of the comb filter circuit 77, respectively. The outputs of the delay elements 87, 89, 91, 93 and 95, 97, 99, 101, respectively, are connected via coefficient circuits 103, 105, 107, 109 and 111, 113, 115, 117 to a counting circuit 119 and 121, respectively, and via coefficient circuits 123, 125, 127, 129 and 131, 133, 135, 137 and an adder circuit 139 and 141 respectively. The delay circuit 87 and 95, respectively, have their input via a coefficient circuit 143 and 145, respectively, with the adder circuit 139 and 141 respectively. -30 also 141 connected.

Een uitgang 147 respektievelijk 149 van de optelschakeling 139 respektievelijk 121 ligt aan een ingang 151 respektievelijk 153 van een optelschakeling 155 waarvan een uitgang 157 tevens een uitgang van de kamf ilterschakeling 77 is die aan de ingang 3 van de niet-35 lineaire filterschakeling 71 ligt en aan een ingang 159 van een aftrek-101 waarvan een a^ere ingang 163 met de uitgang van het vertragingselement 89 is verbonden en een uitgang 165 een uitgang Tr=r> kflmfilterschakeling 77 vormt.An output 147 and 149, respectively, of the adder circuit 139 and 121, respectively, is connected to an input 151 and 153, respectively, of an adder circuit 155, an output 157 of which is also an output of the comb filter circuit 77 which is connected to the input 3 of the non-35 linear filter circuit 71 and at an input 159 of a subtractor 101, of which a further input 163 is connected to the output of the delay element 89 and an output 165 forms an output Tr = r> filter filter circuit 77.

PHN.11.287 7PHN.11.287 7

Van de optelschakeling 119 respektievelijk 141 ligt een uitgang 167 respektievelijk 169 aan een ingang 171 respektievelijk 173 van een optelschakeling 175 waarvan een uitgang 177 een uitgang van de kamfilterschakeling 77 vormt, die rechtstreeks verbonden is met de g ingang 9 van de niet-lineaire filterschakeling 71 en via een vertra-gingsschakeling 179 met een vertraging van een lijntijd met de ingang 11 van de niet-lineaire filterschakeling 71.The adder circuit 119 and 141 respectively have an output 167 and 169 respectively connected to an input 171 and 173 respectively of the adder circuit 175, an output 177 of which forms an output of the comb filter circuit 77, which is directly connected to the input g of the non-linear filter circuit 71 and via a delay circuit 179 with a delay of a line time with the input 11 of the non-linear filter circuit 71.

Een uitgang 181 van de kamfilterschakeling 77 die tevens een uitgang van de parallelfilterschakeling 75 is, ligt aan de uitgang 10 van het vertragingselement 97 en is verbonden met de ingang 67 van de omschakelaar 65 waarvan de ingang 63 is verbonden met een uitgang 183 van een optelschakeling 185 welke uitgang 183 tevens een uitgang van de parallelfilterschakeling 77 is. Van de optelschakeling 185 ligt een ingang 187 aan de uitgang 21 van de niet-lineaire filterscha-15 keling 71 en een ingang 189 aan de uitgang 165 van de aftrekschake-ling 161.An output 181 of the comb filter circuit 77, which is also an output of the parallel filter circuit 75, is located at the output 10 of the delay element 97 and is connected to the input 67 of the inverter 65, the input 63 of which is connected to an output 183 of an adder circuit 185 which output 183 is also an output of the parallel filter circuit 77. The adder circuit 185 has an input 187 at the output 21 of the non-linear filter circuit 71 and an input 189 at the output 165 of the subtractor circuit 161.

De videosignaalverwerkingsschakeling van figuur 2 kan evenals die van figuur 1 worden toegepast voor lijnflikkerreductie als de omschakelaar 81 wordt weggelaten, de ingang 79 van de parallel-2o filterschakeling 75 aan de ingang 1 wordt gelegd en de ingang 73 van de parallelfilterschakeling 75 met de uitgang van de vertr agings -schakeling 83 wordt verbonden in plaats van met de ingang 1.The video signal processing circuit of Figure 2, like that of Figure 1, can be used for line flicker reduction if the inverter 81 is omitted, the input 79 of the parallel filter circuit 75 is applied to the input 1, and the input 73 of the parallel filter circuit 75 with the output of the delay circuit 83 is connected instead of the input 1.

In figuur 3 waarin overeenkomstige delen dezelfde verwij-zingscijfers hebben als in figuur 1 moet het aan de ingang 1 toegevoer-25 de videosignaal in lijntal worden verdubbeld. Om storende verschijnselen in een beeld verkregen met een in lijnental verdubbeld videosignaal op te heffen wordt het videosignaal eerst via een kamfilter 201 gevoerd. Een uitgang 203 van het kamfilter 201 levert dan een videosignaal waarin op frequenties die (n + 2/3)x de lijnfrequentie 30 bedragen (n = 0, 1, 2, ...) een verzwakking optreedt. Het videosignaal aan de uitgang 203 van het kamfilter 201 wordt vervolgens aan de ingang 3 van de niet-lineaire filterschakeling 71 toegevoerd en via de vertragingsschakeling 13 met een vertraging van een lijntijd aan de ingang 9 van de niet-lineaire filterschakeling 71 en verder via 35 de vertragingsschakeling 7 met een vertraging van een rastertijd min een halve lijntijd aan de ingang 11 van de niet-lineaire filterschakeling 71. De uitgang 21 van de niet-lineaire filterschakeling 71 levert B ADnQE^i t^kamf ilterd videosignaal dat door de niet-lineaire filterscha- IIn figure 3 in which corresponding parts have the same reference numerals as in figure 1, the video signal supplied to input 1 must be doubled in line number. In order to eliminate disturbing phenomena in an image obtained with a video signal doubled in line number, the video signal is first passed through a comb filter 201. An output 203 of the comb filter 201 then supplies a video signal in which attenuation occurs at frequencies (n + 2/3) x the line frequency 30 (n = 0, 1, 2, ...). The video signal at the output 203 of the comb filter 201 is then applied to the input 3 of the non-linear filter circuit 71 and via the delay circuit 13 with a delay of a line time to the input 9 of the non-linear filter circuit 71 and further via 35 the delay circuit 7 with a delay of a frame time minus half a line time at the input 11 of the non-linear filter circuit 71. The output 21 of the non-linear filter circuit 71 produces B ADnQE-1 filter filtered signal which is fed by the non-linear filter screen I

85 0 03 70 ‘85 0 03 70 "

ΡΗΝ.11.287 8 I11.287 8 I

keling van bewegings-afhankelijke storingen is bevrijd. Dit wordt toe- Hmovement-dependent disturbances are freed. This is ad- H

gevoerd aan een ingang 205 van een optelschakeling 207 aan een ingang Happlied to an input 205 of an adder circuit 207 to an input H.

209 waarvan een complementair gekamfilterd videosignaal wordt toege- I209 of which a complementary comb-filtered video signal is applied

voerd. Iconducted. I

Dit complementair gekamf ilterd videosignaal is afkomstigThis complementary comb-filtered video signal is produced

HH

van een uitgang 211 van een af trekschakeling 213 waarvan een ingang 215 Iof an output 211 of a subtracting circuit 213 of which an input 215 I.

met de uitgang 203 van het kamfilter 201 is verbonden en een ingang Iis connected to the output 203 of the comb filter 201 and an input I.

217 via een alles-doorlaatschakeling 219 met de ingang 1. De alles- I217 via an all-pass circuit 219 with input 1. The all-I

doorlaatschakeling 219 heeft dezelfde vertragingstijd als het kamfilter Ipass circuit 219 has the same delay time as the comb filter I.

201. De kombinatie van het kamfilter 201, de alles-doorlaatschakeling 219 en de aftrekschakeling 213 zal in het vervolg als tweede kamfilter-schakeling 220 worden aangeduid.201. The combination of the comb filter 201, the all-pass circuit 219 and the subtractor circuit 213 will hereinafter be referred to as the second comb filter circuit 220.

De optelschakeling 207 levert aan een ingang 221 van een lijnentalverdubbelingsschakeling 223 een gefilterd videosignaal dat op elk moment zo goed mogelijk het gemiddelde van twee lijnen uit het huidige raster en een tussenliggende lijn uit het vorige raster vertegenwoordigt, terwijl aan een verdere ingang 225 van de lijnen-talverdubbelingsschakeling 223 een van de uitgang van de alles-doorlaatschakeling 219 afkomstig ongefilterd videosignaal wordt toegevoerd.The adder circuit 207 supplies an input 221 of a line number doubling circuit 223 with a filtered video signal which at all times represents the average of two lines from the current frame and an intermediate line from the previous frame as best as possible, while at a further input 225 of the lines Number doubling circuit 223 is fed an unfiltered video signal from the output of the all-pass circuit 219.

2Q De lijnentalverdubbelingsschakeling 223, die slechts schetsmatig is getekend, heeft een met de ingang 221 respektievelijk 225 verbonden inschrijf schakelaar 227 respektievelijk 229, een viertal lijngeheugens 231, 233, 235, 237 en met een uitgang 239 respektievelijk 241 verbonden uitleesschakelaar 243 respektievelijk 245. In de getekende stand van de schakelaars 227, 229, 243, 245 worden de lijn-25 geheugens 233, 237 gedurende een lijntijd van het om te zetten videosignaal ingeschreven en de lijngeheugens 231 en 235 twee keer op de dubbele snelheid uitgelezen. In de volgende lijntijd van het on te zetten videosignaal nemen de schakelaars 227, 229, 243, 245 de nietig getekende stand aan en worden de lijngeheugens 231 en 235 ingeschreven en de lijngeheugens 233 en 237 twee keer op de dubbele snelheid uitgelezen.The line-number doubling circuit 223, which is drawn only in sketch, has a write switch 227 and 229 respectively connected to the input 221 and 225 respectively, a four line memories 231, 233, 235, 237 and a readout switch 243 and 245, respectively, connected to an output 239 and 241, respectively. In the drawn position of the switches 227, 229, 243, 245, the line 25 memories 233, 237 are written during a line time of the video signal to be converted and the line memories 231 and 235 are read twice at the double speed. In the next line time of the video signal to be turned on, the switches 227, 229, 243, 245 enter the void position and the line memories 231 and 235 are written and the line memories 233 and 237 are read twice at the double speed.

Aan de uitgang 239 van de lijnentalverdubbelingsschakeling 223 is daardoor voortdurend een videosignaal van de dubbele lijnfrequentie aanwezig waarvan telkens een lijnenpaar het omgezette gemiddelde 35 BAD^RftSHiJAlideosignaal uit drie boven elkaar liggende lijnen van twee opvolgende rasters van het videosignaal aan de ingang 1 is en aan de uitgang 241 is voortdurend een videosignaal aanwezig waarvan telkens FHN.11.287 9 * * . . 1 een lijnenpaar gelijk is aan een lijn van het omgezette onbewerkte videosignaal.As a result, a video signal of the double line frequency is constantly present at the output 239 of the line-number doubling circuit 223, the line pair of which each represents the converted average of the BAD-RftSHiJAlideo signal from three superimposed lines of two successive frames of the video signal at input 1 and output 241 constantly has a video signal, each of which FHN.11.287 9 * *. . 1 a line pair is equal to a line of the converted raw video signal.

De uitgangen 239 en 241 van de lij nentalvedibbelingsschakeling 223 worden afwisselend via een omschakelaar 243 met een uitgang 5 245 verbonden. De omschakelaar 243 ontvangt daartoe aan een ingang 247 een bedieningssignaal van de halve lijnfrequentie van het omgezette videosignaal zodat aan de uitgang 245 afwisselend een lijntijd een omgezet videosignaal dat een zo goed mogelijk gemiddelde is van drie in positie opvolgende lijnen van het cm te zetten videosignaal en een IQ lijntijd een onbewerkt omgezet videosignaal wordt afgegeven. Daardoor wordt zonder de toepassing van een bewegingsdetector een videosignaal van de dubbele lijnfrequentie verkregen dat een grotere storingsvrijheid bezit dan bij de toepassing van een van de tot dusver bekende schakelingen.The outputs 239 and 241 of the line valency circuit 223 are alternately connected via an inverter 243 to an output 5 245. To this end, the change-over switch 243 receives an operating signal of the half-line frequency of the converted video signal at an input 247, so that at the output 245 an alternating line time is converted a video signal which is the best possible average of three lines of the video signal to be set in position, and an IQ line time an unprocessed converted video signal is outputted. As a result, without the use of a motion detector, a video signal of the double line frequency is obtained, which has a greater freedom of interference than when using one of the hitherto known circuits.

15 De schakeling kan vereenvoudigd worden door het weglaten van het kamfilter 201, de alles-doorlaatschake1ing 219, de aftrekscha-keling 213 en de optelschakeling 207. De ingang 3 van de niet-lineaire filter schakeling 71 en de ingang van de vertragingsschakeling 13 worden dan aan de ingang 1 gelegd en de uitgang 21 van de niet-lineaire 20 filterschakeling 71 aan de ingang 221 van de 1 ij nentalverdubbe lings -schakeling 223. Bij een zeer weinig voorkomend beeld dat een patroon bevat waarin een frequentie van tweederde maal de lijnfrequentie of een aantal malen de lijnfrequentie hogere frequentie vóórkant moet dan met een uiterst geringe storing genoegen worden genomen.The circuit can be simplified by omitting the comb filter 201, the all-pass circuit 219, the subtractor circuit 213 and the adder circuit 207. The input 3 of the non-linear filter circuit 71 and the input of the delay circuit 13 are then to input 1 and the output 21 of the non-linear 20 filter circuit 71 to the input 221 of the 1-level duplication circuit 223. In a very rare image containing a pattern in which a frequency is two-thirds the line frequency or a number of times the line frequency higher front frequency must then be satisfied with an extremely small disturbance.

25 De schakeling kan geschikt gemaakt worden voor een video signaal dat een kombinatie van inter liniër ing en interpunkter ing vertoont zoals beschreven in Electronics, February 23, 1984, p. 74, 76 door de ingang 11 van de niet-lineaire filterschakeling 71 via een omschakelaar gedurende het ene raster rechtstreeks en gedurende het 30 andere raster via een vertragingsschakeling met een vertraging van een lijntijd te verbinden met de uitgang van de vertragingsschakeling 7.The circuit can be made suitable for a video signal displaying a combination of interlacing and interpunkering as described in Electronics, February 23, 1984, p. 74, 76 by connecting the input 11 of the non-linear filter circuit 71 via a changeover switch during one frame directly and during the other frame via a delay circuit with a delay of a line time to the output of the delay circuit 7.

In figuur 4 is een andere mogelijke uitvoering van een , schakeling voor het verkrijgen van een in lijnen tal verdubbeld videosignaal aangegeven waarin gebruik wordt gemaakt van de in figuur 2 35 beschreven parallelfilterschakeling 73 en de in figuur 3 beschreven lijnentalverdubbelingsschakeling 223. De overeenkomstige delen hebben dezelfde verwijzingscijfers als in de voorgaande figuren.Figure 4 shows another possible embodiment of a circuit for obtaining a line-doubled video signal using the parallel filter circuit 73 described in Figure 2 and the line-number doubling circuit 223 described in Figure 3. The corresponding parts have the same reference numerals as in the previous figures.

BAD ORIGINALBAD ORIGINAL

8 5 o 0 t 7 Λ8 5 o 0 t 7 Λ

PHN.11.287 10 IPHN.11.287 10 I

De ingang 1 is in dit geval rechtstreeks verbonden met de IInput 1 in this case is directly connected to I.

ingang 79 van de parallelfilterschakeling 75 en via een vertragings- Iinput 79 of the parallel filter circuit 75 and via a delay I

schakeling 251 met een vertraging van een rastertijd plus een halve Icircuit 251 with a delay of a frame time plus a half I.

- lijntijd met de ingang 73 van de parallelfilterschakeling 75. De I- line time with the input 73 of the parallel filter circuit 75. The I

5 uitgang 183 respektievelijk 181 van de parallelfilterschakeling 75 I5 output 183 and 181, respectively, of the parallel filter circuit 75 I.

is verbonden met de ingang 221 respektievelijk 225 van de lijnental- Iis connected to the input 221 and 225, respectively, of the line number I

verdubbe 1 ingsschakeling 223. Aan de bedieningss ignaalingang 247 van de Idoubling circuit 223. At the control signal input 247 of the I

omschakelaar 243 wordt nu een omschakelsignaal van de halve lijnfrequentie van het omgezette videosignaal toegevoerd.changeover switch 243 is now supplied with a changeover signal of the half line frequency of the converted video signal.

10 Figuur 5 geeft een mogelijke uitvoering van een schakeling voor de verkrijging van een storingsvrij in lijnental verdubbeld videosignaal waarbij een niet-lineair filter 71 als beschreven in figuur 1 is opgenomen na een lijnentalverdubbelingsschakeling 223 als beschreven in figuur 3.-. | 15 \ 20 \ 30 \ 35 \ BAD ORIGINAL \ PHN 11.287 11Figure 5 shows a possible embodiment of a circuit for obtaining an interference-free line-count doubled video signal in which a non-linear filter 71 as described in Figure 1 is included after a line-number doubling circuit 223 as described in Figure 3.-. | 15 \ 20 \ 30 \ 35 \ BAD ORIGINAL \ PHN 11.287 11

De ingang 1 is rechtstreeks verbonden met de ingang 225 en via een vertragingsschakeling 253, die een vertraging van een rastertijd plus een halve lijntijd heeft, met de ingang 221 van de lijnentalverdubbe-lingsschakeling 223.The input 1 is directly connected to the input 225 and through a delay circuit 253, which has a delay of a frame time plus half a line time, to the input 221 of the line number doubling circuit 223.

5 De uitgang 239 van de 1 ijnentalverdubbelingsschakeling 223 is verbonden met de ingang 11 van de niet-lineaire filterschakeling 71 en de uitgang 241 van de lijnen talverdubbelingsschakeling 223 ligt aan de ingang 3 en via een vertragingsschakeling 255 met een vertragingstijd van een lijntijd van het cm te zetten signaal, dus van twee lijntijden 10 van het omgezette signaal aan de ingang 9 van de niet lineaire filterschakeling 71.The output 239 of the 1 line doubling circuit 223 is connected to the input 11 of the non-linear filter circuit 71 and the output 241 of the line number doubling circuit 223 is connected to the input 3 and via a delay circuit 255 with a delay time of a line time of cm signal to be converted, i.e. of two line times 10 of the converted signal at the input 9 of the non-linear filter circuit 71.

Er blijkt geen omschakelaar nodig te zijn zoals bij de schakelingen van figuren 4 en 5 omdat de niet-lineaire filterschakeling 71 automatisch het juiste weer te geven signaal kiest.No change-over switch appears to be necessary as with the circuits of Figures 4 and 5 because the non-linear filter circuit 71 automatically selects the correct signal to be displayed.

15 Als de geheugenschakeling 235, 237, 229, 225 van de lijnen- talverdubbelingsschakeling zodanig wordt ingericht dat er ook een twee lijntijden vertraagd signaal kan worden af genomen kan de ingang van de vertragingsschakeling 253 in plaats van het signaal van de ingang 1 dit twee lijntijden vertraagde signaal toegevoerd krijgen en kan dus de 2o vertragingstijd van de vertragingsschakeling 253 twee lijntijden korter worden gemaakt.If the memory circuit 235, 237, 229, 225 of the line number doubling circuit is arranged such that a two line times delayed signal can also be taken, the input of the delay circuit 253 can replace the signal of the input 1 with two line times. delayed signal and thus the delay time of delay circuit 253 can be made two line times shorter.

In figuur 6 is een variant op de schakeling van figuur 3 aangegeven waarbij een lij nental verdubbel ings s chake ling vóór de tweede kamfilterschakel ing 220 is opgenomen in plaats van achter de optel-25 schakeling 207. Overeenkomstige delen hebben dezelfde verwijzingscijfers als in figuur 3. De omschakelaar 243 schakelt nu tussen de uitgang van de cptelschakeling 207 en de uitgang 217 van de alles-doorlaatschakeling 219 van de tweede kamfilterschakeling 220. De ingang 11 van de niet-lineaire filterschakeling 71 is nu via een vertragingsschakeling 257 3Q met een vertraging van een lijntijd met de uitgang van de vertragingsschakeling 13 verbonden terwijl de ingang 209 van de cptelschakeling 207 via een vertragingsschakeling 259 met een vertraging van een lijntijd met de uitgang 211 van de tweede kamfil terschakeling 220 is verbonden.Fig. 6 shows a variant of the circuit of Fig. 3 in which a line doubling circuit is included before the second comb filter circuit 220 instead of behind the adder circuit 207. Corresponding parts have the same reference numerals as in Fig. 3 The changeover switch 243 now switches between the output of the counting circuit 207 and the output 217 of the all-pass circuit 219 of the second comb filter circuit 220. The input 11 of the non-linear filter circuit 71 is now through a delay circuit 257-3 with a delay of a line time is connected to the output of the delay circuit 13, while the input 209 of the counting circuit 207 is connected to the output 211 of the second comb filter circuit 220 with a delay of a line time via a delay circuit 259.

35 De ingang 1 van de schakeling is verbonden met een ingang 261 van een lij nental verdubbel ingsschake 1 ing 263 en via een vertrag ingsschakel· ing 265, die een vertraging heeft van een rastertijd, met een ervan.The input 1 of the circuit is connected to an input 261 of a line number doubling circuit 1 input 263 and via a delay circuit 265, which has a delay of a frame time, to one of them.

8500379 18500379 1

FHN 11.287 12 IFHN 11.287 12 I

De lijnentalverdubtelingsschakeling 263 heeft een drietal IThe line number doubling circuit 263 has three I.

lijngeheugens 269, 271 , 273 waarvan de ingangen via een tweetal in-line memories 269, 271, 273 whose inputs are via two inputs

schrijf schakelaars 275, 277 met de ingang 267 of 261 kunnen worden Iwrite switches 275, 277 with input 267 or 261 can be I.

verbonden en waarvan de uitgangen via een uitleesschakelaar 279 met eenconnected and the outputs of which via a readout switch 279 to a

5 uitgang 281 van de lijnen tal verdubbelingsschakeling 263 kunnen worden I5 output 281 of the lines numerous doubling circuit 263 can be I.

verbonden. De uitgang 281 van de lijnentalverdubbelingsschakeling 263 Iconnected. The output 281 of the line number doubling circuit 263 I.

ligt aan de ingang van de tweede kamfilterschakeling 220. Iis located at the input of the second comb filter circuit 220. I

De inschrijf- en uitleesschakelaars 275, 277, 279 worden in IThe write and read switches 275, 277, 279 are shown in I.

een zodanig rythme bediend dat in elk van de lijngeheugens afwisselend 10 een andere lijn van het signaal aan de ingang 261 en van het signaal aan de Ingang 267 wordt ingeschreven terwijl tussen twee inschrijfperiodes elk geheugen gedurende een halve lijntijd op de dubbele snelheid wordt uitgelezen. Aan de uitgang 281 treden dan achtereenvolgens op een lijn uit het huidige raster, een lijn uit het vorige raster, een tweede lijn 15 uit het huidige raster, een tweede lijn uit het vorige raster, een derde lijn uit het huidige raster en zo verder.Operates a rhythm such that in each of the line memories a different line of the signal at the Input 261 and of the signal at the Input 267 is alternately written, while between two write periods each memory is read at half the line speed for half a line time. At the output 281, a line from the current frame, a line from the previous frame, a second line from the current frame, a second line from the previous frame, a third line from the current frame and so on are successively entered.

Hierdoor komt aan de uitgangen 203 en 211 van de tweede kamfilterschakeling 220 afwisselend een videosignaal afkomstig van een lijn uit het huidige raster en uit het vorige raster ter beschikking in 20 de volgorde waarin ze in positie in een beeld liggen zodat aan de ingangen 3, 9 en 11 van de niet-lineaire filterschakeling 71 telkens de videosignalen uit drie in positie opvolgende lijnen uit twee rasters worden aangeboden.As a result, a video signal from a line from the current frame and from the previous frame is alternately made available at the outputs 203 and 211 of the second comb filter circuit 220 in the order in which they are in position in an image, so that at the inputs 3, 9 and 11 of the non-linear filter circuit 71 each time the video signals from three positional lines from two frames are applied.

Aan de omschakelsignaalingang 247 van de omschakelaar 243-wordt 25 nu een omschakelsignaal van de halve lijnfrequentie van het omgezette videosignaal tcegevoerd zodat afwisselend een videosignaal van een lijn uit het huidige raster en van een uit drie opeenvolgende lijnen van twee rasters niet-lineair gefilterd signaal aan de uitgang 245 van de cmschakelaar 243 wordt verkregen.A switching signal of the half-line frequency of the converted video signal tc is now fed to the switching signal input 247 of the switching device 243-so that alternately a video signal of a line from the current frame and of a three-consecutive lines of two frames is fed with a non-linearly filtered signal. the output 245 of the cm-switch 243 is obtained.

30 Desgewenst kan de tweede kamfilterschakeling 220 worden wegge laten. De optelschakeling 207 vervalt dan ook, de ingang 3 van de niet-lineaire filterschakeling 71 en die van de vertragingsschakeling 13 worden dan verbonden met de uitgang 281 van de lijnentalverdubbelingsschakeling 263 terwijl de omschakelaar 243 dan moet schakelen tussen de 35 uitgang 21 en de ingang 9 van de niet-lineaire filterschakeling 71.If desired, the second comb filter circuit 220 can be omitted. The adder circuit 207 is therefore omitted, the input 3 of the non-linear filter circuit 71 and that of the delay circuit 13 are then connected to the output 281 of the line-number doubling circuit 263, while the change-over switch 243 must then switch between the output 21 and the input 9. of the non-linear filter circuit 71.

BAD ORIGINAL^ een videosignaal van het in het bovengenoemde artikel Electronics, Febr. 23, 1984 pagina's 74, 76 gepubliceerde systeem moet * -i mana 267 van de lijnen tal verdubbelings- « ' PHN 11.287 13 schakeling 263 gedurende een rastertijd door een omschakelaar aan de uitgang van de vertraglngsschakeling 265 gelegd en een volgende rastertijd aan een uitgang van een vertraglngsschakeling met een vertraging van een lijntijd waarvan de ingang aan de uitgang van de vertragings-5 schakeling 265 ligt.BAD ORIGINAL ^ a video signal from the aforementioned article Electronics, Feb. 23, 1984 pages 74, 76 published system, * -i mana 267 of the lines numerous doubling circuit 263 must be applied during a frame time by a changeover switch at the output of the delay circuit 265 and a subsequent frame time at an output of a delay circuit with a delay of a line time, the input of which is at the output of the delay circuit 265.

In de videosignaalverwerkingsschakeling van figuur 7, waarin voor overeenkomstige delen dezelfde verwijzingscijfers zijn gebruikt als in de vorige figuren, wordt een niet-lineaire f il ter schakel ing 71, die in figuur 1 werd beschreven, toegepast in een interpolatieschakeling 10 die is opgenomen na een rastertalverdubfcelingsschakeling 283.In the video signal processing circuit of Figure 7, in which corresponding parts have the same reference numerals as in the previous figures, a non-linear filter circuit 71 described in Figure 1 is used in an interpolation circuit 10 which is included after a raster number doubling circuit 283.

Aan de ingang 1, die tevens de ingang van de rastertalverdubbs-lingsschakeling 283 is, wordt een geïnterlinieerd videosignaal toegeveerd waarvan de rasters A, B, C, D, E, ... zijn genoemd. De rasters A, C, ... duren bij de verdubbeling een rastertijd min een halve lijn-15 tijd, de rasters B, E, ... een rastertijd plus een halve lijntijd .An input 1, which is also the input of the frame number doubling circuit 283, is supplied with an interlaced video signal, the frames of which are named A, B, C, D, E, .... Grids A, C, ... have a grating time minus half a line-15 time when doubling, grids B, E, ... have a grating time plus half a line time.

Aan een uitgang 285 van de ras tertal verdubfcelingsschakeling 283 komt dan een videosignaal ter beschikking waarvan de ras terfequentie verdubbeld is en waarin elk raster van het ingangssignaal twae keer achter elkaar voorkomt. Dit videosignaal wordt hier A, A, B, B, C, C, D, D, genoemd.A video signal is then made available at an output 285 of the ras tertal doubling circuit 283, the ras ter frequency of which is doubled and in which each frame of the input signal occurs twice in succession. This video signal is referred to here as A, A, B, B, C, C, D, D.

20 Dit videosignaal wordt toegevoerd aan de ingang 3 van de niet-lineaire filterschakeling 71, aan een omschakelaar 287 en aan een omschakelaar 289.This video signal is applied to the input 3 of the non-linear filter circuit 71, to a changeover switch 287 and to a changeover switch 289.

De uitgang van de omschakelaar 287 is via een serieschakeling van vertragingsschakelingen 291 , 293, 295 verbonden met de ingang 11 van de niet-lineaire filterschakeling 71 en met de andere ingang van de 25 omschakelaar 287. De vertragingsschakelingen 291, 293, 295 hebben een vertragingstijd van respektievelijk een lijntijd, een rastertijd min anderhalve lijntijd en een lijntijd van het omgezette videosignaal.The output of the changeover switch 287 is connected in series of delay circuits 291, 293, 295 to the input 11 of the non-linear filtering circuit 71 and to the other input of the changeover switch 287. The delay circuits 291, 293, 295 have a delay time of a line time, a frame time minus one and a half line time and a line time of the converted video signal, respectively.

De ingang 9 van de niet-lineaire filterschakeling 71 is via een omschakelaar 297 verbindbaar met de verbinding van de vertragingsschakelingen 30 293, 295. Deze laatstgenoemde verbinding ligt ook aan een ingang van de omschakelaar 289 waarvan verder een ingang met de uitgang 21 van de niet-lineaire filterschakeling 71 is verbonden. De uitgang 298 van de anscha-kelaar 289 vormt de uitgang van de schakeling.The input 9 of the non-linear filter circuit 71 is connectable via a changeover switch 297 to the connection of the delay circuits 30 293, 295. The latter connection is also connected to an input of the changeover switch 289, of which an input to the output 21 of the linear filter circuit 71 is connected. The output 298 of the switch 289 forms the output of the circuit.

De schakeling met de amschakelaars 287, 289, 297, de ver- IThe circuit with the amps 287, 289, 297, the I

35 tragingsschakelingen 291 , 293, 295 en de niet-lineaire filterschakeling 71 vervangt een interpolatieschakeling en geeft een betere storings-BAdan de bekende interpolatieschakelingen.35 delay circuits 291, 293, 295 and the non-linear filter circuit 71 replace an interpolation circuit and provide better interference than the known interpolation circuits.

De amschakelaars moeten als volgt worden bediend. Als de groep 85 ö C 3 7a PHN 11.287 14 van rasters Ά, B, B, C een schakelcyclus wordt genoemd die periodiek wordt herhaald bij de volgende groepen van vier rasters C, D, D, E; E, F, F, G en zo verder en waarin telkens vier schakelperioden een, twee, drieThe amswitches must be operated as follows. When the group 85 ° C 3 7a PHN 11.287 14 of frames Ά, B, B, C is called a switching cycle that is periodically repeated in the following groups of four frames C, D, D, E; E, F, F, G and so on and in which four switching periods one, two, three

en vier genoemd optreden, moet de omschakelaar 287 in de getekende Iand four mentioned occur, the switch 287 must be in the drawn I

5 stand staan in de perioden twee en vier, de omschakelaar 297 in de I5 are in periods two and four, changeover switch 297 in I.

getekende bovenste stand in de periode twee. De omschakelaar 297 Idrawn top position in period two. Inverter 297 I

moet verder in de perioden twee en drie in de niet-getekende middelste Imust continue in periods two and three in the unshown middle I.

stand staan en in de periode één in de niet-ge tekende onderste stand. In Iposition and in the period one in the lower position (not shown). In I

de perioden één en drie moet de omschakelaar 287 in de niet-ge tekende 10 stand staan en de omschakelaar 297 moet in de periode drie in -de niet-getekende stand staan. Gedurende de perioden één en vier is de stand van de omschakelaar 297 niet van belang omdat dan de omschakelaar 287 in de bovenste of de onderste stand staat en het uitgangssignaal van de schakeling niet van de niet-lineaire filterschake 1 ing 71 wordt verkregen.for periods one and three, the changeover switch 287 must be in the position not shown and the changeover switch 297 must be in the position not shown in the period three. During the periods one and four, the position of the changeover switch 297 is not important because then the changeover switch 287 is in the upper or lower position and the circuit output is not obtained from the non-linear filter circuit 71.

15 Tengevolge van de werking van de omschakelaar 287 komt in een cyclus A, B, B, C aan de ingang 11 van het niet-lineaire filter een cyclus A, A, B, B ter beschikking die dus een rastertijd vertraagd is ten opzichte van de cyclus A, B, B, C.As a result of the operation of the change-over switch 287, a cycle A, A, B, B becomes available in a cycle A, B, B, C at the input 11 of the non-linear filter, so that a frame time is delayed with respect to the cycle A, B, B, C.

De omschakelaar 297 vangt het verschil in lengte van de A, C 20 ... en B, E, ... rasters cp en zorgt ervoor dat aan de ingang 9 van de niet-lineaire filterschakeling 71 een signaal komt dat gedurende periode twee en drie ten opzichte van dat aan de ingang 11 steeds een lijntijd minder vertraagd is. Hierdoorkomen aan de ingangen 3, 9 en 11 van de niet-lineaire filterschakeling 71 gedurende de periode twee en 25 drie, drie in positie opvolgende lijnen uit twee opvolgende rasters ter beschikking. In deze perioden is dan ook de niet-lineaire filter werkzaam in het uitgangssignaal omdat decmschakelaar 289 dan in de middelste stand staat.The change-over switch 297 captures the difference in length of the A, C 20 ... and B, E, ... frames cp and ensures that at the input 9 of the non-linear filter circuit 71, a signal is received which is present during period two and three compared to the fact that at line 11 there is always a line delay less. As a result, three, three consecutive lines of position from two successive frames become available at the inputs 3, 9 and 11 of the non-linear filter circuit 71 during the period two and 25. In these periods, therefore, the non-linear filter operates in the output signal because the switch 289 is then in the middle position.

Aan de uitgang 298 komt in een eerste cyclus dan achtereen-30 volgens in de periode één een signaal uit het raster A, in de perioden twee en drie een uit drie opvolgende lijnen van de rasters A en B niet-lineair gefilterd signaal en in de periode vier een signaal uit het raster B ter beschikking. In de verdere cycli wordt A vervangen door C en B door D en zo verder.At the output 298, in a first cycle, then successively -30 a signal is received from frame A in period one, in periods two and three a signal from three consecutive lines of frames A and B is non-linearly filtered and in the period four a signal from frame B is available. In the subsequent cycles, A is replaced by C and B by D and so on.

35 In figuur 8 isaangegeven hoe de videos ignaalverwsrkingsschake- BADififlIföNAÏiguur 7 aangepast moet warden als er een parallelfilterschake-ling 75 zoals beschreven in figuur 2 wordt toegepast. Overeenkomstige ’ 1—Τ''1-'-'" aoToifrio verwiizingscijfers als in de voorgaande figuren.Figure 8 shows how the video signal heating circuit BIFififlifon Figure 7 should be adjusted if a parallel filter circuit 75 as described in Figure 2 is used. Corresponding 1-1''1 -'- '' aoToifrio reference numbers as in the previous figures.

..1 FHN 11.287 15.1 FHN 11.287 15

De omschakelaar 289 heeft hier maar twee standen en is met zijn ingangen aan de uitgangen 183 en 181 van de parallelfilterschakeling 75 gelegd. In de perioden een en vier staat de omschakelaar 289 in de niet-getekende onderste stand en is de uitgang 298 verbonden met de uit-5 gang 181 van de parallelfilterschakeling 75 en ontvangt daaruit een door de niet-lineaire filterschakeling 71 van de parallelfilterschakeling 75 niet bewerkt gekamfilterd signaal. In de getekende bovenste stand van de omschakelaar 289 die in de perioden twee en drie moet worden ingenomen is de uitgang 298 verbonden met de uitgang 183 van de parallelf ilter-10 schakeling 75 en ontvangt een door de niet-lineaire filterschakeling 71 van de parallelfilterschakeling 75 bewerkt gekamfilterd signaal.The change-over switch 289 has only two positions here and is placed with its inputs at the outputs 183 and 181 of the parallel filter circuit 75. In periods one and four, the changeover switch 289 is in the lower position (not shown) and the output 298 is connected to the output 181 of the parallel filter circuit 75 and does not receive therefrom a through the non-linear filter circuit 71 of the parallel filter circuit 75 processed comb-filtered signal. In the drawn upper position of the changeover switch 289 to be occupied in periods two and three, the output 298 is connected to the output 183 of the parallel filter circuit 75 and receives a through the non-linear filter circuit 71 of the parallel filter circuit 75 processed comb-filtered signal.

De Ingang 73 van de parallelfilterschakeling 75 wordt via een omschakelaar 301, die in de periode twee in de niet-getekende stand staat, in die periode twee verbonden met de uitgang 285 van de 15 rastertalverdubbellngsschakeling 283 en in de periode drie, waarin de omschakelaar 301 in de getekende stand staat met de uitgang van de vertragingsschakeling 295. Omdat het signaal aan de Ingang 73 van de parallelfilterschakeling 75 gedurende de perioden één en vier niet verwerkt wordt in het uitgangssignaal is de stand van de omschakelaar 20 in die perioden één en. vier niet van belang.The input 73 of the parallel filter circuit 75 is connected via a switch 301, which is in the period not shown in the period two, in that period two to the output 285 of the field raster doubling circuit 283 and in the period three, in which the switch 301 is in the drawn position with the output of the delay circuit 295. Since the signal at the Input 73 of the parallel filter circuit 75 during periods one and four is not processed in the output signal, the position of the switch 20 in those periods is one and. four does not matter.

De ingang 79 van de parallelfilterschakeling 75 wordt via een omschakelaar 303 in de perioden één en drie, waarin de niet-getekende stand wordt aangenomen, verbonden met de uitgang 285 van de rastertalverdubbelingsschakeling 283 en in de perioden twee en vier, 25 waarin de getekende stand optreedt, met deuitgang van de vertragingsschakeling 291.The input 79 of the parallel filter circuit 75 is connected via a switch 303 in periods one and three, in which the position not drawn is assumed, to the output 285 of the frame number doubling circuit 283 and in periods two and four, 25 in which the position drawn occurs, with the output of the delay circuit 291.

In figuur 9 is een ruisonderdrukkingsschakeling voor een aan een ingang 1 toegevoerd videosignaal aangegeven waarin een niet-lineaire filterschakeling 71 zoals beschreven in figuur 1 wordt toegepast. De 30 uitgang 21 van deze niet-lineaire filterschakeling 71 is verbonden met een ingang 305 van een aftrekschakeling 307 aan een ingang 309 waarvan het van de ingang 1 afkomstige videosignaal wordt toegevoerd. Een uitgang 311 van de aftrekschakeling 307 ligt via een overdrachtsschakeling 313 met een overdrachtsfactor k, die bijvoorbeeld op een bekende manier 35 bewegingsafhankelijk kan zijn, aan een ingang 315 van een optelschakeling 317 waarvan een andere ingang 319 ook is verbonden met de uitgang 21 van de niet-lineaire filterschakeling 71.Figure 9 shows a noise suppression circuit for a video signal applied to an input 1 in which a non-linear filter circuit 71 as described in Figure 1 is used. The output 21 of this non-linear filter circuit 71 is connected to an input 305 of a subtractor circuit 307 to an input 309 of which the video signal from the input 1 is applied. An output 311 of the subtractor circuit 307 is connected, via a transfer circuit 313 with a transfer factor k, which may, for example, be motion-dependent in a known manner, to an input 315 of the adder circuit 317, another input 319 of which is also connected to the output 21 of the non-linear filter circuit 71.

BAD ORlGINAjb^ uitgang 321, die tevens de uitgang van de schakeling vormt, o s η n 7 -7 λ PHN 11.287 16BAD ORlGINAjb ^ output 321, which also forms the output of the circuit, o s η n 7 -7 λ PHN 11.287 16

is via een vertragingsschakeling 323 met een vertraging van een raster- Ivia a delay circuit 323 with a delay of a frame I

tijd min een halve lijntijd verbonden met de ingang 3 van de niet- Itime minus half a line time connected to input 3 of the non-I

lineaire f ilterschakeling 71 en met een ingang van een vertragings- Ilinear filter circuit 71 and with an input of a delay I

schakeling 325 die een vertraging van een lijntijd heeft en waarvan decircuit 325 which has a delay of a line time and of which the

5 uitgang aan de ingang 9 van de niet-lineaire f ilterschakeling 71 ligt IThe output at input 9 of the non-linear filter circuit 71 is I.

en aan de ingang van een vertragingsschakeling 327. De vertr agings- Iand at the input of a delay circuit 327. The delay I

schakeling 327 heeft een vertraging van een lijntijd en de uitgang Icircuit 327 has a delay of a line time and the output I.

ervan ligt aan de ingang 11 van de niet-lineaire f ilterschakeling 71. Iits located at the input 11 of the non-linear filter circuit 71. I.

De niet-lineaire f ilterschakeling 71 laat nu automatisch IThe non-linear filter circuit 71 now automatically leaves I.

10 een van zijn drie ingangssignalen dcor dat het beste geschikt is voor de I10 one of its three inputs dcor which is best suited for the I.

meest gunstige ruisonderdrukking. Imost favorable noise reduction. I

In figuur 10 wordt de niet-lineaire filterschakeling 71 tcege- IIn Figure 10, the non-linear filter circuit 71 is tested

past in een DPCM deocder 331 waarvan een ingang 333 met een uitgang 335 van een aftréschakeling 337 is verbonden waarvan een ingang 339 aan 15 de ingang 1 ligt en een verdere ingang 341 aan een uitgang 343 van de decoder 331 zodat een DPCM encoder wordt gevormd. Voor overeenkomstige delen zijn dezelfde verwijzingscijfers gebruikt als in de voorgaande figuren.fits into a DPCM deocder 331 of which an input 333 is connected to an output 335 of a subtractor circuit 337 of which an input 339 is connected to input 1 and a further input 341 to an output 343 of decoder 331 so that a DPCM encoder is formed. The same reference numerals as in the previous figures have been used for corresponding parts.

De uitgang 343 van de decoder 331 is verbonden met de uitgang 20 21 van de niet-lineaire filterschakeling 71 die zijn uitgangssignaal ook levert aan een ingang 345 van een optelschake 1 ing 347 waarvan een verdere ingang 349 aan de ingang 333 van de decoder 331 ligt.The output 343 of the decoder 331 is connected to the output 20 21 of the non-linear filter circuit 71 which also supplies its output signal to an input 345 of the adder circuit 1 input 347, a further input 349 of which is located at the input 333 of the decoder 331. .

Een uitgang 350 van de optelschakeling 347 is via een vertragingsschakeling 351 met een vertraging van een rastertijd min een 25 halve lijntijd verbonden met de ingang 3 van de niet-lineaire filter-schakeling 71 en met de ingang van een vertragingsschakeling 353 met een vertraging van een lijntijd waarvan de uitgang aan de ingang 9 van de niet-lineaire f ilterschakeling 71 ligt en aan de ingang van een vertragingsschakeling 355. De vertragingsschakeling 355 heeft een vertraging 30 van een rastertijd min een halve lijntijd en de uitgang ervan is verbonden met de ingang 11 van de niet-lineaire f ilterschakeling 71.An output 350 of the adder circuit 347 is connected via a delay circuit 351 with a delay of a frame time minus half a line time to the input 3 of the non-linear filter circuit 71 and to the input of a delay circuit 353 with a delay of a line time, the output of which is at the input 9 of the non-linear filter circuit 71 and at the input of a delay circuit 355. The delay circuit 355 has a delay 30 of a frame time minus half a line time and its output is connected to the input 11 of the non-linear filter circuit 71.

De aftrëschakeling 337 geeft voor elk binnenkomend monster van het videosignaal een bit af met een waarde nul of een naar gelang de amplitude van het videosignaal aan de uitgang 343 van de decoder 35 331 groter of kleiner is dan de amplitude van het videos ignaalmonster BAQ^giy&Jeng 1.The subtractor circuit 337 outputs a bit with a value of zero for each incoming sample of the video signal, or a value which is greater or less, depending on whether the amplitude of the video signal at the output 343 of the decoder 35 331 is greater than the amplitude of the video signal sample BAQ ^ giy & Jeng 1.

De decoder 333 is een integratorschakeling waarin de waarde - ’--ix- "-'W? r.r-trvH- hi-i een waarde van een videos ignaalmons ter dat — ^ v ! PHN 11.287 17 in positie in het beeld vrijwel overeenkomt met de positie in het beeld van het monster aan de ingang 1. De meest geschikte positie die voor de integratie het meest nauwkeurige resultaat oplevert wordt nu bepaald door de niet-lineaire filter schakeling 71.The decoder 333 is an integrator circuit in which the value - '--ix- "-'W? Rr-trvH-hi-i is a value of a video signal mons that - ^ v! PHN 11.287 17 in position in the picture almost corresponds to the position in the image of the sample at the input 1. The most suitable position that provides the most accurate result for the integration is now determined by the non-linear filter circuit 71.

5 In figuur 11 zijn voor dezelfde delen dezelfde verwijzings- cijfers gebruikt als in de voorgaande figuren. De ingang 1 is verbonden met de ingang 3 van de niet-lineaire filter schakeling 71 waarvan de ingang 9 via een vertragingsschakeling 359 aan de ingang 1 ligt en de ingang 11 via een vertragingsschakeling 361 aan de uitgang van de 10 vertragingsschakeling 359. De vertragingsschakeling 359 heeft een vertraging van een lijntijd, de vertragingsschakeling 361 heeft een vertraging van een rastertijd min een halve lijntijd. De niet-lineaire filterschakeling 71 krijgt daardoor een videosignaal van twee lijnen uit het huidige raster en een tussenliggende lijn uit het vorige raster 15 toegevoerd en geeft daarvan op elk moment de dichtst bij de gemiddelde waarde van deze drie videosignalen liggende waarde door aan zijn uitgang 21. De uitgang 21 van de niet-lineaire filterschakeling 71 is verbonden .. met een ingang 363 van een optel- en aftrekschakeling 365 en via een vertragingsschakeling 367 met een vertraging van een lijntijd met een 20 verdere ingang 369 ervan. Een derde ingang 371 van de optel- en aftrekschakel ing 365 is verbonden met de uitgang van de vertragingsschakeling 359 die verder aan een ingang 373 van deze optrelschakeling 375 ligt.In Figure 11, the same reference numerals as in the previous Figures have been used for the same parts. The input 1 is connected to the input 3 of the non-linear filter circuit 71, the input 9 of which is connected to input 1 via a delay circuit 359 and the input 11 via a delay circuit 361 to the output of the delay circuit 359. The delay circuit 359 has a delay of a line time, the delay circuit 361 has a delay of a frame time minus half a line time. The non-linear filter circuit 71 is thus supplied with a video signal of two lines from the current frame and an intermediate line from the previous frame 15 and at any time passes the value closest to the average value of these three video signals to its output 21 The output 21 of the non-linear filter circuit 71 is connected to an input 363 of an addition and subtraction circuit 365 and via a delay circuit 367 with a delay of a line time to a further input 369 thereof. A third input 371 of the adding and subtracting circuit 365 is connected to the output of the delay circuit 359 which is further connected to an input 373 of this adding circuit 375.

Een verdere ingang 377 van deze optelschakeling 375 is via een over-drachtsschakeling 379 met een eventueel regelbare overdrachtsfaktor k 25 met een uitgang 381 van de optel- en af treks chakel ing 365 verbonden. Een uitgang 383 van de optelschakeling 375 vormt de uitgang van de als vertikale con tour correct ieschake ling dienende schakeling.A further input 377 of this adder circuit 375 is connected via a transfer circuit 379 with an optionally controllable transfer factor k to an output 381 of the addition and subtraction circuit 365. An output 383 of the adder circuit 375 forms the output of the vertical contour correcting circuit.

Van de aan de ingangen van de optel- en aftekschakeling 365 toegevoerde videosignalen wordt de halve son van de signalen aan de 30 ingangen 363 en 369 afgetrokken van het signaal aan de ingang 371 en wordt dit verschil doorgegeven aan de uitgang 381. Deze halve som is de gemiddelde waarde van in twee opvolgende lijntijden dichtst bij de gemiddelde waarde liggende waarden van de videosignalen van drie opvolgende lijnen waarvan het signaal overeenkomende met de onderste lijn 35 wordt toegevoerd aan de ingang 371 van de optel- en aftrekschakeling.Of the video signals applied to the inputs of the adding and subtracting circuit 365, the half son of the signals at the inputs 303 and 369 is subtracted from the signal at the input 371 and this difference is passed on at the output 381. This half sum is the mean value of two consecutive line times closest to the mean value of the video signals of three consecutive lines whose signal corresponding to the bottom line 35 is applied to the input 371 of the addition and subtraction circuit.

Het verschil signaal aan de uitgang 381 van de optel- en aftrekschakeling θβη sProngcorrecties via 3e overdrachtsschakeling 379 aan de ingang 377 van de optelschakeling 375 dat wordt opgeteld bij het 85 0 0 3 7o FHN 11.287 18 Η aan de ingang 373 toegeveerde signaal van de genoemde onderste lijn waardoor een op elk moment zo gunstig mogelijke contourcorrectie wordt verkregen.The difference signal at the output 381 of the adding and subtracting circuit θβη sProng corrections via 3rd transfer circuit 379 at the input 377 of the adding circuit 375 that is added to the 85 0 0 3 7o FHN 11.287 18 Η at the input 373 of the said signal bottom line, resulting in the most favorable contour correction possible at any time.

In figuur 12 is aangegeven hoe de vertikale contourcorrectie- 5 schakeling van figuur 11 moet worden aangepast als er de parallelfilter-Figure 12 shows how to adjust the vertical contour correction circuit of figure 11 if the parallel filter

schakeling 75 van figuur 4 en figuur 2 in wordt toegepast. Overeenkom- Icircuit 75 of figure 4 and figure 2 is used. Agreement- I

stige delen hebben dezelfde verwijzingscijfers als in de voorgaande IParts have the same reference numerals as in the preceding I.

figuren. Ifigures. I

Ce met de ingang 367 van de vertragingsschakeling 367 10 verbonden ingang 363 van de optel- en aftrekschakeling is nu aan de uitgang 83 van de parallelfilterschakeling 75 gelegd terwijl de met de ingang 371 van de optel- en aftrekschakeling 365 verbonden ingang 373 van de optelschakeling 375 aan de uitgang 81 van de parallelfilterschakeling 75 ligt via een vertragingsschakeling 385 met een vertraging 15 van een lijntijd. Deze laatste vertragingsschakeling 385 kan desgewenst vervallen als op het betreffende kamfilter in de parallelfilterschakeling 75 de aftakking naar de uitgang 181 een lijntijd later wordt genomen.Ce input 363 of the adding and subtracting circuit connected to the input 367 of the delay circuit 367 is now applied to the output 83 of the parallel filter circuit 75, while the input 373 of the adding and subtracting circuit 365 connected to the input 371 of the adding circuit 375 the output 81 of the parallel filter circuit 75 is connected via a delay circuit 385 with a delay of one line time. This last delay circuit 385 can be omitted if desired, if the branch to the output 181 is taken a line time later on the relevant comb filter in the parallel filter circuit 75.

20 30 3520 30 35

BAD ORIGINALBAD ORIGINAL

Claims (11)

1. Videosignaalverwerkingsschakeling voor de verwerking van een gein- terlinieerd videosignaal, die een bewegingsadaptieve, door een beslis-singsschakeling bedienbare, selectieschakeling bevat met drie ingangen die met een videosignaalbron zijn gekoppeld voor het eraan toevoeren van in 5 hoofdzaak met uit drie in positie opvolgende lijnen van twee rasters overeenkomende videosignalen en met een uitgang, met het kenmerk, dat de beslissingsschakeling (29) drie, elk met een ingang (3,9,11) van de selectieschakeling (5) gekoppelde ingangen (51,53,57) heeft en is ingericht voor het op elk moment bepalen op welke ingang (3,9,11) van de 10 selectieschakeling (5) de amplitude van het daaraan toegevoerde videosignaal het dichtst bij de gemiddelde waarde van de amplitudes aan de drie ingangen ligt, terwijl de selectieschakeling (5) een schakeling (15,17,19) bevat voor het onder invloed van de beslissingsschakeling (29) koppelen van die ingang met zijn uitgang (21) .1. Video signal processing circuit for processing an interlaced video signal comprising a motion adaptive decision circuit operable selection circuit having three inputs coupled to a video signal source for supplying substantially three lines consecutive in position video signals corresponding to two frames and with one output, characterized in that the decision circuit (29) has three inputs (51, 53, 57) each coupled to an input (3, 9, 11) of the selection circuit (5) and is arranged to determine at any time at which input (3,9,11) of the selection circuit (5) the amplitude of the video signal applied thereto is closest to the average value of the amplitudes at the three inputs, while the selection circuit (5) includes a circuit (15, 17, 19) for coupling said input to its output (21) under the influence of the decision circuit (29). 2. Videosignaalverwerkingsschakeling volgens conclusie 1, met het kenmerk, dat deze een kamfilterschakeling (77) bevat voor het toevoeren van zodanig gekamfilterde videosignalen aan de ingangen (3,9,11) van de selectieschakeling (5) dat daarin frequenties van (2/3 + n)x de lijnfrequentie zijn onderdrukt (n = 0, 1, 2, ...).Video signal processing circuit according to claim 1, characterized in that it comprises a comb filter circuit (77) for supplying video filter signals combed in such a manner to the inputs (3,9,11) of the selection circuit (5) that frequencies therein (2/3 + n) x the line frequencies are suppressed (n = 0, 1, 2, ...). 3. Videosignaalverwerkingsschakeling volgens conclusie 1 of 2, met het kenmerk, dat de beslissingsschakeling 29 drie vergelijkings-schakelingen (45,47,49) bevat die elk een ingangspaar (51,53; 55,57; 59,61) hebben dat met een ander paar van de ingangen (3,9,11) van de selectieschakeling (5) is gekoppeld en waarvan de uitgangen net een 25 adresingangscambinatie (39,41,43) van een alleen-leesgeheugen (37) zijn gekoppeld terwijl het alleen-leesgeheugen een uitgangsccmbinatie (31,33,35) heeft die met een bedieningssignaal-ingangsconbinatie (23,25,27) van de selectieschakeling (5) is gekoppeld.Video signal processing circuit according to claim 1 or 2, characterized in that the decision circuit 29 comprises three comparison circuits (45, 47, 49) each having an input pair (51, 53; 55, 57; 59, 61) which has a another pair of the inputs (3,9,11) of the selection circuit (5) is coupled and the outputs of which are just coupled an address input (39,41,43) of a read-only memory (37) while the read-only memory has an output combination (31,33,35) coupled to an operating signal input combination (23,25,27) of the selection circuit (5). 4. Videosignaalverwerkingsschakeling volgens conclusie 1, 2 of 3, 30 met het kenmerk, dat deze een lijnentalverdubbelingsschakeling (223) bevat waarvan een ingang (221) ten minste via de selectieschakeling (21) met de videosignaalbron (1) is gekoppeld en een andere ingang (225) rechtstreeks.Video signal processing circuit according to claim 1, 2 or 3, 30, characterized in that it comprises a line number doubling circuit (223), an input (221) of which is coupled to the video signal source (1) at least via the selection circuit (21) and another input (225) directly. 5. Videosignaal verwerkingsschakellng volgens conclusie 1, 2 of 3, 35 met het kenmerk, dat de videos ignaalverwerkingsschakeling een lijnental-verdubbelingsschakeling (223) bevat waarvan een ingang (221) ten minste via een vertr agings schakeling (253) met een vertraging van een rastertijd BApiQiM^$^!aive lijntijd en een andere ingang (225) rechtstreeks met de 8500379 * PHN 11.287 20 I videosignaalbron (1) is gekoppeld. HVideo signal processing circuit according to claim 1, 2 or 3, 35, characterized in that the video signal processing circuit comprises a line-number doubling circuit (223), an input (221) of which is at least via a delay circuit (253) with a delay of one frame time BApiQiM ^ $ ^! aive line time and another input (225) is coupled directly to the 8500379 * PHN 11.287 20 I video signal source (1). H 6. Videosignaalverwerkingsschakeling volgens conclusie 1, 2 of H 3, met het kenmerk, dat deze een lijnentalverdubbelingsschakeling H (263) hevat met een drietal lijngeheugens (269,271,273) met elkaar I 5 gedeeltelijk overlappende inschrijfcycli.Video signal processing circuit according to claim 1, 2 or H 3, characterized in that it comprises a line number doubling circuit H (263) with three line memories (269,271,273) with partially overlapping write cycles. 7. Videosignaalverwerkingsschakeling volgens conclusie 1,2 of 3, met het kenmerk, dat de videos ignaalbron een rastertalverdubbe- I lingsschakeling (283) van het A, A, B, B,-type bevat. IVideo signal processing circuit according to claim 1, 2 or 3, characterized in that the video signal source comprises an A, A, B, B, type raster doubling circuit (283). I 8. Videosignaalverwerkingsschakeling volgens conclusie 1, met 10 het kenmerk, dat deze een recursieve ruisreductieschakeling is met een terugkoppelweg (321,319,305) waarin de selectieschakeling (3,9,11,71,21) is opgenomen.8. Video signal processing circuit according to claim 1, characterized in that it is a recursive noise reduction circuit with a feedback path (321,319,305) in which the selection circuit (3,9,11,71,21) is included. 9. Videos ignaal verwerkingsschakeling volgens conclusie 1, met het kenmerk, dat deze een DPCM-decoder (331) is waarvan een ingang (333) 15 is gekoppeld met een ingang (349) van een optelschakeling (347) waarvan een verdere ingang (345) via een vertragingsschakeling (71,355,353,351) met een uitgang (349) van de optelschakeling (347) is gekoppeld welke vertragingsschakeling de selectieschakeling (5,71) bevat.9. Video signal processing circuit according to claim 1, characterized in that it is a DPCM decoder (331) of which an input (333) is coupled to an input (349) of an adder circuit (347) of which a further input (345 ) is coupled via a delay circuit (71,355,353,351) to an output (349) of the adder circuit (347), which delay circuit contains the selection circuit (5,71). 10. Videosignaal verwerkingsschakeling volgens conclusie 1, met het 20 kenmerk, dat een uitgang (21) van de selectieschakeling (5) met een ingang (363) van een een contourcorrecties ignaal vormende optel- en aftrekschakeling (365) is gekoppeld en via een vertragingsschakeling (367) met een vertraging van een lijntijd met een verdere ingang 369 daarvan, welke optel- en aftrekschakeling een derde ingang (371) heeft 25 die met een ingang (9) van de selectieschakeling (5) is gekoppeld.Video signal processing circuit according to claim 1, characterized in that an output (21) of the selection circuit (5) is coupled to an input (363) of an contour correction signal-forming addition and subtraction circuit (365) and via a delay circuit (367) with a delay of a line time with a further input 369 thereof, which addition and subtraction circuit has a third input (371) coupled to an input (9) of the selection circuit (5). 11. Videosignaal verwerkingsschakeling volgens conclusie 2, met het kenmerk, dat de kamfil ter schakel ing (75) een tweetal uitgangen (81,83) heeft die respektievelijk via een vertragingsschakeling (385) die met een vertraging van een lijntijd ten opzichte van elkaar een gekam-30 filterd signaal leveren aan twee ingangen (371,363) van een optelen aftrekschakeling (365) waarvan een derde ingang (369) via een vertragingsschakeling (367) met een vertraging van een lijntijd is gekoppeld met een van de genoemde uitgangen (283) van de kamfil ter schakel ing (75) en welke optel- en aftrekschakeling (365) een contourcorrectiesignaal 35 kan leveren. BAD ORIGINALVideo signal processing circuit according to claim 2, characterized in that the comb filter for switching (75) has two outputs (81, 83), respectively via a delay circuit (385) which, with a delay of one line time, supplying a comb-filtered signal to two inputs (371,363) of an addition subtraction circuit (365), a third input (369) of which is coupled with a delay of a line time to one of said outputs (283) via a delay circuit (367) of the comb filter switching (75) and which adding and subtracting circuit (365) can supply a contour correction signal 35. BAD ORIGINAL
NL8500379A 1985-02-12 1985-02-12 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection NL8500379A (en)

Priority Applications (13)

Application Number Priority Date Filing Date Title
NL8500379A NL8500379A (en) 1985-02-12 1985-02-12 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
NL8501582A NL8501582A (en) 1985-02-12 1985-06-03 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
NL8600019A NL8600019A (en) 1985-02-12 1986-01-08 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
FI860557A FI79225C (en) 1985-02-12 1986-02-07 Video signal processing circuit for processing a video signal with radsp.
EP86200172A EP0192292B1 (en) 1985-02-12 1986-02-10 Video signal processing circuit for processing an interlaced video signal
DE8686200172T DE3672065D1 (en) 1985-02-12 1986-02-10 NESTED VIDEO SIGNAL PROCESSING CIRCUIT.
CA000501646A CA1248623A (en) 1985-02-12 1986-02-12 Video signal processing circuit for processing an interlaced video signal
US06/828,937 US4740842A (en) 1985-02-12 1986-02-12 Video signal processing circuit for processing an interlaced video signal
KR1019860000972A KR920006950B1 (en) 1985-02-12 1986-02-12 Video signal processing circuit of processing an interlaced video signal
JP61028767A JPS61189083A (en) 1985-02-12 1986-02-12 Video signal processing circuit
AU53416/86A AU580135B2 (en) 1985-02-12 1986-02-12 Video signal processing circuit for processing an interlaced video signal
KR8911861A KR920006951B1 (en) 1985-02-12 1989-08-21 Video signal processing circuit
JP2151795A JPH065902B2 (en) 1985-02-12 1990-06-12 Video signal processing circuit

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8500379A NL8500379A (en) 1985-02-12 1985-02-12 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
NL8500379 1985-02-12

Publications (1)

Publication Number Publication Date
NL8500379A true NL8500379A (en) 1986-09-01

Family

ID=19845501

Family Applications (2)

Application Number Title Priority Date Filing Date
NL8500379A NL8500379A (en) 1985-02-12 1985-02-12 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
NL8600019A NL8600019A (en) 1985-02-12 1986-01-08 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection

Family Applications After (1)

Application Number Title Priority Date Filing Date
NL8600019A NL8600019A (en) 1985-02-12 1986-01-08 Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection

Country Status (1)

Country Link
NL (2) NL8500379A (en)

Also Published As

Publication number Publication date
NL8600019A (en) 1986-09-01

Similar Documents

Publication Publication Date Title
NL8501582A (en) Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
US5844616A (en) Method and apparatus for motion compensated interpolation
JPH08508138A (en) Video signal processing with motion compensation
KR950006053B1 (en) Image signal moving domain emphasis apparatus and method
JPH0654302A (en) Motion-compensatory image-signal interpolation device
KR960005943B1 (en) Method and apparatus for freezing a television picture
JPH0332273B2 (en)
EP0946054A1 (en) Weighted median filter interpolator
EP0498625B1 (en) Television special effects generator with progressive scanning and corresponding method
NL8500379A (en) Interlaced video signal processor - chooses signal nearest to mean amplitude value for motion adaptive selection
EP0487186B1 (en) Motion signal detecting circuit
KR100268018B1 (en) Non-linaer signal processing device and method
KR100269908B1 (en) Method for converting moving compensation video format
US4825288A (en) Method and apparatus for processing video signals
JP2955984B2 (en) Interpolator
KR100518159B1 (en) Method and circuit configuration for producing a series of progressive pictures
EP0575862B1 (en) Method and apparatus for adaptive interpolation
JP3775812B2 (en) Video signal vertical compression circuit
NL8104532A (en) LINE TURNOVER FOR A TELEVISION SIGNAL.
JP3019735B2 (en) Image processing device
KR950014473B1 (en) The system for intercacing two dimonsional color signals
WO2002039735A1 (en) Video signal processing
JPS6329337Y2 (en)
JPH08322019A (en) Method and apparatus for up-conversion with motion compensated
NL8901399A (en) METHOD AND APPARATUS FOR REDUCING THE LINE NUMBER OF AN IMAGE SIGNAL AND APPARATUS FOR INCREASING THE LINE NUMBER OF AN IMAGE SIGNAL

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BV The patent application has lapsed