NL8303060A - Telefooncentrale voorzien van perifere besturingsdomeinen. - Google Patents

Telefooncentrale voorzien van perifere besturingsdomeinen. Download PDF

Info

Publication number
NL8303060A
NL8303060A NL8303060A NL8303060A NL8303060A NL 8303060 A NL8303060 A NL 8303060A NL 8303060 A NL8303060 A NL 8303060A NL 8303060 A NL8303060 A NL 8303060A NL 8303060 A NL8303060 A NL 8303060A
Authority
NL
Netherlands
Prior art keywords
transmission
domain
buffer
peripheral control
time slot
Prior art date
Application number
NL8303060A
Other languages
English (en)
Original Assignee
Philips Nv
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Philips Nv filed Critical Philips Nv
Priority to NL8303060A priority Critical patent/NL8303060A/nl
Priority to EP84201238A priority patent/EP0136749A1/en
Priority to JP18252284A priority patent/JPS6072500A/ja
Publication of NL8303060A publication Critical patent/NL8303060A/nl

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q11/00Selecting arrangements for multiplex systems
    • H04Q11/04Selecting arrangements for multiplex systems for time-division multiplexing

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)
  • Time-Division Multiplex Systems (AREA)
  • Data Exchanges In Wide-Area Networks (AREA)

Description

% ‘ EHN 10.760 1 N.V. Philips' Gloeilanpenfatnrleken te Eindhoven "Telefooncentrale vootczien van perifere besturingsdcmeinen"
De uitvinding heeft betrekking op een telefooncentrale voorzien van een aantal perifere besturingsdoteinen (PCD1 ...
.. PCDn) welke via een schakelnetwerk (DIN) mat de centrale besturing (CC) en met elkaar zijn gekoppeld, waarbij tussen de perifere be-5 sturingsdcrreinen en het schakelnetwerk overdrachtskanalen aanwezig zijn voor de synchrone overdracht van informatie.
Een dergelijke telefooncentrale is bekend uit de Europese octrooiaanvrage 75.998.
Tussen de perifere besturingsdoteinen en het schakel-10 netwerk wordt spraak-, data- en besturingsinformatie overgedragen.
Ter verkrijging van een goede cverdrachtskwaliteit wordt deze informatie synchroon overgedragen waarbij de perifere besturingsdoteinen worden gesynchroniseerd qp de kicks ignalen afkomstig van het schakelnetwerk. Een probleem dat hierbij optreedt is dat bij staring in 15 een perifeer besturingsdcmein welke leidt tot verlies van synchronisatie geen communicatie meer mogelijk is tussen dat besturingsdcmein en het schakelnetwerk.
De uitvinding beoogt een telefooncentrale te verschaffen waarmee ook in het geval van staring in de perifere be-20 sturingsdcmeinen informatieoverdracht mogelijk is. De telefooncentrale van het in de aanhef vermelde type heeft daartoe overeenkomstig de uitvinding het kenmerk, dat de telefooncentrale ten minste één over-drachtskanaal tussen de perifere besturingsdcmein en het schakelnetwerk bevat welk is ingericht voer het asynchroon overdragen van 25 informatie.
Is t.g.v. een staring geen overdracht van informatie mogelijk via de synchrone kanalen dan kunnen dan via het asynchrone kanaal berichten van en naar het perifere besturingsdcmein overgedragen worden. Met behulp van deze berichten kan er zodoende ook bewerk-30 stelligd worden dat de synchroniteit weer hersteld wordt en de overdracht van informatie via de gewone, synchrone kanalen kan worden afgewikkeld.
Bij voorkeur wordt de telefooncentrale overeenkomstig t ff» \ | O ** PHN 10.760 2 • * de uitvinding zodanig uitgevoerd dat elk perifeer besturingsdamein een dcmein-naar-DIN interface zend/ontvang-circuit bevat dat via een mltiplexlijn is gekoppeld met het schakelnetwerk waarbij de genoemde overdrachtskanalen worden gevormd door op overeenkomstige 5 plaatsen in opeenvolgende frames, gelegen tijdsloten, dat het danein-naar-ühN interface cntvangcircuitt een eerste buffer bevat voor het achtereenvolgend inschrijven van de in elk tijdslot ontvangen bits, dat het domein-naar-DIN interface ontvangcircuit ten minste één tweede buffer bevat voor het eens per frame inschrijven van 10 de, in één voorafbepaald tijdslot ontvangen bits# dat de eerste buffer eens per tijdslot wordt uitgelezen en dat de tweede buffer eens per frame wordt uitgelezen, dat het domein-naar-DIN interface zend-circuit een eerste zendbuffer bevat voor het achtereenvolgend inschrijven van de in elk tijdslot ter verzenden bits, dat het damein-15 naar-DlN interface zendcixcuit ten minste één tweede zendbuffer bevat voor het eens per frame inschrijven van de, in één voor afbepaald tijdslot te verzenden bits en dat het domein-naar-DIN interface zendcircuit een selector bevat welke is aangesloten op de zendbuffers voor het in voor afbepaalde tijdsloten op de uitgaande multiplexlijn 20 zenden van de bit die in de zendbuffers zijn opgeslagen.
De uitvinding en haar voordelen zal nader worden toegelicht aan de hand van de figuren. Daarbij toont:
Fig. 1 een blokschema van een telefooncentrale, waarin de uitvinding is toegepast; en 25 Fig. 2 een uitvoeringsvoorbeeld van een asynchroon interface circuit voor toepassing in de telefooncentrale volgens Fig. 1.
De in Fig. 1 getoonde telefooncentrale bevat een aantal perifere besturingsdareinen PCD^, PCD2, ... PCDn welke via 30 een schakelnetwerk DIN met elkaar en met een centrale besturing CC zijn gekoppeld (alleen de perifere besturingsdareinen PCD^ en PCDn zijn in de figuur weergegeven). Elk perifeer besturingsdonein Kit (i = 1, 2, ... n) bevat een aantal aansluitcircuits CTü , ...CTCJ^ ^ waarop abonneeapparatuur is aangesloten. Onder abonneeapparatuur 35 wordt verstaan een telefoontoestel, een data terminal, een facsimile-inrichting, etc. Verder bevat elk perifeer besturingsdonein een signaleringseenheid SAS^, een damein-naar-DIN interface circuit DDI^ en een perifere donein-schakeltrap PDS^. De aansluitcircuits _ ^ .. iï Γ. ' u PHN 10-760 . 3 -.· 4 CTU. . (j = 1, 2, ... k), de signaleringseenheid SAS., de schakeltrap PDS^ en het danein-naar- DIN interface circuit DDI^ staan allen onder bestuur van een perifere darein-besturing HXb. De aansluitcircuits CTUj de signaler ingseenheid SAS^ en de perifere schakeltrap van 5 één en hetzelfde perifere besturingsdomein zijn aangesloten op het schakelnetwerk PDS^ van dat bestur ingsdarein. De signaler ingseenheid SAS^ kan via de perifere schakeltrap PDS^ en het betreffende aansluit-circuit CTU. . signaleringsinformatie ontvangen van, en uitzenden naar, j abonneeapparatuur (in Fig. 1 is een dergelijke verbinding gestippeld 10 ’weergegeven). De domein-naar-DIN interface circuits DDIh (i = 1, 2, ...n) zijn verder via multiplex lijnen ML^ met het trunkschakelnetwerk DIN verbonden voor het overdragen van spraak-, data, en berichtenverkeer van en naar andere perifere besturingsdaneinen. c.q. de centrale besturing CC. Bij wijze van voorbeeld is in fig. 1 met dik getrokken lijn 15 een spraakverbinding weergegeven tussen een abonnee aangesloten op het eerste perifere bestur ingsdarein (PCD^) en het laatste bestur ingsdarein (PCDn). Tevens zijn eveneens bij wijze van voorbeeld berichten-verbindingen weergegeven (mat streeplijnen) tussen de perifere dcmein-' . besturing PDS^ resp. PDSn via trunkschakelnetwerk DIN naar de centrale 20 besturing CC.
De multiplexlij nen ML^ bevatten in een voorkeurs-uitvoeringsvorm elk een aantal (bijvoorbeeld 32 of 128) in tijd-verdeelmultiplex geschakelde kanalen (bijvoorbeeld van elk 64 kbits/sec).
Een goede signaaloverdracht tussen DIN en PCD is alleen mogelijk indien 25 de PCD gesynchroniseerd is op de klokgenerator van de DIN. Asynchrone signaaloverdracht tussen PCD en DIN zou immers behalve bitverlies (bij digitale overdracht van het signaal) ook extra inrichtingen vergen die bit snelheidsvariaties kunnen opvangen (bijvoorbeeld een ademend buffergeheugen).
30 Zou door een staring bijvoorbeeld de synchroniteit tussen een perifeer besturingsdomein PCD en het trunkschakelnetwerk DIN verloren gaan dan kan geen zinnige signaaloverdracht meer plaats vinden tussen PCD en DIN daar de synchronisatieinformatie dan ontbreekt of foutief is.Gn te bewerkstelligen dat het perifeer besturings-35 domein opnieuw in synchronisatie kan worden gebracht is volgens de uitvinding ten minste een kanaal van elke multiplexlijn ML^ van een type waarover asynchrone informatieoverdracht plaats kan vinden. Het betreffende kanaal, bijvoorbeeld kanaal 0 dient daartoe voorzien te zijn --:::-0 • EHN 10.760 4 t van een asynchroon interface circuit. Ook over dit kanaal zal gedurende de asynchrone periode informatieverlies optreden. Echter omdat alleen korte berichten gestuurd worden (voor het opstarten van de PCD) en foutieve berichten desnoods herhaald worden is 5 voldoende cormunicatiecapaciteit aanwezig cm de PCD opnieuw in synattonisacie te nrengen.
In Fig. 2 is een uitvoeringsvoorbeeld weergegeven van de opbouw van een asynchroon interface circuit.
Een dergelijk interface circuit maakt deel uit van 10 elk van de domein-naar-DTN interface zend/ontvang circuits DDI^ (i = 1, 2, ... n). De binnenkomende multiplexlijn ML· is aangesloten op een serie-parallel omzetter SPI van het DDI-ontvangcircuit. De multiplexlijn bevat bijvoorbeeld 128 in tijdverdeelrnultiplex geschakelde kanalen. Elk kanaal bestaat uit een reeks van in opeen-15 volgende frames van 125 ^us voorkomende tijdsloten·. Elk tijdslot bevat 8 bits. Door de serie-parallel omzetter SPI worden de 8 bits die per tijdslot in serie binnenkomen omgezet in parallelvorm en in een eerste (8 bits) buffer Bül^. De bits van één tijdslot, bij- . voorbeeld tijdslot Ö worden tevens in een tweede (8 bits) buffer BUI2 · 20 opgeslagen. Het tijdslot 0 wordt op de gebruikelijke wijze geïdentificeerd nl. door gebruikmaking van het synchronisatiekenmerk dat per frame aanwezig is. De serie-parallel omzetter SPI en het inschrijven in de beide buffers BUI geschiedt onder bestuur van de kloksignalen van de binnenkomende multiplexlijn ML· (timing A). De beide buffers 25 BUI worden uitgelezen onder bestuur van lokale kloksignalen (timing B) en na parallel-serie omzetting verder verwerkt. Daartoe is een uitgang van buffer BUI, aangesloten op parallel-serie omzetter PSI^ en een uitgang van buffer BUI2 aangesloten cp parallel-serie omzetter PSI2· Een uitgang van parallel-serie omzetter PSI2 is aangesloten op de 30 perifere domein besturing PDL·. De frequenties van de beide kloksignalen (timing A,B) zullen in het algemeen niet precies aan elkaar gelijk zijn. Doordat in buffer BÖI2 gedurende niet 1 (zoals in buffer BUI), maar 128 tijdsloten de 8 bits uit tijdslot 0 beschikbaar zijn is de kans dat buffer BUI2 uitgelezen wordt (onder bestuur van 35 timing B) terwijl het nieuwe 8 bits woord er nog niet staat, zeer gering. Bij een frequentieverschil van 100 Hz tussen timing A en B (die beide nominaal een frequentie van 3192 KHz bezitten) zullen de 125 ^u sec frames van timing A en timing B elkaar eens per 10 sec. overlappen, -; : _ ; 0 * PHN 10.760 5 waarbij dus een byte uit het kanaal 0 wordt overgeslagen of dubbel-gelezen. In 10 seconden warden in het kanaal 0 80.000 bytes overgedragen zodat de kans cp een fout in een n-byte boodschap 3q~qqq bedraagt. Wordt kanaal 0, zoals hier, gebruikt als message kanaal 5 van en naar de perifere domein- besturing EDCb dan zal dit kanaal zelfs onder omstandigheden waarbij timing A en timing B relatief veel verschillen beschikbaar blijven. Tevens wordt hierdoor bewerkstelligd dat bij verlies van synchronisatie in de datakanalen (1-127) herstel van synchronisatie mogelijk is via het dan nog aanwezige kanaal 0.
10 Het van het perifeer besturingsdcmein Pdh naar de mltiplexlijn ML·^ overdragen van data en besturingsinformatie gebeurt op de overeenkomstige, omgekeerde wijze via het DDI zend-circuit. De data worden via een eerste uitgaande serie-parallel omzetter SPO^ in een eerste buffer BUO^ ingeschreven terwijl de tijd-15 sloten van kanaal 0 via een tweede serie-parallel omzetter SPO^ in een tweede buffer BUC^ worden ingelezen. De serie-parallel omzetters SPD^ en SPD^ en de buffers BöO^ en BÜO2 werden bestuurd door het regime van timing A. Door een selector SEL worden, onder bestuur van timing B, de buffers BUO^ en BU02 uitgelezen en worden de verkregen 20 8 bits woorden via parallel-serie omzetter PSO in één 8192 kbit/s bits troon gemultiplext.
Uiteraard is het mogelijk cm indien aan meer dan een asynchroon kanaal behoefte bestaat, ook voor die kanalen afzonderlijke buffers BUI, BUO en parallel-serie (PSI) een serie-parallel omzetter 25 op te nemen.
30 35 ^ '? Λ * 1 ♦ · · _· u

Claims (2)

1. Telefooncentrale voorzien van een aantal perifere besturingsdomeinen (PCD1 ... PCDn) welke via een schakelnetwerk (KEN) net de centrale besturing (CC) en met elkaar zijn gekoppeld, waarbij tussen de perifere besturingsdomainen en het schakelnetwerk 5 overdrachtskanalen aanwezig zijn voor de synchrone overdracht van informatie met het kenmerk, dat de telefooncentrale ten minste één overdrachtskanaal tussen het perifere besturingsdcmein en het schakelnetwerk bevat dat is ingericht voor het asynchroon overdragen van informatie. 10
2. Telefooncentrale volgens conclusie 1 met het kenmerk, dat elk perifeer besturingsdomein een domein-naarHKEN Interface zend/ ontvangcircuit bevat dat via een multiplexlijn is gekoppeld met het schakelnetwerk, waarbij de genoemde overdrachtskanalen warden gevormd door op overeenkomstige plaatsen in opeenvolgende frames, gelegen 15 tijdsloten, dat het dcmein-naar-DIU interface ontvangcircuit een eerste buffer bevat voor het achtereenvolgend inschrijven van de in elk tijdslot ontvangen bits, dat het domein-naar-KEN interface-ontvangcircuit ten minste één tweede buffer bevat voor het eens per frame inschrijven van de; in één voorafbepaald tijdslot ontvangen, bits, 20 dat de eerste buffer eens per tijdslot wordt uitgelezen en dat de tweede buffer eens per frame wordt uitgelezen, dat het dcmein-naar-DIN interface-zendcircuit een eerste zendhuffer bevat voor het achtereenvolgend inschrijven van de in elk tijdslot te verzenden bits, dat het domein-naar-KEN interface-zendcircuit ten minste één tweede zendbuffer 25 bevat voor het eens per frame inschrijven van de, in één voor afbepaald tijdslot te verzenden bits en dat het domein-naar-DTN interface-zendcircuit een selector bevat welke is aangesloten op de zendbuffers voor het in voorafbepaalde tijdsloten cp de uitgaande multiplexlijn zenden van de bits die in de zendbuffers zijn opgeslagen. 30 35 / 7 Λ ;; Π Λ 0
NL8303060A 1983-09-02 1983-09-02 Telefooncentrale voorzien van perifere besturingsdomeinen. NL8303060A (nl)

Priority Applications (3)

Application Number Priority Date Filing Date Title
NL8303060A NL8303060A (nl) 1983-09-02 1983-09-02 Telefooncentrale voorzien van perifere besturingsdomeinen.
EP84201238A EP0136749A1 (en) 1983-09-02 1984-08-28 Telephone exchange comprising peripheral control domains
JP18252284A JPS6072500A (ja) 1983-09-02 1984-08-31 電話交換機

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
NL8303060 1983-09-02
NL8303060A NL8303060A (nl) 1983-09-02 1983-09-02 Telefooncentrale voorzien van perifere besturingsdomeinen.

Publications (1)

Publication Number Publication Date
NL8303060A true NL8303060A (nl) 1985-04-01

Family

ID=19842341

Family Applications (1)

Application Number Title Priority Date Filing Date
NL8303060A NL8303060A (nl) 1983-09-02 1983-09-02 Telefooncentrale voorzien van perifere besturingsdomeinen.

Country Status (3)

Country Link
EP (1) EP0136749A1 (nl)
JP (1) JPS6072500A (nl)
NL (1) NL8303060A (nl)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
GB2191658B (en) * 1986-06-13 1990-09-05 Stc Plc Telephone exchange

Family Cites Families (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
NL7101468A (nl) * 1971-02-04 1972-08-08
FR2165182A5 (nl) * 1971-12-21 1973-08-03 Trt Telecom Radio Electr
IT1118570B (it) * 1979-04-19 1986-03-03 Cselt Centro Studi Lab Telecom Sistema per lo scambio di messaggi tra microilaboratori collegati da un mezzo trasmissivo sincrono

Also Published As

Publication number Publication date
JPS6072500A (ja) 1985-04-24
EP0136749A1 (en) 1985-04-10

Similar Documents

Publication Publication Date Title
US5425022A (en) Data switching nodes
US4413337A (en) Time division switching system for circuit mode and packet mode lines
US4700341A (en) Stochastic time division multiplexing
US4602365A (en) Multi-token, multi-channel single bus network
US4413338A (en) Communication system for interconnecting a plurality of asynchronous data processing terminals
US4377859A (en) Time slot interchanger and control processor apparatus for use in a telephone switching network
EP0168927A2 (en) Data transmission system
WO1983000412A1 (en) Idle time slot seizure and transmission facilities for loop communication system
EP0171803B1 (en) Time division exchange for carrying out a loop-back test
US4238851A (en) Packet transmission system
JPH0670385A (ja) 高速セル交換網のための光スイッチ
AU630876B2 (en) Communication system
EP0116558B1 (en) Control information communication arrangement for a time division switching system
US4805171A (en) Unitary PCM rate converter and multiframe buffer
US3974339A (en) Method of transmitting digital information in a time-division multiplex telecommunication network
JP3131863B2 (ja) データ速度変換装置
NL8303060A (nl) Telefooncentrale voorzien van perifere besturingsdomeinen.
EP0477242B1 (en) Data switching nodes
US5164940A (en) Modular communication system with allocatable bandwidth
US4119804A (en) Open loop system for transmitting digital information
US4287591A (en) Communications transmission system
McDonald et al. Synthesis of a T-Carrier Bit Stream Processing System: An Integrated Transmission and Switching System
JP2519329B2 (ja) 加入者交換機の加入者回路
JPH0736632B2 (ja) タイムスロツトシフト制御方式
AU624658B2 (en) A communication adaptor

Legal Events

Date Code Title Description
A1B A search report has been drawn up
BV The patent application has lapsed