MXPA06013327A - Dispositivos de transmision/recepcion de difusion digital aptos de mejorar el desempeno de recepcion y metodo de procesamiento de senales de los mismos. - Google Patents

Dispositivos de transmision/recepcion de difusion digital aptos de mejorar el desempeno de recepcion y metodo de procesamiento de senales de los mismos.

Info

Publication number
MXPA06013327A
MXPA06013327A MXPA06013327A MXPA06013327A MXPA06013327A MX PA06013327 A MXPA06013327 A MX PA06013327A MX PA06013327 A MXPA06013327 A MX PA06013327A MX PA06013327 A MXPA06013327 A MX PA06013327A MX PA06013327 A MXPA06013327 A MX PA06013327A
Authority
MX
Mexico
Prior art keywords
data
trellis
coding
packet
stage
Prior art date
Application number
MXPA06013327A
Other languages
English (en)
Inventor
Yong-Deok Chang
Hae-Joo Jeong
Eui Jun Park
Original Assignee
Samsung Electronics Co Ltd
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Priority claimed from KR1020050041532A external-priority patent/KR100667329B1/ko
Priority claimed from KR1020050041541A external-priority patent/KR100667316B1/ko
Application filed by Samsung Electronics Co Ltd filed Critical Samsung Electronics Co Ltd
Publication of MXPA06013327A publication Critical patent/MXPA06013327A/es

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/20Servers specifically adapted for the distribution of content, e.g. VOD servers; Operations thereof
    • H04N21/23Processing of content or additional data; Elementary server operations; Server middleware
    • H04N21/238Interfacing the downstream path of the transmission network, e.g. adapting the transmission rate of a video stream to network bandwidth; Processing of multiplex streams
    • H04N21/2383Channel coding or modulation of digital bit-stream, e.g. QPSK modulation
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N21/00Selective content distribution, e.g. interactive television or video on demand [VOD]
    • H04N21/40Client devices specifically adapted for the reception of or interaction with content, e.g. set-top-box [STB]; Operations thereof
    • H04N21/43Processing of content or additional data, e.g. demultiplexing additional data from a digital video stream; Elementary client operations, e.g. monitoring of home network or synchronising decoder's clock; Client middleware
    • H04N21/438Interfacing the downstream path of the transmission network originating from a server, e.g. retrieving encoded video stream packets from an IP network
    • H04N21/4382Demodulation or channel decoding, e.g. QPSK demodulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)
  • Television Systems (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)
  • Error Detection And Correction (AREA)

Abstract

Se revela un sistema de transmision/recepcion de difusion digital que tiene desempeno de recepcion mejorado y metodo de procesamiento de senales del mismo. un transmisor de difusion digital comprende un aleatorizador para introducir una corriente de TS doble que consiste de paquetes robustos y normales que tienen bytes de rellenos insertados en posiciones predeterminadas y aleatorizar la corriente de TS doble; un intercambiador de bytes de relleno para reemplazar los bytes de relleno de una corriente de datos aleatorizados del aleatorizador a datos conocidos predeterminados y un codificador para codificar corrientes de datos a los cuales los datos conocidos son insertados. Asi, la presente invencion detecta los datos conocidos de una senal recibida de un lado de recepcion y utiliza los datos conocidos detectados para la sincronizacion y ecualizacion, de tal manera que el desempeno de recepcion de difusion digital puede ser mejorado en canales de multi-trayectoria de deficiente.

Description

DISPOSITIVOS DE TRANSMISIÓN/RECEPCIÓN DE DIFUSIÓN DIGITAL APTOS DE MEJORAR EL DESEMPEÑO DE RECEPCIÓN Y MÉTODO DE PROCESAMIENTO DE SEÑALES DE LOS MISMOS CAMPO TÉCNICO La presente invención es concerniente con un transmisor y receptor de difusión digital y más específicamente con un transmisor de difusión digital para reemplazar y transmitir bytes de relleno insertados en una corriente de datos con datos conocidos predefinidos en una corriente doble para mejorar el desempeño de recepción y método de procesamiento de señales de los mismos y un receptor de difusión digital correspondiente y método de procesamiento de señales del mismo.
ANTECEDENTES DE LA INVENCIÓN El sistema de difusión digital de ondas terrestres orientadas de los Estados Unidos de América de Banda Lateral Vestigial del Comité de Sistemas de Televisión Avanzado (ATSC VSB) , es un esquema de una sola portadora y utiliza señal de sincronización de campo por unidad de 312 segmentos. Asi, el desempeño de recepción no es bueno en canales deficientes, especialmente en un canal de desvanecimiento de Doppler. La figura 1 es un diagrama de bloques que muestra un transmisor convencional del VSB ATSC. El transmisor de difusión digital de la figura 1, que es un sistema de Banda Lateral datos robustos son multiplexados (no mostrados) de acuerdo con el esquema de corriente doble que transmite los datos normales y datos robustos en un canal y los datos multiplexados son introducidos al aleatorizador (11). Los datos de entrada son aleatorizados por el aleatorizador (11), introducidos al primer codificador de RS (12), codificados por RS para corregir errores generados por canal e introducidos al formateador (13) de paquetes. Luego el procesamiento robusto es efectuado de tal manera que los datos robustos de los datos codificados son intercalados, reestructurados con paquete a velocidad 1/2 e insertados con el PID. Los datos después del procesamiento robusto son luego multiplexados con los datos normales y emitidos . La figura 2 muestra un formato de datos emitido del formateador (13) de paquetes de la figura 1. Refiriéndose a la figura 2, los datos normales y datos robustos son dispuestos a ciertos intervalos, de tal manera que la señal normal y señal robusta después de la codificación de Trellis son distribuidas a intervalos regulares. Los datos de salida resultantes son intercalados por medio del intercalador (14) que dispersa los datos, los datos robustos son codificados mejorados y los datos son codificados por Trellis por medio del codificador de Trellis (15) que efectúa la codificación de Trellis de velocidad 2/3 general.
Los datos robustos codificados mejorados son re-codificados por RS para ser compatibles con el receptor existente y la paridad es enviada a al codificador de Trellis (15) por medio del segundo codificador de RS (17) que reemplaza la paridad. La señal pasa a través del multiplexor (18) que inserta la sincronización de campo y sincronización de segmento en los datos codificados por Trellis y es enviado al modulador (19) que agrega piloto y efectúa modulación de VSB y conversión ascendente de RF con respecto a la señal y luego transmitida. Aqui, los datos normales y datos robustos son controlados por el controlador (16) que emite una señal para controlar los datos normales y datos robustos . El sistema de televisión digital de ondas terrestres orientado de los Estados Unidos de América de la figura 1 es construido para formar una corriente doble al agregar los datos robustos en los datos normales del sistema de VSB de ATSC existente y transmitir la corriente doble, de tal manera que los datos normales existentes y los datos robustos son transmitidos conjuntamente. Sin embargo, el sistema de televisión digital de ondas terrestres orientado de los Estados Unidos de América de la figura 1 tiene un problema que, a pesar de transmitir la corriente doble con los datos robustos agregados, el desempeño de transmisión deficiente en canales de multi-trayectoria debido a la transmisión de la corriente normal existente casi no es mejorada. En otras palabras, la corriente normal mejorada raramente mejora el desempeño de recepción y la corriente robusta no tiene ningún efecto notable en el desempeño de recepción en el ambiente de multi-trayectoria.
BREVE DESCRIPCIÓN DE LA INVENCIÓN Problema Técnico Un aspecto de la presente invención es proporcionar un trasmisor de difusión digital que reemplaza los bytes de relleno insertados en la corriente doble con datos conocidos y transmiten los datos para mejorar el desempeño de transmisión y un método de procesamiento de señales del mismo y un receptor de difusión digital correspondiente y método de procesamiento de señales del mismo.
Solución Técnica Para obtener un aspecto de la presente invención, un transmisor de difusión digital comprende un aleatorizador para recibir y aleatorizar una corriente de TS doble de un formato predeterminado en el cual un paquete de datos robustos es insertado a ciertos intervalos en un paquete de datos normales, los datos normales son insertados con bytes de relleno en un cierto sitio, una parte que reemplaza los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos del alteatorizador con datos conocidos predeterminados, un primer codificador de RS para efectuar la codificación de RS de los datos emitidos de la parte que reemplaza los bytes de relleno, un formateador de paquetes para intercalar los datos robustos de los datos emitidos del primer codificador de RS y reestructurar el formato, un intercalador para intercalar los datos emitidos del formateador de paquetes, un codificador de Trellis para codificar por Trellis los datos emitidos del intercalador, un segundo codificador de RS para la codificación de RS para la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad y emitirla al codificador de Trellis y un modulador para modular los datos emitidos del codificador Trellis y efectuar la conversión ascendente de RF. Preferiblemente, el codificador de Trellis tiene una memoria para la codificación de Trellis e inicializa la memoria de los datos que son emitidos del sitio en donde los bytes de relleno son insertados. Preferiblemente, el transmisor de difusión digital comprende además un controlador de bytes de relleno para generar una señal de control para indicar la información de ubicación de los bytes de relleno y controlar la inicialización de memoria del codificador de Trellis. Además, el transmisor de difusión digital comprende además una memoria temporal o memoria intermedia de paquetes para emitir y almacenar temporalmente los datos correspondientes a la ubicación de los bytes de relleno de los datos emitidos del primer codificador de RS . Más preferiblemente, la memoria temporal o memoria intermedia de paquetes recibe los datos alterados de acuerdo con la inicialización de memoria del codificador de Trellis y actualiza los datos almacenados temporalmente. Además, el transmisor de difusión digital comprende además una parte que reestructura la paridad para recibir los datos actualizados de la memoria temporal de paquetes, efectuar la codificación de RS de los datos para generar la paridad alterada y emitir la paridad alterada al codificador de Trellis para reemplazar la paridad agregada por el primer codificador de RS. Más preferiblemente, los bytes de relleno son insertados en un campo de adaptación del paquete de datos normales . Además, la información en cuanto a la ubicación y longitud de los bytes de relleno insertados es insertada en un cierto sitio del paquete de datos normales. Además, los datos conocidos pueden tener una secuencia con un cierto patrón predefinido. Mientras tanto, el método para procesamiento de señales para un transmisor de difusión digital comprende una etapa de aleatorización de recibir y aleatorizar una corriente de TS doble de un cierto formato en el cual un paquete de datos robustos es insertado a ciertos intervalos en un paquete de datos normales, los datos normales son insertados con bytes de relleno en un cierto sitio, una etapa de reemplazar los bytes de relleno para reemplazar los bytes de relleno en los datos emitidos de la etapa de aleatorización con datos conocidos predeterminados, una primera etapa de codificación de RS para efectuar la codificación de RS de los datos emitidos de la etapa de reemplazo de bytes de relleno, una etapa de reestructuración de paquete para intercalar el paquete robusto en los datos emitidos en la primera etapa de codificación de RS y reestructurar el formato, una etapa de intercalación para intercalar los datos emitidos de la etapa de reestructura de paquete, una etapa de codificación de Trellis para efectuar la codificación de Trellis de los datos intercalados, una segunda etapa de codificación de RS para efectuar la codificación de RS de paquete robusto de los datos codificados por Trellis para alterar la paridad y emitirla a la etapa de codificación de Trellis y una etapa de modulación para modular los datos emitidos de la etapa de codificación de Trellis y conversión ascendente de RF. Además, un transmisor de difusión digital de acuerdo con la presente invención comprende un aleatorizador para aleatorizar una corriente de TS doble de un cierto formato que tiene un paquete de datos normales en el cual bytes de relleno son insertados en una cierta ubicación y un paquete de datos robustos, una parte que reemplaza los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos del aleatorizador con datos conocidos predeterminados, un primer codificador de RS para efectuar la codificación de RS de los datos emitidos de la parte que reemplaza los bytes de relleno, un formateador de paquetes para intercalar los datos robustos de los datos emitidos del primer codificador de RS y reestructurar un formato, un intercalador para intercalar los datos emitidos del formateador de paquetes, un codificador de Trellis para efectuar la codificación de Trellis de los datos emitidos del intercalador, un segundo codificador de RS para efectuar la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad y emitir los datos al codificador de Trellis y un modulador para modular los datos emitidos del codificador de Trellis y efectuar la conversión ascendente de RF. Además, un método de procesamiento de señales para un transmisor de difusión digital comprende una etapa de aleatorización para aleatorizar una corriente de TS doble de un cierto formato que tiene un paquete de datos normales en los cuales los bytes de relleno son insertados en una cierta ubicación y paquete de datos robustos, una etapa de reemplazar los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos de la etapa de aleatorización con datos conocidos predeterminados, una primera etapa de codificación de RS para efectuar la codificación de RS de los datos emitidos de la etapa de reemplazo de bytes de relleno, una etapa de reestructuración de paquete para intercalar el paquete robusto de los datos emitidos de la primera etapa de codificación de RS y reestructurar el formato, una etapa de intercalación para intercalar los datos emitidos de la etapa de reestructuración de paquetes, una etapa de codificación de Trellis para efectuar la codificación de Trellis de los datos intercalados, una segunda etapa de codificación de RS para efectuar la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad y emitir los datos a la etapa de codificación de Trellis y una etapa de modulación para modular los datos emitidos de la etapa de codificación de Trellis y conversión ascendente de RF. Un receptor de difusión digital de acuerdo con la presente invención correspondiente al transmisor de difusión digital anterior comprende un desmodulador para recibir y desmodular una señal codificada de un transmisor de difusión digital, la señal codificada es codificada al insertar datos conocidos predeterminados en una cierta ubicación de corriente doble en donde los bytes de relleno son insertados, una parte de salida de datos conocidos para detectar la ubicación de los datos conocidos a partir de la señal desmodulada y emitir los datos conocidos, un ecualizador para ecualizar la señal modulada, un descodificador de Viterbi para corrección de error y descodificación de la señal ecualiza utilizando los datos conocidos detectados, un desintercalador para desintercalar los datos emitidos del descodificador de Viterbi y un desaleatorizador para desaleatorizar los datos emitidos del desintercalador. Preferiblemente, la parte de salida de datos conocidos incluye un detector de símbolos conocidos para detectar información en cuanto a la cierta ubicación de la señal recibida en donde los datos conocidos son insertados, un generador de bandera de segmento para generar el cuadro de datos que incluye uno o más segmentos para indicar la cierta ubicación con una bandera de identificación predeterminada, un intercalador de Trellis para codificar el cuadro de datos de acuerdo con la codificación en el transmisor de difusión digital y un extractor de datos conocidos para insertar y emitir los datos conocidos en la cierta ubicación del cuadro de datos intercalados que es indicada por la bandera de identificación. Más preferiblemente, la parte de salida de datos conocidos emite los datos conocidos detectados al desmodulador y el desmodulador efectúa la desmodulación utilizando los datos conocidos . Mientras tanto, un método para el procesamiento de señales para un receptor de difusión digital comprende una etapa de desmodulación de recibir y desmodular una señal codificada de un transmisor de difusión digital, la señal codificada es codificada al insertar datos conocidos predeterminados en una cierta ubicación de corriente doble en donde bytes de relleno son insertados, una etapa de emisión de datos conocidos para detectar la ubicación de los datos conocidos a partir de la señal desmodulada y emitir los datos conocidos, una etapa de ecualización para ecualizar la señal desmodulada, una etapa de descodificación de corrección de error y descodificación de la señal ecualizada utilizando los datos conocidos detectados, una etapa de desintercalación para desintercalar los datos emitidos de la etapa de descodificación y una etapa de desaleatorización para desaleatorizar los datos emitidos de la etapa de desintercalación.
Efectos Ventajosos De acuerdo con la presente invención, un transmisor de difusión digital inserta bytes de relleno en un paquete de TS de MPEG-2, reemplaza los bytes de relleno insertados con datos conocidos y transmite los datos y un receptor de difusión digital detecta y usa los datos conocidos. Asi, hay efectos de compatibilidad con el sistema de difusión digital existente, menos complejidad de elementos físicos y desempeño de recepción de difusión digital mejorado en canales de multi-trayectoria deficientes .
BREVE DESCRIPCIÓN DE LAS FIGURAS La figura 1 es un diagrama de bloques de un transmisor de un sistema de difusión digital de ondas terrestres orientado de los Estados Unidos de América convencional (ATSC VSB) , La figura 2 es una vista que muestra un formato de datos de VSB de ATSC, La figura 3 es una vista que muestra una estructura de cuadro de un paquete de TS, La figura 4 es una vista que muestra una estructura de cuadro de un paquete de TS que incluye bytes de relleno de acuerdo con la presente invención, La figura 5 es un diagrama de bloques de un transmisor de difusión digital de acuerdo con la presente invención, La figura 6 y la figura 7 son vistas que muestran un formato de datos emitidos de un aleatorizador de la figura 5, La figura 8 y la figura 9 son vistas que muestran un formato de datos emitidos de un intercalador de la figura 5, La figura 10 y la figura 11 son vistas que muestran un formato de datos emitidos de un codificador de Trellis de la figura 5, La figura 12 y la figura 13 son vistas que muestran un formato de datos con paridad reestructurada de acuerdo con la inicialización del codificador de Trellis de la figura 5, La figura 14 es un diagrama de bloques de un transmisor de difusión digital de acuerdo con la presente invención, La figura 15 es una vista proporcionada para describir una parte de salida de datos conocidos de la figura 10.
MEJOR MODO PARA LLEVAR A CABO LA INVENCIÓN De aqui en adelante en la presente, la presente invención será descrita en detalle con referencia a las figuras adjuntas . La figura 5 es un diagrama de bloques de un transmisor de difusión digital de acuerdo con la presente invención. El transmisor de difusión digital de la figura 5 es implementado utilizando el sistema de EVSB de la figura 1 que Philips propuso. En detalle, bytes de relleno son agregados en un paquete de MPEG-2 de una corriente normal o corriente robusto y los bytes de relleno agregados son reemplazados con datos conocidos en el transmisor de difusión digital y son transmitidos. Luego, los datos conocidos son detectados en un receptor y usados para compensar la distorsión por un canal. Refiriéndose a la figura 5, el transmisor de difusión digital tiene un aleatorizador (110) para aleatorizar los datos cuando los datos normales y datos robustos son multiplexados e introducidos, una parte (115) de reemplazo de bytes de relleno para reemplazar los bytes de relleno de la corriente normal o corriente robusta de los datos aleatorizados con una secuencia particular, un primer codificador de RS (120) para efectuar la codificación de Reed-Solomon de los datos emitidos de la parte (115) que reemplaza los bytes de relleno para corregir errores por un canal, un formateador (130) de paquetes para intercalar los datos robustos de los datos codificados, reestructurar el paquete en velocidad 1/2, insertar la PID y multiplexión con los datos normales, un intercalador (140) para intercalar los datos emitidos del formateador (130) de paquetes, un codificador de Trellis (150) para inicializar un valor de memoria de bytes de relleno de los datos emitidos del intercalador (140), codificación mejorada de los datos robustos y ejecución de codificación de Trellis de velocidad 2/3 general, un controlador (160) para emitir una señal para controlar los datos normales y datos robustos, y un segundo codificador de RS (170) para efectuar la re-codificación de RS de los datos robustos de codificación mejorada para ser compatibles con el receptor existente y reemplazar la paridad. Además, el transmisor de difusión digital tiene un controlador (125) de bytes de relleno para generar una señal para controlar la ubicación de los bytes de relleno, una memoria temporal de paquetes (135) para almacenar temporalmente la salida del primer codificador de RS (120) para la inicialización de datos de codificador de Trellis (150) y recepción y actualización de los datos alterados de acuerdo con la inicialización del codificador de Trellis (150), una parte (145) de reestructuración de paridad para efectuar la codificación de RS de los datos alterados de acuerdo con la inicialización para generar una paridad e introducir la paridad generada al codificador de Trellis (150) para reemplazar la paridad existente, un multiplexor (180) para insertar sincronización de campo y sincronización de segmento en los datos que son codificados por Trellis y mapeados y un modulador (190) para agregar un piloto a la señal emitida del multiplexor (180) y realización de modulación de VSB y conversión ascendente de RF. Los paquetes de datos normales o paquetes de datos robustos que son introducidos al aleatorizador (110) de acuerdo con la presente invención incluyen los bytes de relleno insertados en los mismos. La figura 3 es una vista que muestra una estructura de cuadro de un paquete de corriente de TS . La figura 4 es una vista que muestra una estructura de cuadro de un paquete de corriente de TS de MPEG-2 que incluye un campo de adaptación con bytes de relleno de acuerdo con la presente invención. Un paquete de MPEG-2 de 188 bytes consiste de una señal de información (encabezado de MPEG-2) de cuatro bytes que incluye sincronización de MPEG, información de longitud de campo de adaptación de 1 byte, otra información de 1 byte, datos de campo de adaptación con bytes de relleno de n bytes y datos ES de 188-(4+2+n) bytes. Un cuadro de paquete de corriente de TS de la figura 3 consiste de encabezado de MPEG-2 y campo de adaptación o datos ES. El paquete de datos normales o paquete de datos robustos de acuerdo con la presente invención, como se muestra en la figura 4, tiene una estructura en la cual bytes de relleno son insertados en el campo de adaptación, de tal manera que toda la corriente de TS incluye el campo de adaptación. Tal paquete de TS de MPEG-2 es introducido como los datos normales o datos robustos de la figura 5. En la figura 5, los datos robustos son procesados en un pre-procesador de datos robustos, (no mostrado) y son multiplexados con los datos normales para ser enviados al aleatorizador (110) . El aleatorizador (110) aleatoriza los datos cuyos datos normales y datos robustos son multiplexados como se describe anteriormente. Los datos aleatorizados por medio de aleatorizador (110) son introducidos a la parte (115) que reemplaza los bytes de relleno y los bytes de relleno de los datos normales y datos robustos son reemplazados con una secuencia particular generada por un generador de secuencia particular (no mostrado) y son emitidos. La secuencia particular son datos que tienen un patrón predefinido que el transmisor y el receptor ya conocen y son denominados posteriormente en la presente como "datos conocidos" . Cuando los bytes de relleno son insertados en un paquete de datos normales, la figura 6 muestra un formato de datos emitidos del aleatorizador (120) en los cuales n bytes de relleno insertados en el paquete de datos normales son reemplazados con los datos de secuencia particular, esto es, con los datos conocidos. Refiriéndose a la figura 6, los paquetes de datos normales y paquetes de datos robustos son dispuestos a ciertos intervalos y datos conocidos son insertados en lugar de bytes de relleno en los campos de adaptación de los paquetes de datos normales. La figura 7 muestra el formato de datos cuando bytes de relleno son insertados en un paquete de datos normales y paquete de datos robustos respectivamente y n bytes de relleno insertados en el paquete de datos normales y paquete de datos robustos entre los datos emitidos del aleatorizador (120) son reemplazados con los datos de secuencia particular, esto es, con los datos conocidos. Refriéndose a la figura 7, el paquete de datos normales y paquete de datos robustos son dispuestos a ciertos intervalos y datos conocidos son insertados en lugar de bytes de relleno en los campos de adaptación del paquete de datos normales y paquete de datos robustos . Además, como se describe anteriormente, el encabezado de datos de paquete de MPEG-2 emitidos del aleatorizador (120) incluye el primer byte de una sincronización y 2 bytes de la PID. Los primeros 2 bytes del campo de adaptación de ciertos bytes incluyen información en cuanto a la longitud del campo de adaptación. En otras palabras, los primeros 2 bytes del campo de adaptación tienen información en cuando a longitud de los bytes de relleno, esto es, los datos conocidos insertados en el campo de adaptación. Ya que la ubicación de comienzo de los datos conocidos en un paquete es fija, el receptor puede saber la información en cuanto a la ubicación y longitud, esto es, cantidad de los datos conocidos de acuerdo con la información insertada en los primeros 2 bytes del campo de adaptación. Los datos emitidos de la parte (115) que reemplazan los bytes de relleno son codificados externamente por medio del primer codificador de RS (120) para corregir errores por un canal. Los datos robustos de los datos codificados externamente son intercalados por el formateador (130) de paquetes, el paquete de los datos robustos es estructurado a una proporción 1/2 y la PID es insertada. Luego, los datos robustos son multiplexados con los datos normales y los datos son intercalados en el intercalador (140) . La figura 8 muestra un formato de datos después de reemplazar los bytes de relleno insertados en los datos normales con los datos conocidos e intercalado mediante el intercalador (140). Los paquetes de MPEG-2 de la figura 6 son dispersados en 52 unidades por el intercalador (140) como se muestra en la figura 8. Los datos de la misma ubicación de bytes en un paquete de MPEG-2 construyen la misma columna después de la intercalación de datos, como se muestra en la figura 8. Además, la figura 9 muestra un formato de datos después de reemplazar bytes de relleno insertados en los datos normales y datos robustos con los datos conocidos e intercalado por el intercalador (140) . Los paquetes de MPEG-2 de la figura 7 son dispersados en 52 unidades por el intercalador (140) como en la figura 9. Los datos de la misma ubicación de bytes en un paquete de MPEG-2 construyen la misma columna y después de la intercalación de datos, como se muestra en la figura 9. Luego, los datos robustos de los datos emitidos por el intercalador (140) son codificados mejorados y procesados con la codificación de Trellis de velocidad 2/3 existente por el codificador Trellis (150) . La figura 10 muestra los formatos de datos de salida después de una corriente de datos de la figura 8 es codificada por Trellis por el codificador de Trellis (150) . Un campo incluye seis intercaladores convolucionales de tal manera que seis secuencias que incluyen bytes de relleno son generadas. En otras palabras si la corriente de TS tiene 10 bytes de relleno, secuencias de símbolos conocidos de 0*6=60 son generadas en un campo. La figura 11 muestra los formatos de datos de salida después de una corriente de datos de la figura 9 es codificada por Trellis por el codificador de Trellis (150). Refiriéndose a la figura 10 y la figura 11, los datos de la misma ubicación de bytes en el paquete de MPEG-2 son incluidos en un segmento de datos después de la codificación de Trellis. Por consiguiente, si bytes de relleno son agregados consecutivamente en una cierta ubicación del paquete de MPEG-2 y aleatorizados y los bytes de relleno son reemplazados con una secuencia particular y codificados por Trellis, los bytes de relleno insertados en la misma ubicación de byte forman un segmento de datos, que es una señal conocida. Como resultado, el receptor de difusión digital puede detectar y usar los datos conocidos para mejorar el desempeño de recepción. Además, el segundo codificador de RS (170) efectúa la re-codificación de RS de los datos robustos de codificación mejorada para ser compatible con el receptor existente y efectúa la codificación de RS no sistemática para reemplazar la paridad. El codificador de Trellis (150) tiene su memoria (no mostrada) para codificación de Trellis. El codificador de Trellis (150) efectúa la inicialización de la memoria desde la ubicación de comienzo de los bytes de relleno o datos conocidos . Mientras tanto, la memoria temporal de paquetes (135) recibe y almacena en memoria los datos correspondientes a la ubicación de inicialización de memoria del codificador de Trellis (150) del primer codificador de RS (120) y después de esto, recibe los nuevos datos alterados por la inicialización de memoria del codificador de Trellis (150) y actualiza los datos previamente almacenados en memoria e introduce los datos actualizados a la parte (145) que reestructura la paridad. Asi, la parte (145) que reestructura la paridad efectúa la codificación de RS de los datos alterados por la inicialización de memoria para generar la paridad y la paridad generada es introducida al codificador de Trellis (150) para reemplazar la paridad previa. Además, el controlador (160) emite una señal para controlar los datos normales y datos robustos y el controlador (125) de bytes de relleno genera una señal para controlar la ubicación de los bytes de relleno. Los datos codificados son mapeados en un símbolo de 8 niveles e insertados con la sincronización de campo y sincronización de segmento a formatos de datos como se muestra en la figura 2 y en la figura 8. Luego, se da un desplazamiento de CD y se efectúa la modulación de VSB para generar el piloto por el modulador (190) y los datos son convertidos a RF y transmitidos . Mientras tanto, el controlador (125) de bytes de relleno detecta la longitud de campo de adaptación de la figura 4 y genera y emite una señal de bandera para indicar la ubicación de los bytes de relleno o datos de secuencia conocidos de la figura 6 a la figura 13, en base a la detección . El codificador de Trellis (150) de la figura 5 efectúa la inicialización del codificador de Trellis 12 en la ubicación de comienzo de los datos conocidos para inicializar el valor de un elemento de memoria de codificador. Los datos alterados por la inicialización reemplazan el valor previo almacenado en la memoria temporal (135) de paquetes y reemplaza el valor de la ubicación de paridad previa utilizando la nueva paridad generada por la parte (145) que reestructura la paridad de acuerdo con los datos alterados. La figura 12 muestra un formato de datos después de la codificación de RS y reestructuración de paridad por la parte (145) que reestructura la paridad de la figura 5 con respecto a datos con un formato como se muestra en la figura 10. Adicionalmente, la figura 13 muestra un formato de datos después de la codificación de RS y reestructuración de paridad por la parte (145) que reestructura la paridad de la figura 5 con respecto a datos con un formato como se muestra en la figura 11. Refiriéndose a la figura 12 y la figura 13, cuando el codificador de Trellis (150) es inicializado en la ubicación de comienzo de la secuencia de símbolos de los datos conocidos, el valor de datos es alterado por la inicialización, de tal manera que la paridad de salida del primer codificador de RS (120) es alterada. Asi, la parte (145) que reestructura la paridad actualiza la paridad previa con la paridad alterada para efectuar la codificación de Trellis de tal manera que no habrá problema cuando un codificador de RS de un receptor de difusión digital a ser descrito posteriormente descodifica los datos. En otras palabras, la inicialización de memoria del codificador de Trellis (150) es efectuada con el fin de que los datos codificados por Trellis formen una secuencia particular predefinida durante la sección de secuencia de símbolos de los datos conocidos. Luego, con el fin de alterar la paridad correspondiente a los datos alterados de la ubicación de inicialización de memoria, la codificación de RS de los datos alterados se efectúa, de tal manera que la nueva paridad es generada y la paridad alterada reemplaza la paridad previa. La figura 12 muestra un proceso para reemplazar una paridad correspondiente de acuerdo con el valor de datos alterados por la inicialización de memoria. La figura 14 es un diagrama de bloques de un receptor de difusión digital correspondiente al transmisor de difusión digital de la figura 5 de acuerdo con la presente invención. Si la señal recibida incluye los datos normales, datos robustos y bytes de relleno, el receptor de difusión digital tiene elementos para descodificarlos. El receptor de difusión digital de la figura 14 incluye un desmodulador (310) para disminuir una señal de RF a banda base y desmodularla, un ecualizador (320) para cancelar la interferencia de inter-simbolo, un descodificador de Viterbi (330) para corregir errores en las señales ecualizadas y efectuar la descodificación, un desintercalador (340) , un formateador (350) de paquetes para desmultiplexar la salida del desintercalador (340) y efectuar el reformateo de paquetes y desintercalación de los datos robustos, un generador (360) de señales de control para generar una señal de control para controlar una corriente doble, un descodificador de RS (370) para corrección de RS y descodificación de los datos emitidos del formateador (350) de paquetes, un desaleatorizador (380) y una parte (400) de salida de datos conocidos para generar la ubicación de bytes de relleno y procesar datos conocidos. El desmodulador (310) convierte la señal de RF recibida via canal a una señal de banda base a través del sintonizador/IF (no mostrado) , detecta y desmodula la sincronización de la señal de banda base convertida. El ecualizador (320) compensa la distorsión de canal de multi-trayectoria de la señal desmodulada. Mientras tanto, la parte (400) de salida de datos conocidos detecta información en cuanto a la cantidad de bytes de relleno insertada en la parte reservada de la sección del segmento de datos de sincronización de campo para adquirir información de ubicación en cuanto a símbolos conocidos y emite los datos conocidos a partir de la información de ubicación adquirida . La figura 15 muestra la parte (400) de salida de datos conocidos para detectar los datos conocidos del receptor de difusión digital. La parte (400) de salida de datos conocidos incluye un detector (410) de símbolos conocidos, un generador (420) de bandera de segmento, un intercalador de Trellis (430), y un extractor (440) de datos conocidos. Si la información en cuanto a la cantidad (el número) de bytes de relleno es insertada en la parte reservada de la sección del segmento de datos de sincronización de campo, el detector (410) de símbolos conocidos de la parte (400) de salida de datos conocidos en el receptor de difusión digital detecta la información en cuanto a la cantidad de los datos conocidos. En base a la información detectada, el generador (420) de bandera de segmento y el intercalador de Trellis (430) adquieren información en cuanto a la ubicación de los símbolos conocidos. A partir de la información de ubicación adquirida, el extractor (440) de datos conocidos emite los datos conocidos para uso en mejorar el desempeño de recepción del receptor de difusión digital es mejorado. Ya que la ubicación de los bytes de relleno es fija todo el tiempo, si la cantidad de bytes de relleno puede ser detectada, el generador (420) de bandera de segmento y el intercalador de Trellis (430) pueden ser implementados utilizando un contador y un lógico de control. Esto es, el detector (410) de símbolos conocidos extrae información en cuanto a la ubicación de datos conocidos a partir de la información que incluye bit de información de control en cuanto a la longitud del campo de adaptación del encabezado de datos desmodulados. La información en cuanto a la ubicación de datos conocidos incluye la información en cuanto a la longitud de datos conocidos. Ya que la ubicación de datos conocidos es preestablecida, la ubicación y número de los símbolos conocidos de acuerdo con la codificación de datos conocidos puede ser adquirida al saber la longitud. De acuerdo con la ubicación y número de los símbolos conocidos, el generador (420) de bandera de segmento marca con una bandera predeterminada de longitud correspondiente al número de símbolos en la ubicación correspondiente y genera por lo menos un segmento y un cuadro de transmisión MPEG-2 que incluye el segmento. El intercalador de Trellis (430) codifica el cuadro de transmisión generado en el generador (420) de bandera de segmento de acuerdo con la intercalación en el transmisor de difusión digital. El extractor (440) de datos conocidos inserta los datos conocidos predefinidos en la ubicación del símbolo conocido que es identificado por la bandera de los cuadros de transmisión que son codificados y emitidos del intercalador de Trellis (430) y emite los datos insertados con datos conocidos. Mientras tanto, la señal ecualizada por el ecualizador (320) es corregida en cuanto a errores por medio del descodificador de Viterbi (330) y descodificados en datos de símbolos. Los datos descodificados reacomodan los datos dispersados por el intercalador (140) del transmisor de la figura 5 por medio del desintercalador (340) . Los datos desintercalados son desmultiplexados por el formateador de paquetes (350) para ser divididos en datos normales y datos robustos. Los datos robustos avanzan a través del reformateo de paquetes y desintercalación y son introducidos al descodificador de RS (370) con los datos normales y corregidos en cuanto a error. El generador (360) de señales de control genera una señal de control para procesar los datos normales y datos robustos. Los datos emitidos del descodificador de RS (370) son desaleatorizados a través del desaleatorizador (380) . Como se describe anteriormente, bytes de relleno son generados e insertados en el paquete de TS de MPEG-2 y los bytes de relleno insertados son reemplazados con datos conocidos y transmitidos del transmisor de difusión digital. Luego, el receptor de difusión digital detecta y usa los datos conocidos. Así, el desempeño de recepción del receptor de difusión digital, tales como adquisición de sincronización y desempeño de ecualización puede ser mejorado. Además, los bytes de relleno son insertados en la estructura de cuadro de transmisión existente y solamente una parte reservada es alterada, de tal manera que hay ventajas que la compatibilidad con el sistema existente es proporcionada y componentes físicos adicionales son implementados fácilmente. De acuerdo con la presente invención, bytes de relleno son insertados en datos normales o datos robustos del paquete de MPEG-2 en el transmisor de difusión digital y los bytes de relleno insertados son reemplazados con datos conocidos y transmitidos, de tal manera que el receptor de difusión digital detecta y usa los datos conocidos. Como resultado, la implementación de elementos físicos no es complicada y el desempeño de recepción de difusión digital en canales de multi-trayectoria deficientes puede ser mejorado.

Claims (42)

  1. REIVINDICACIONES 1. Un transmisor de difusión digital caracterizado porque comprende: un aleatorizador para recibir y aleatorizar una corriente de TS doble de un formato predeterminado, en la cual un paquete de datos robustos es insertado a ciertos intervalos en un paquete de datos normales, los datos normales son insertados con bytes de relleno en una cierta ubicación; una parte que reemplaza los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos del aleatorizador con datos conocidos predeterminados; un primer codificador de RS para efectuar la codificación de RS de los datos emitidos de la parte que reemplaza los bytes de relleno; un formateador de paquetes para intercalar el paquete robusto de los datos emitidos del primer codificador de RS y reestructurar el formato; un intercalador para intercalar los datos emitidos del formateador de paquetes; un codificador de Trellis para la codificación de Trellis de los datos emitidos del intercalador; un segundo codificador de RS para la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad e introducirla al codificador de Trellis; y un modulador para modular los datos emitidos del codificador de Trellis y efectuar la conversión ascendente de RF.
  2. 2. El transmisor de difusión digital de conformidad con la reivindicación 1, caracterizado porque el codificador de Trellis tiene una memoria para la codificación de Trellis e inicializa la memoria de los datos que son introducidos desde la ubicación en donde los bytes de relleno son insertados.
  3. 3. El transmisor de difusión digital de conformidad con la reivindicación 2, caracterizado porque comprende además: un controlador de bytes de relleno para generar una señal de control para indicar la información de ubicación de los bytes de relleno y controlar la inicialización de memoria del codificado de Trellis. .
  4. El transmisor de difusión digital de conformidad con la reivindicación 2, caracterizado porque comprende además: una memoria temporal o memoria intermedia de paquetes para emitir y almacenar temporalmente los datos correspondientes a la ubicación de los bytes de relleno de los datos emitidos del primer codificador de RS .
  5. 5. El transmisor de difusión digital de conformidad con la reivindicación 4, caracterizado porque la memoria temporal de paquetes recibe los datos alterados de acuerdo con la inicialización de memoria del codificador de Trellis y actualiza los datos almacenados temporalmente.
  6. 6. El transmisor de difusión digital de conformidad con la reivindicación 5, caracterizado porque comprende además: una parte que reestructura la paridad para recibir los datos actualizados de la memoria temporal de paquetes, efectuar la codificación de RS de los datos para generar la paridad alterada y emitir la paridad alterada al codificador de Trellis para reemplazar la paridad agregada por el primer codificador de RS .
  7. 7. El transmisor de difusión digital de conformidad con la reivindicación 1, caracterizado porque los bytes de relleno son insertados en un campo de adaptación del paquete de datos normales.
  8. 8. El transmisor de difusión digital de conformidad con la reivindicación 1, caracterizado porque la información en cuanto a la ubicación y longitud de los bytes de relleno insertados es insertada en una cierta ubicación del paquete de datos normales.
  9. 9. El transmisor de difusión digital de conformidad con la reivindicación 1, caracterizado porque los datos conocidos tiene una secuencia con un cierto patrón predefinido.
  10. 10. Un método para el procesamiento de señales para un transmisor de difusión digital, caracterizado porque comprende : una etapa de aleatorización para recibir y aleatorizar una corriente de TS doble de un formato predeterminado en el cual un paquete de datos robustos es insertado a ciertos intervalos en un paquete de datos normales, los datos normales son insertados con bytes de relleno en una cierta ubicación; una parte que reemplaza los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos de la etapa de aleatorización con datos conocidos predeterminados; una primera etapa de codificación de RS para efectuar la codificación de RS de los datos emitidos de la etapa que reemplaza los bytes de relleno; una etapa de reestructuración de paquetes para intercalar los paquetes robustos de los datos emitidos de la primera etapa de codificación de RS y reestructurar el formato; una etapa de intercalación para intercalar los datos emitidos de la etapa de reestructuración de paquetes; una etapa de codificación de Trellis para la codificación por Trellis de los datos emitidos del intercalador; una segunda etapa de codificación de RS para efectuar la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad e introducirla a la etapa de codificación de Trellis; y una etapa de modulación para modular los datos emitidos de etapa de codificación de Trellis y efectuar la conversión ascendente de RF.
  11. 11. El método de conformidad con la reivindicación 10, caracterizado porque la etapa de codificación de Trellis efectúa la inicialización de memoria para la codificación de Trellis en una ubicación de comienzo de datos que es introducida en una ubicación en donde los bytes de relleno son insertados .
  12. 12. El método de conformidad con la reivindicación 11, caracterizado porque comprende además: una etapa de controlar los bytes de relleno para generar una señal de control para indicar la información de ubicación de los bytes de relleno y controlar la inicialización de memoria en la etapa de codificación de Trellis.
  13. 13. El método de conformidad con la reivindicación 11, caracterizado porque comprende además: una etapa de almacenamiento en memoria temporal de emitir y almacenar temporalmente los datos correspondientes a la ubicación de los bytes de relleno de los datos emitidos en la primera etapa de codificación de RS .
  14. 14. El método de conformidad con la reivindicación 13, caracterizado porque la etapa de almacenamiento en memoria temporal recibe los datos alterados de acuerdo con la inicialización de memoria de la etapa de codificación de Trellis y actualiza los datos almacenados en la memoria temporal .
  15. 15. El método de conformidad con la reivindicación 14, caracterizado porque comprende además: una etapa de reestructuración de paridad para recibir y codificación de RS de los datos actualizados de la etapa de almacenamiento de memoria para generar la paridad alterada y emitir los datos a la etapa de codificación de Trellis para reemplazar la paridad agregada en la primera etapa de codificación .
  16. 16. El método de conformidad con la reivindicación 10, caracterizado porque los bytes de relleno son insertados en un campo de adaptación de paquete de datos normales.
  17. 17. El método de conformidad con la reivindicación 10, caracterizado porque el paquete de datos normales incluye información en cuanto a la ubicación y longitud de los bytes de relleno insertados en una cierta ubicación.
  18. 18. El método de conformidad con la reivindicación 10, caracterizado porque los datos conocidos tienen una secuencia con un cierto patrón predefinido.
  19. 19. Un transmisor de difusión digital, caracterizado porque comprende : un aleatorizador para aleatorizar una corriente de TS doble de un cierto formato que tiene un paquete de datos normales en el cual bytes de relleno son insertados en una cierta ubicación y un paquete de datos robustos; una parte que reemplaza los bytes de relleno para reemplazar los bytes de relleno de los datos emitidos del aleatorizador con datos conocidos predeterminados; un primer codificador de RS para efectuar la codificación de RS de los datos emitidos de parte que reemplaza los bytes de relleno; un formateador de paquetes para intercalar el paquete robusto de los datos emitidos del primer codificador de RS y reestructurar un formato; un intercalador para intercalar los datos emitidos del formateador de paquetes; un codificador de Trellis para efectuar la codificación de Trellis de los datos emitidos del intercalador; un segundo codificador de RS para efectuar la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad e introducir los datos al codificador de Trellis; y un modulador para modular los datos emitidos del codificador de Trellis y efectuar la conversión ascendente de RF.
  20. 20. El transmisor de difusión digital de conformidad con la reivindicación 19, caracterizado porque el codificador de Trellis tiene una memoria para la codificación de Trellis y efectúa la inicialización de memoria de los datos que son introducidos desde la ubicación en donde los bytes de relleno son insertados .
  21. 21. El transmisor de difusión digital de conformidad con la reivindicación 20, caracterizado porque comprende además : un controlador de bytes de relleno para generar una señal de control para indicar la información de ubicación de los bytes de relleno y controlar la inicialización de memoria del codificador de Trellis.
  22. 22. El transmisor de difusión digital de conformidad con la reivindicación 20, caracterizado porque comprende además : una memoria temporal o memoria intermedia de paquetes para emitir y almacenar temporalmente los datos correspondientes a la ubicación de los bytes de relleno de los datos emitidos del primer codificador de RS .
  23. 23. El transmisor de difusión digital de conformidad con la reivindicación 22, caracterizado porque la memoria temporal o memoria intermedia de paquetes recibe los datos alterados de acuerdo con la inicialización de memoria del codificador de Trellis y actualiza los datos almacenados temporalmente .
  24. 24. El transmisor de difusión digital de conformidad con la reivindicación 23, caracterizado porque comprende además : una parte que reestructura la paridad para recibir los datos actualizados de la memoria temporal de paquetes, efectuar la codificación de RS de los datos para generar la paridad alterada y emitir la paridad alterada al codificador de Trellis para reemplazar la paridad agregada por el primer codificador de RS .
  25. 25. El transmisor de difusión digital de conformidad con la reivindicación 19, caracterizado porque los bytes de relleno son insertados en un campo de adaptación de paquete de datos normales y paquete de datos robustos.
  26. 26. El transmisor de difusión digital de conformidad con la reivindicación 19, caracterizado porque el paquete de datos normales y paquete de datos robustos incluyen información en cuanto a la ubicación y longitud de los bytes de relleno insertados en una cierta ubicación.
  27. 27. El transmisor de difusión digital de conformidad con la reivindicación 19, caracterizado porque los datos conocidos tienen una secuencia con cierto patrón predefinido.
  28. 28. Un método para el procesamiento de señales para un transmisor de difusión digital, caracterizado porque comprende : una etapa de aleatorización para recibir y aleatorizar una corriente de TS doble de un cierto formato que tiene un paquete de datos normales en el cual bytes de relleno son insertados en una cierta ubicación y un paquete de datos robustos; una etapa de reemplazo de bytes de relleno para reemplazar los bytes de relleno de los datos emitidos de la etapa de aleatorización con datos conocidos predeterminados; una primera etapa de codificación de RS para efectuar la codificación de RS de los datos emitidos de la etapa de reemplazo de bytes de relleno; una etapa de reestructuración de paquetes para intercalar el paquete robusto de los datos emitidos de la primera etapa de codificación de RS y reestructurar un formato; una etapa de intercalación para intercalar los datos emitidos de la etapa que reestructura el paquete; una etapa de codificación de Trellis para efectuar la codificación de Trellis de los datos emitidos del intercalador; una segunda etapa de codificación de RS para efectuar la codificación de RS del paquete robusto de los datos codificados por Trellis para alterar la paridad e introducir los datos a la etapa de codificación de Trellis; y una etapa de modulación para modular los datos emitidos de la etapa de codificación de Trellis y conversión ascendente de RF.
  29. 29. El método de conformidad con la reivindicación 28, caracterizado porque la etapa de codificación de Trellis efectúa la inicialización de memoria para la codificación de Trellis en una ubicación del comienzo de datos que son introducidos en una ubicación en donde los bytes de relleno son insertados .
  30. 30. El método de conformidad con la reivindicación 29, caracterizado porque comprende además: una etapa de control de bytes de relleno para generar una señal de control para indicar la información de ubicación de los bytes de relleno y controlar la ubicación de memoria de la etapa de codificación de Trellis.
  31. 31. El método de conformidad con la reivindicación 29, caracterizado porque comprende además: una etapa de almacenamiento en memoria temporal para emitir y almacenar temporalmente los datos correspondientes a la ubicación de los bytes de relleno de los detalles emitidos en la primera etapa de codificación de RS .
  32. 32. El método de conformidad con la reivindicación 31, caracterizado porque la etapa de almacenamiento en memoria temporal recibe los datos alterados de acuerdo con la inicialización de memoria de la etapa de codificación de Trellis y actualiza los datos almacenados en memoria.
  33. 33. El método de conformidad con la reivindicación 32, caracterizado porque comprende además: una etapa de reestructuración de paridad para recibir y codificar por RS los datos actualizados de la etapa de almacenamiento de memoria para generar la paridad alterada y emitir los datos a la etapa de codificación de Trellis para reemplazar la paridad agregada en la primera etapa de codificación. 3 .
  34. El método de conformidad con la reivindicación 28, caracterizado porque los bytes de relleno son insertados en un campo de adaptación del paquete de datos normales y el paquete de datos robustos.
  35. 35. El método de conformidad con la reivindicación 28, caracterizado porque el paquete de datos normales y el paquete de datos robustos incluyen información en cuanto a la ubicación y longitud de los bytes de relleno insertados en una cierta ubicación.
  36. 36. El método de conformidad con la reivindicación 28, caracterizado porque los datos conocidos tienen una secuencia con un cierto patrón predefinido.
  37. 37. Un receptor de difusión digital caracterizado porque comprende: un desmodulador para recibir y desmodular una señal codificada de un transmisor de difusión digital, la señal codificada es codificada al insertar datos conocidos predeterminados en una cierta ubicación de corriente doble en donde bytes de relleno son insertados; una parte de salida de datos conocidos para detectar la ubicación de los datos conocidos de la señal desmodulada y emitir los datos conocidos; un ecualizador para ecualizar la señal desmodulada; un descodificador de Viterbi para la corrección de error y descodificación de la señal ecualizada, utilizando los datos conocidos detectados; un desintercalador para desintercalar los datos emitidos del descodificador de Viterbi; y un desaleatorizador para desaleatorizar datos emitidos del desintercalador.
  38. 38. El receptor de difusión digital de conformidad con la reivindicación 37, caracterizado porque la parte de salida de datos conocidos incluye: un detector de símbolos conocidos para detectar información en cuanto a la cierta ubicación de la señal recibida en donde los datos conocidos son insertados; un generador de bandera de segmento para generar cuadro de datos que incluye uno o más segmentos para indicar la cierta ubicación con una bandera de identificación predeterminada; un intercalador de Trellis para codificar el cuadro de datos de acuerdo con la codificación en el transmisor de difusión digital; y un extractor de datos conocidos para insertar y emitir los datos conocidos en la cierta ubicación del cuadro de datos intercalados que son indicados por la bandera de identificación .
  39. 39. El receptor de difusión digital de conformidad con la reivindicación 37, caracterizado porque la parte de salida de datos conocidos emite los datos conocidos detectados al desmodulador y el desmodulador efectúa la desmodulación utilizando los datos conocidos.
  40. 40. Un método para el procesamiento de señales para un receptor de difusión digital, caracterizado porque comprende : una etapa de desmodulación para recibir y desmodular una señal codificada de un transmisor de difusión digital, la señal codificada es codificada al insertar datos conocidos predeterminados en una cierta ubicación de corriente doble, en donde bytes de relleno son insertados; una etapa de emisión de datos conocidos para detectar la ubicación de los datos conocidos de la señal desmodulada y emitir los datos conocidos; una etapa de ecualización para ecualizar la señal desmodulada; una etapa de descodificación de corrección de error y descodificación de la señal ecualizada utilizando los datos conocidos detectados; una etapa de desintercalación para desintercalar los datos emitidos de la etapa de descodificación; y una etapa de desaleatorización para desaleatorizar datos emitidos de la etapa de desintercalación.
  41. 41. El método de conformidad con la reivindicación 40, caracterizado porque la etapa de emisión de datos conocidos incluye : detectar información en cuanto a la cierta ubicación de la señal recibida en donde los datos conocidos son insertados; generar un cuadro de datos que incluye uno o más segmentos para indicar la cierta ubicación con una bandera de identificación predeterminada; codificar el cuadro de datos de acuerdo con la codificación en el transmisor de difusión digital; y insertar y emitir los datos conocidos en la cierta ubicación del cuadro de datos intercalados que son indicados por la bandera de identificación.
  42. 42. El método de conformidad con la reivindicación 40, caracterizado porque la etapa de emisión de datos conocidos emite los datos conocidos detectados al desmodulador y el desmodulador efectúa la desmodulación utilizando los datos conocidos.
MXPA06013327A 2004-05-20 2005-05-19 Dispositivos de transmision/recepcion de difusion digital aptos de mejorar el desempeno de recepcion y metodo de procesamiento de senales de los mismos. MXPA06013327A (es)

Applications Claiming Priority (4)

Application Number Priority Date Filing Date Title
KR1020040036002 2004-05-20
KR1020050041532A KR100667329B1 (ko) 2004-05-20 2005-05-18 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
KR1020050041541A KR100667316B1 (ko) 2005-05-18 2005-05-18 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
PCT/KR2005/001465 WO2005115001A1 (en) 2004-05-20 2005-05-19 Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof

Publications (1)

Publication Number Publication Date
MXPA06013327A true MXPA06013327A (es) 2007-02-02

Family

ID=35428687

Family Applications (1)

Application Number Title Priority Date Filing Date
MXPA06013327A MXPA06013327A (es) 2004-05-20 2005-05-19 Dispositivos de transmision/recepcion de difusion digital aptos de mejorar el desempeno de recepcion y metodo de procesamiento de senales de los mismos.

Country Status (3)

Country Link
CA (1) CA2565863C (es)
MX (1) MXPA06013327A (es)
WO (1) WO2005115001A1 (es)

Families Citing this family (33)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7711045B2 (en) * 2005-07-13 2010-05-04 Samsung Electronics Co., Ltd. Digital broadcast transmitter/receiver having improved receiving performance and signal processing method thereof
CA2562209C (en) 2005-10-05 2011-11-22 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7668209B2 (en) 2005-10-05 2010-02-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
CA2562202C (en) 2005-10-05 2013-06-18 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
CA2562206C (en) 2005-10-05 2012-07-10 Lg Electronics Inc. A method and digital broadcast transmitter for transmitting a digital broadcast signal
CA2562220C (en) 2005-10-05 2013-06-25 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
US7840868B2 (en) 2005-10-05 2010-11-23 Lg Electronics Inc. Method of processing traffic information and digital broadcast system
KR101276820B1 (ko) 2006-09-15 2013-06-18 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US7720062B2 (en) 2005-10-05 2010-05-18 Lg Electronics Inc. Method of processing traffic information and digital broadcasting system
CA2629998C (en) * 2005-12-22 2015-08-11 Samsung Electronics Co., Ltd. Digital broadcasting transmitter, turbo stream processing method thereof, and digital broadcasting system having the same
WO2007081102A1 (en) 2006-01-10 2007-07-19 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007081108A1 (en) 2006-01-13 2007-07-19 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007086654A1 (en) 2006-01-25 2007-08-02 Lg Electronics Inc. Digital broadcasting system and method of processing data
US7620102B2 (en) 2006-02-06 2009-11-17 Samsung Electronics Co., Ltd. Digital broadcasting transmission and reception system
WO2007100184A1 (en) 2006-02-28 2007-09-07 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007100186A1 (en) 2006-03-02 2007-09-07 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007102654A1 (en) 2006-03-08 2007-09-13 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007123302A1 (en) 2006-04-25 2007-11-01 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007126195A1 (en) 2006-04-29 2007-11-08 Lg Electronics Inc. Digital broadcasting system and method of transmitting/receiving data
WO2007136165A1 (en) 2006-05-23 2007-11-29 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007145410A1 (en) 2006-06-15 2007-12-21 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007145411A1 (en) 2006-06-16 2007-12-21 Lg Electronics Inc. Digital broadcasting system and method of processing data
WO2007148863A1 (en) 2006-06-20 2007-12-27 Lg Electronics Inc. Digital broadcasting system and method of processing data
MX2009000040A (es) 2006-07-07 2009-01-30 Lg Electronics Inc Sistema de difusion digital y metodo de proceso de datos.
WO2008007846A1 (en) 2006-07-11 2008-01-17 Lg Electronics Inc. Channel equarlizing method and apparatus, and receiving system
KR101265629B1 (ko) * 2006-11-02 2013-05-22 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
US7873104B2 (en) 2006-10-12 2011-01-18 Lg Electronics Inc. Digital television transmitting system and receiving system and method of processing broadcasting data
KR101285887B1 (ko) 2007-03-26 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
KR101285888B1 (ko) 2007-03-30 2013-07-11 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법
CN101933235B (zh) 2007-05-16 2014-12-17 汤姆森特许公司 编码和解码信号的装置和方法
BRPI0818616A2 (pt) 2007-10-15 2015-04-07 Thomson Licensing Aparelho e método para codificação e decodificação de sinais.
EP2201772A2 (en) 2007-10-15 2010-06-30 Thomson Licensing Apparatus and method for communicating burst mode activity
KR100914715B1 (ko) 2009-01-16 2009-08-28 엘지전자 주식회사 디지털 방송 시스템 및 데이터 처리 방법

Family Cites Families (6)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100308034B1 (ko) * 1998-12-31 2001-11-02 구자홍 포맷변환장치
US7111221B2 (en) * 2001-04-02 2006-09-19 Koninklijke Philips Electronics N.V. Digital transmission system for an enhanced ATSC 8-VSB system
US7675994B2 (en) * 2001-04-02 2010-03-09 Koninklijke Philips Electronics N.V. Packet identification mechanism at the transmitter and receiver for an enhanced ATSC 8-VSB system
US6823489B2 (en) * 2001-04-23 2004-11-23 Koninklijke Philips Electronics N.V. Generation of decision feedback equalizer data using trellis decoder traceback output in an ATSC HDTV receiver
US20030099303A1 (en) * 2001-06-04 2003-05-29 Koninklijke Philips Electronics N.V. Digital television (DTV) transmission system using enhanced coding schemes
CN100466716C (zh) * 2003-01-06 2009-03-04 韩国电子通信研究院 利用4电平残留边带健壮数据发送和接收对偶流的数字电视发送器和接收器

Also Published As

Publication number Publication date
CA2565863A1 (en) 2005-12-01
WO2005115001A1 (en) 2005-12-01
CA2565863C (en) 2013-04-02

Similar Documents

Publication Publication Date Title
MXPA06013327A (es) Dispositivos de transmision/recepcion de difusion digital aptos de mejorar el desempeno de recepcion y metodo de procesamiento de senales de los mismos.
US7852961B2 (en) Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
KR100744055B1 (ko) 수신 성능 및 등화 성능이 향상된 디지털 방송 송수신 시스템 및 그의 신호처리방법
KR100667316B1 (ko) 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
US7711045B2 (en) Digital broadcast transmitter/receiver having improved receiving performance and signal processing method thereof
US8582682B2 (en) Digital broadcasting transmission/reception devices capable of improving a receiving performance and signal processing method thereof
US8213551B2 (en) Digital broadcasting transmission and reception devices and methods thereof
KR100759898B1 (ko) 디지털 방송 송신 시스템 및 그 방법
KR101431616B1 (ko) 터보 스트림 인코딩 및 디코딩 장치와 그 방법
MXPA06012670A (es) Sistema de transmision y recepcion de difusion digital que tiene desempeno de recepcion mejorado y metodo de procesamiento de senales del mismo.
WO2007046673A1 (en) Digital broadcasting system and method
KR100667329B1 (ko) 수신 성능이 향상된 디지털 방송 송수신기 및 그의신호처리방법
US7814389B2 (en) System for processing and transmitting digital broadcasting signal and method thereof
KR100728873B1 (ko) 수신 성능 및 등화 성능이 향상된 디지털 방송 송수신시스템 및 그의 신호처리방법

Legal Events

Date Code Title Description
FG Grant or registration