MX174255B - Procedimiento y dispositivo de evaluacion del debito de circuitos virtuales que utilizan una via de transmision de multiplexaje asincronico temporal - Google Patents
Procedimiento y dispositivo de evaluacion del debito de circuitos virtuales que utilizan una via de transmision de multiplexaje asincronico temporalInfo
- Publication number
- MX174255B MX174255B MX021217A MX2121790A MX174255B MX 174255 B MX174255 B MX 174255B MX 021217 A MX021217 A MX 021217A MX 2121790 A MX2121790 A MX 2121790A MX 174255 B MX174255 B MX 174255B
- Authority
- MX
- Mexico
- Prior art keywords
- virtual circuit
- debit
- context
- cell
- time
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L12/5602—Bandwidth control in ATM Networks, e.g. leaky bucket
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5629—Admission control
- H04L2012/5631—Resource management and allocation
- H04L2012/5636—Monitoring or policing, e.g. compliance with allocated rate, corrective actions
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
- Time-Division Multiplex Systems (AREA)
Abstract
La presente invención se refiere a un procedimiento de evaluación del débito de circuitos virtuales que envían células y utilizan una vía de transmisión de multiplexaje temporal asincronico que comprende el empleo de una memoria en la cual a cada circuito virtual le está coordinando un emplazamiento que contiene un conjunto de datos que se llamará contexto - que define las condiciones de la evaluación del débito de ese circuito virtual y provee, con la recepción o a la llegada de cada célula, la lectura del contexto del circuito virtual al cual pertenece esa célula con el fin de evaluar el débito de ese circuito virtual, este procedimiento comprende además el empleo de un reloj instalado para proveer una hora corriente asociada a ese circuito virtual, expresada en una unidad determinada, el procedimiento está caracterizado porque una indicación de hora se registra en el contexto de un circuito virtual, a la llegada de una célula de ese circuito virtual y en que a la llegada de una célula siguiente del mismo circuito virtual, el contexto es leído en el emplazamiento de memoria coordinado a ese circuito virtual y en que la corriente, entonces provista por el reloj, recibe la resta de la hora de inicio provista por el contexto leído, la diferencia de tiempo así establecida, combinada con el número de intervalos entre células, contados entre la célula que haya dado lugar al registro de la hora de inicio y la hora siguiente, permiten obtener instantáneamente una medida del débito del circuito virtual.
Applications Claiming Priority (3)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
FR8908193A FR2648649B1 (fr) | 1989-06-20 | 1989-06-20 | Procede et dispositif d'evaluation quantifie du debit de circuits virtuels empruntant une voie de transmission a multiplexage temporel asynchrone |
FR8908192A FR2648648B1 (fr) | 1989-06-20 | 1989-06-20 | Procede et dispositif d'evaluation du debit de circuits empruntant une voie de transmission a multiplexage temporel asynchrone |
FR8908191A FR2648645B1 (fr) | 1989-06-20 | 1989-06-20 | Procede et dispositif d'evaluation du debit de circuits virtuels empruntant une voie de transmission a multiplexage temporel |
Publications (1)
Publication Number | Publication Date |
---|---|
MX174255B true MX174255B (es) | 1994-05-02 |
Family
ID=27251922
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
MX021217A MX174255B (es) | 1989-06-20 | 1990-06-19 | Procedimiento y dispositivo de evaluacion del debito de circuitos virtuales que utilizan una via de transmision de multiplexaje asincronico temporal |
Country Status (5)
Country | Link |
---|---|
JP (1) | JP2810218B2 (es) |
KR (1) | KR100229373B1 (es) |
AU (1) | AU619687B2 (es) |
MX (1) | MX174255B (es) |
RU (1) | RU2110159C1 (es) |
Families Citing this family (7)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
FR2665313B1 (fr) * | 1990-07-24 | 1992-10-02 | Cit Alcatel | Procede d'evaluation du debit de circuits virtuels empruntant une voie de transmission a multiplexage temporel asynchrone. |
US8619884B2 (en) | 2005-09-02 | 2013-12-31 | Qualcomm Incorporated | Communication channel estimation |
US8681810B2 (en) | 2006-04-13 | 2014-03-25 | Qualcomm Incorporated | Dynamic carrier sensing thresholds |
JP2009534003A (ja) | 2006-04-17 | 2009-09-17 | クゥアルコム・インコーポレイテッド | 無線通信のためのノイズ評価 |
US7974360B2 (en) | 2006-05-24 | 2011-07-05 | Qualcomm Incorporated | Multi input multi output (MIMO) orthogonal frequency division multiple access (OFDMA) communication system |
US8477593B2 (en) | 2006-07-28 | 2013-07-02 | Qualcomm Incorporated | Method and apparatus for sending signaling for data transmission in a wireless communication system |
US9071414B2 (en) | 2007-03-23 | 2015-06-30 | Qualcomm Incorporated | Method and apparatus for distinguishing broadcast messages in wireless signals |
Family Cites Families (2)
Publication number | Priority date | Publication date | Assignee | Title |
---|---|---|---|---|
GB8605613D0 (en) * | 1986-03-07 | 1986-04-16 | Limb J O | Traffic scheduler |
US4769811A (en) * | 1986-12-31 | 1988-09-06 | American Telephone And Telegraph Company, At&T Bell Laboratories | Packet switching system arranged for congestion control |
-
1990
- 1990-06-19 MX MX021217A patent/MX174255B/es unknown
- 1990-06-19 RU SU4830209A patent/RU2110159C1/ru active
- 1990-06-19 AU AU57577/90A patent/AU619687B2/en not_active Ceased
- 1990-06-20 JP JP16255090A patent/JP2810218B2/ja not_active Expired - Lifetime
- 1990-06-20 KR KR1019900009057A patent/KR100229373B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
RU2110159C1 (ru) | 1998-04-27 |
AU619687B2 (en) | 1992-01-30 |
JPH0369232A (ja) | 1991-03-25 |
KR100229373B1 (ko) | 1999-11-01 |
AU5757790A (en) | 1991-01-03 |
JP2810218B2 (ja) | 1998-10-15 |
KR910002168A (ko) | 1991-01-31 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
ES2065431T3 (es) | Procedimiento y dispositivo de evaluacion del caudal de circuitos virtuales que emplean una via de transmision de multiplexacion temporal asincrona. | |
ES267204Y (es) | Perfeccionamientos en dispositivos obturadores de temperatura elevada utilizados en pozos de sondeo. | |
JPS52119129A (en) | System for automatically identifying defective memory part by testing electronic memory location in advance | |
CA2017579A1 (en) | Communication circuit fault detector | |
MX174255B (es) | Procedimiento y dispositivo de evaluacion del debito de circuitos virtuales que utilizan una via de transmision de multiplexaje asincronico temporal | |
DK0403997T3 (da) | Fremgangsmåde og indretning til kvantiseret evaluering af informationsmængdegennemløbet af virtuelle kredse, der benytter en transmissionskanal med asynkron tidsmultipleks | |
JPS57189397A (en) | Semiconductor storage device | |
SE7704312L (sv) | Anordning for att forbinda minst en kanal i ett n-knals tidsmultiplexberfrekvenssystem med en motsvarande kanal i ett p-kanals frekvensmultiplexberfrekvenssystem | |
ES2065432T3 (es) | Procedimiento y dispositivo de evaluacion del caudal de circuitos virtuales que emplean una via de transmision de multiplexacion temporal. | |
KR910021066A (ko) | 전송질 평가 장치 | |
IT8219501A0 (it) | Dispositivo indicatore della differenza di pressione compensato in temperatura. | |
GB1555396A (en) | Recording type compression testing meter | |
DK344078A (da) | Arrangement til gennemgangstestninger i telekommunikationsanlaeg | |
KR920003695A (ko) | 비동기식 시분할 다중화 전송 경로를 점유하는 가상 회로의 데이타 비율를 계산하는 방법 및 이의장치 | |
Dusewicz et al. | A scale for the measurement of lateral dominance. | |
JPS5352322A (en) | Memory unit | |
SU1068983A1 (ru) | Устройство дл записи цифровой информации | |
SU1142895A2 (ru) | Контрольно-решающее устройство с оценкой достоверности прогнозировани качества канала св зи | |
JPS542799A (en) | Automatic inserter | |
JPS5431213A (en) | Data transmission system | |
JPS5487028A (en) | Data process system | |
Milcent | FACTORS DETERMINING" LIP READING ABILITY." | |
JPS53117185A (en) | Selective automatic reset method | |
JPS5343441A (en) | Test method for ic memory element | |
JPS57123459A (en) | Logic device |