KR970066867A - Method and circuit for generating interrupt when replacing floppy diskette - Google Patents

Method and circuit for generating interrupt when replacing floppy diskette Download PDF

Info

Publication number
KR970066867A
KR970066867A KR1019960006723A KR19960006723A KR970066867A KR 970066867 A KR970066867 A KR 970066867A KR 1019960006723 A KR1019960006723 A KR 1019960006723A KR 19960006723 A KR19960006723 A KR 19960006723A KR 970066867 A KR970066867 A KR 970066867A
Authority
KR
South Korea
Prior art keywords
diskette
interrupt
floppy disk
input
signal
Prior art date
Application number
KR1019960006723A
Other languages
Korean (ko)
Other versions
KR100186506B1 (en
Inventor
김현일
Original Assignee
문정환
Lg 반도체 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 문정환, Lg 반도체 주식회사 filed Critical 문정환
Priority to KR1019960006723A priority Critical patent/KR100186506B1/en
Publication of KR970066867A publication Critical patent/KR970066867A/en
Application granted granted Critical
Publication of KR100186506B1 publication Critical patent/KR100186506B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus
    • G06F13/24Handling requests for interconnection or transfer for access to input/output bus using interrupt

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

본 발명은 3.5인치 또는 5.25인치의 플로피 디스켓 사용중 디스켓을 교체하였을때 인터럽트를 발생시켜 교체된 디스켓의 정보를 자동으로 읽어갈 수 있도록 하는 플로피 디스켓의 교체시 인터럽트 발생 방법 및 회로에 관한 것으로, 특히 플로피 디스크 드라이버에 새로운 디스켓이 삽입되면 인터럽트 신호를 발생시키고, 인터럽트 신호가 발생되면 새로운 디스켓이 삽입되었음을 인식하여 삽입된 디스켓의 정보를 상기 메인 메모리로 읽어와 저장하고, 현재 운용 시스템이 윈도우 O/S 상이라면 상기 메인 메모리에 저장된 해당 드라이브의 정보를 디스플레이시키고, 새로운 디스켓에 대한 명령이 입력되면 메인 메모리에 저장된 새로운 디스켓의 정보를 억세스하여 해당 명령을 실행시킴으로써,DOS 상에서 명령 실행시 억세스 속도가 빨라지고, 윈도우 O/S 상에서 사용자가 해당 드라이브를 새로 클릭해주어야 하는 불편함을 없앤다.The present invention relates to a method and a circuit for generating an interrupt when replacing a floppy diskette, which is capable of automatically reading information of a replaced diskette by generating an interrupt when a diskette is replaced during use of a 3.5-inch or 5.25-inch floppy diskette, When an interrupt signal is generated, it recognizes that a new diskette has been inserted, reads the information of the inserted diskette into the main memory and stores it, and if the current operating system is in the window O / S phase The information of the corresponding drive stored in the main memory is displayed, and when a command for a new diskette is input, the information of the new diskette stored in the main memory is accessed to execute the corresponding command, O / S In eliminating the inconvenience of haejueoya new user click on the appropriate drive.

Description

플로피 디스켓 교체시 인터럽트 발생방법 및 회로Method and circuit for generating interrupt when replacing floppy diskette

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is a trivial issue, I did not include the contents of the text.

제2도는 본 발명에 따른 플로피 디스켓 교체시 인터럽트 발생방법을 나타낸 흐름도, 제3도는 본 발명에 따른 플로피 디스켓 교체시 인터럽트 발생회로를 나타낸 블럭도, 제4도는 상기 제3도의 각부 동작 타이밍도.FIG. 3 is a block diagram showing an interrupt generating circuit when a floppy diskette is replaced according to the present invention; FIG. 4 is a timing chart of each part in FIG. 3;

Claims (6)

플로피 디스크 드라이버가 구비된 컴퓨터에서 상기 플로피 디스크 드라이버에 새로운 디스켓이 삽입되면 인터럽트 신호를 발생시키는 제1단계와, 상기 제1단계에서 인터럽트 신호가 발생되면 새로운 디스켓이 삽입되었음을 인식하고 삽입된 디스켓의 정보를 상기 컴퓨터의 메인 메모리로 읽어와 저장하는 제2단계와, 현재 운용시스템이 윈도우 운용 시스템(O/S) 상이라면 상기 제2단계에서 메인 메모리에 저장된 해당 드라이브의 정보로 업데이트시켜 디스플레이하는 제3단계와, 새로운 디스켓에 대한 명령이 입력되면 상기 제2단계에서 메인 메모리에 저장된 새로운 디스켓의 정보를 억세스하여 해당 명령을 실행시키는 제4단계를 구비함을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생방법.A first step of generating an interrupt signal when a new diskette is inserted into the floppy disk driver in a computer provided with a floppy disk driver; a step of recognizing that a new diskette is inserted when an interrupt signal is generated in the first step, A second step of reading and storing the read information into the main memory of the computer, if the current operating system is on the Windows operating system (O / S) And a fourth step of accessing the information of the new diskette stored in the main memory and executing the corresponding command in the second step when a command for the new diskette is inputted. 플로피 디스크 드라이버가 구비된 컴퓨터에서 상기 플로피 디스크 드라이버에 새로운 디스켓이 삽입되면 디스켓이 교체되었음을 알리는 디스켓 교체신호(DSKCHG)를 통해 특정 어드레스를 갖는 입/출력 레지스터에이를 저장하는 저장 수단과, 상기 저장수단에서 디스켓 교체신호(DSKCHG)가 발생되면 인터럽트 신호를 액티브시켜 시스템에 알리는 인터럽트 발생수단과, 상기 인터럽트 신호가 액티브되면 상기 저장수단의 입/출력 레지스터를 읽어 디스켓이 교체되었음을 인식하고 상기 인터럽트 발생수단을 제어하여 인터럽트 신호를 디제이블시키는 제어수단과, 상기 제어수단이 수행되면 삽입된 디스켓의 정보를 상기 컴퓨터의 메인 메모리로 읽어와 저장하는 재로딩수단을 구비함을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생회로.Storage means for storing the diskette in an input / output register having a specific address via a diskette replacement signal (DSKCHG) indicating that the diskette has been replaced when a new diskette is inserted into the floppy disk driver in a computer having the floppy disk driver; An interrupt generating means for activating an interrupt signal to notify a system when a diskette replacement signal DSKCHG is generated; and a control means for recognizing that the diskette has been replaced by reading the input / output register of the storage means when the interrupt signal is activated, And a reloading means for reading and storing the information of the inserted diskette into the main memory of the computer when the control means is executed. Circuit. 제2항에 있어서, 상기 저장수단의 특정 어드레스를 갖는 입/출력 레지스터는 3F7h의 어드레스를 갖는입/출력 레지스터임을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생회로.3. The interrupt generation circuit of claim 2, wherein the input / output register having the specific address of the storage means is an input / output register having an address of 3F7h. 제2항에 있어서, 상기 저장수단은 플로피 디스크 드라이버에 디스켓이 삽입되면 디스켓이 변화하였음을 디스켓 교체신호(DSKCHG)를 통해 플로피 디스크 콘트롤러에 알리고, 상기 플로피 디스크 콘트롤러는 3F7h의 어드레스를 갖는 입/출력 레지스터의 소정 비트에 이를 저장함을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생회로.3. The system of claim 2, wherein the storage means informs the floppy disk controller of a change in diskette via a diskette replacement signal (DSKCHG) when the diskette is inserted into the floppy disk driver, and the floppy disk controller has an input / And stores the result in a predetermined bit of the register. 제2항에 있어서, 상기 인터럽트 발생수단은 플립플롭으로 이루어짐을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생회로.3. The interrupt generation circuit according to claim 2, wherein the interrupt generation means comprises a flip flop. 제2항에 있어서, 상기 제어수단은 시스템으로부터 입력되는 명령값이 0010b이면 상기 인터럽트 발생수단의 인터럽트 신호가 액티브되는 동안 로직 신호를 출력하는 명령 입력부와, 상기 시스템으로부터 입력되는 어드레스가 3F7h이면 상기 인터럽트 발생수단의 인터럽트 신호가 액티브되는 동안 로직 신호를 출력하는 어드레스 입력부와, 상기 명령 입력부와 어드레스 입력부의 출력을 논리 조합하여 상기 인터럽트 발생수단의 출력을 제어하는 로직부를 포함함을 특징으로 하는 플로피 디스켓 교체시 인터럽트 발생회로.3. The system of claim 2, wherein the control means comprises: a command input unit for outputting a logic signal while the interrupt signal of the interrupt generation means is active when the command value input from the system is 0010b; An address input unit for outputting a logic signal while the interrupt signal of the generating means is active and a logic unit for controlling the output of the interrupt generating means by logically combining outputs of the instruction input unit and the address input unit. Interrupt generation circuit. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: It is disclosed by the contents of the first application.
KR1019960006723A 1996-03-13 1996-03-13 Interrupt generating method and the circuit thereof KR100186506B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019960006723A KR100186506B1 (en) 1996-03-13 1996-03-13 Interrupt generating method and the circuit thereof

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019960006723A KR100186506B1 (en) 1996-03-13 1996-03-13 Interrupt generating method and the circuit thereof

Publications (2)

Publication Number Publication Date
KR970066867A true KR970066867A (en) 1997-10-13
KR100186506B1 KR100186506B1 (en) 1999-05-15

Family

ID=19453023

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019960006723A KR100186506B1 (en) 1996-03-13 1996-03-13 Interrupt generating method and the circuit thereof

Country Status (1)

Country Link
KR (1) KR100186506B1 (en)

Also Published As

Publication number Publication date
KR100186506B1 (en) 1999-05-15

Similar Documents

Publication Publication Date Title
JPS6122817B2 (en)
KR20030009037A (en) Disk device and method of changing rotational speed of disk device
KR970066867A (en) Method and circuit for generating interrupt when replacing floppy diskette
KR970702522A (en) APPARATUS AND METHOD FOR UPDATING INFORMATION IN A WRITABLE MICROCODE CONTROL STORE
JP2000207203A (en) Micro controller
JP3349942B2 (en) Instruction memory circuit
JP4826873B2 (en) Microprocessor system with hot routine memory
WO2002086652A1 (en) Processor
JP3507193B2 (en) Load / store instruction processor
JP2888195B2 (en) Startup controller for disk unit
JP3142084B2 (en) Information processing device
JPH10187119A (en) Display control device
JPS595496A (en) Memory protect system
KR900008100B1 (en) Ram disk
KR960002180A (en) Magneto-optical disk devices
KR920009779B1 (en) Floppy disk operating device and operating method
JP2795926B2 (en) Personal computer
JPH0635742A (en) Microcomputer device
KR960038568A (en) Computer power consumption prevention device and control method
JPH05342096A (en) Program executing method for programmable controller
JPH09114674A (en) Hard disk device
JPH0581117A (en) Storage element
KR960038616A (en) EEPROM write protection device and method for computer system
JPH01279353A (en) Initialization system for extended board
JPS6143883B2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20041119

Year of fee payment: 7

LAPS Lapse due to unpaid annual fee