KR970012553A - SD-VCR, PAL / NTSC Inverter - Google Patents

SD-VCR, PAL / NTSC Inverter Download PDF

Info

Publication number
KR970012553A
KR970012553A KR1019950026881A KR19950026881A KR970012553A KR 970012553 A KR970012553 A KR 970012553A KR 1019950026881 A KR1019950026881 A KR 1019950026881A KR 19950026881 A KR19950026881 A KR 19950026881A KR 970012553 A KR970012553 A KR 970012553A
Authority
KR
South Korea
Prior art keywords
pal
ntsc
line
video signal
vcr
Prior art date
Application number
KR1019950026881A
Other languages
Korean (ko)
Inventor
김효성
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019950026881A priority Critical patent/KR970012553A/en
Publication of KR970012553A publication Critical patent/KR970012553A/en

Links

Landscapes

  • Television Systems (AREA)

Abstract

본 발명은 SD-VCR의 PAL/NTSCR 변환장치에 관한 것이다. 본 발명은 PAL방식으로 기록된 테이프를 재생할 때, SD-VCR내에서 재생처리한 신호를 6라인당 1라인씩 추리고, 5개의 프레임을 동일시간동안 6개의 프레임으로 재구성하므로써, NTSC규격으로 변환시켜 준다. 따라서, 우리나라나 미주와 같이 방송방식에 따라 NTSC방식의 TV수상기를 보유하고 있는 시청자들이 별도의 PAL방식의 수상기를 구비하지않고도, PAL방식으로 기록된 테이프를 재생하여 볼 수 있는 효과를 가져온다.The present invention relates to a PAL / NTSCR converter of an SD-VCR. In the present invention, when reproducing a tape recorded in the PAL method, the signal reproduced in the SD-VCR is deduced by one line per six lines, and the five frames are reconstructed into six frames for the same time, thereby converting them to NTSC standard. give. Therefore, viewers who have NTSC TV receivers according to the broadcasting system, such as Korea or the US, do not have a separate PAL receiver, so that the tape recorded in the PAL system can be reproduced.

Description

SD-VCR의 PAL/NTSC 변환장치SD-VCR, PAL / NTSC Inverter

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명에 의한 SD-VCR의 재생계를 나타낸 구성도.1 is a block diagram showing a playback system of the SD-VCR according to the present invention.

Claims (7)

SD-VCR에 있어서, PAL방식으로 기록된 영상신호를 NTSC방식의 수상기로 출력하기 위해 PAL방식의 영상신호를 NTSC방식으로 변환하는 PAL/NTSCR변환부를 포함하는 SD-VCR.An SD-VCR, comprising: a PAL / NTSCR converting unit for converting a PAL video signal to an NTSC system to output a PAL video signal to an NTSC receiver. 제1항에 있어서, PAL/NTSC 변환부는 상기 SD-VCR에서 테이프로부터 독출한 영상신호를 재생하는 블록과 최종적으로 신호형태를 아날로그로 변환하는 블록사이에 연결되는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.The PAL of the SD-VCR of claim 1, wherein the PAL / NTSC conversion unit is connected between a block for reproducing the video signal read from the tape in the SD-VCR and a block for finally converting the signal form into an analog. / NTSC inverter. 제3항에 있어서, PAL/NTSC 변환부는 상기 재생된 PAL 방식의 영상신호의 라인을 PAL방식과 NTSC 방식에서의 유효라인수의 비율에 따라 NTSC 규격으로 추리되는 라인추림부; 상기 추림된 PAL 방식의 영상신호를 PAL 방식과 NTSC 방식에서의 프레임수의 비율에 따라 NTSC 규격으로 재구성하기 위해 연속하는 프레임끼리 보간하는 프레임부간부; 및 상기 보간된 신호를 라인전송하기 위해 1라인으로 출력하는 라인출력부로 구성되는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.4. The apparatus of claim 3, wherein the PAL / NTSC converter comprises: a line extractor for inferring a line of the reproduced PAL video signal according to the NTSC standard according to the ratio of the number of valid lines in the PAL and NTSC systems; A frame interpolation unit for interpolating successive frames to reconstruct the deduced PAL video signal to an NTSC standard according to the ratio of the number of frames in the PAL and NTSC systems; And a line output unit for outputting the interpolated signal to one line for line transmission. 제2항에 있어서, PAL/NTSC 변환부는 PAL 방식의 영상신호로부터 검출한 수평 및 수직동기신호를 NTSC 방식의 영상신호에 동기하는 수평 및 수직동기신호로 변환시키는 동기신호변환부를 더 포함하는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.The PAL / NTSC converter further comprises a synchronization signal converter for converting the horizontal and vertical synchronization signals detected from the PAL video signal into horizontal and vertical synchronization signals synchronized with the NTSC video signal. SD-VCR, PAL / NTSC Inverter. 제3항에 있어서, 상기 라인추림부는 제어부로부터 인가받는 제어신호에 따라 상기 PLA 방식으로 기록된 영상신호를 선택적으로 인가받아 라인을 추리는 멀티플렉서; 상기 멀티플렉서로부터 인가되는 영상신호를 프레임 단위로 저장하는 다수의 프레임네모리; 상기 PAL 방식으로 기록된 영상신호로부터 검출한 수평 및 수직동기신호를 카운트하여 상기 멀티플렉서로 입력되는 영상신호를 6라인당 1라인씩 래치하도록 제어하는 제1제어부; 및 상기 PAL 방식으로 기록된 영상신호로부터 검출한 수평 및 수직동기신호를 인가받아 상기 프레임메모리들의 기록 및 독출동작을 제어하는 제2제어부로 구성되는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.The apparatus of claim 3, wherein the line extractor comprises: a multiplexer configured to selectively receive a video signal recorded in the PLA method according to a control signal received from a controller to deduce a line; A plurality of frame memories for storing image signals applied from the multiplexer in units of frames; A first control unit which counts horizontal and vertical synchronization signals detected from the image signals recorded by the PAL method and latches the image signals input to the multiplexer one line per six lines; And a second controller configured to control the recording and reading operations of the frame memories by receiving horizontal and vertical synchronous signals detected from the image signal recorded by the PAL method. . 제5항에 있어서, 상기 프레임보간부는 상기 다수의 프레임메모리부터 인가되는 신호를 다중출력하기 위해 상기 다수의 프레임메모리의 출력단 각각에 연결되는 다수의 멀티플렉서; 상기 다중출력되는 프레임단위의 영상신호에서 연속하는 프레임끼리 평균을 구하는 평균치산출부; 및 상기 멀티플렉서의 다중출력을 제어하는 상기 제2제어부로 구성되는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.6. The apparatus of claim 5, wherein the frame interpolation unit comprises: a plurality of multiplexers connected to each output terminal of the plurality of frame memories to output multiple signals from the plurality of frame memories; An average value calculating unit for obtaining an average of successive frames in the image signal of the unit of multiple output frames; And the second controller for controlling multiple outputs of the multiplexer. 제6항에 있어서, 상기 라인출력부는 상기 멀티플렉서 및 평균치산출부로부터 출력되는 프레임신호들을 입력받아 선택으로 절환 출력하는 디멀티플렉서; 및 상기 디멀티플렉서의 입력신호들 중 첫 번째로 멀티플렉서로부터 인가되는 원래의 프레임신호를 출력하고, 두 번째부터 다섯 번째까지는 보간된 프레임신호들을 출력하며, 6번째 다시 멀티플렉서로부터 인가되는 원래의 프레임신호를 출력하도록 상기 디멀티플렉서를 제어하는 상기 제2제어부로 구성되는 것을 특징으로 하는 SD-VCR의 PAL/NTSC 변환장치.The apparatus of claim 6, wherein the line output unit comprises: a demultiplexer configured to receive frame signals output from the multiplexer and the average value calculator, and to selectively switch outputs; And first outputting the original frame signal applied from the multiplexer among the input signals of the demultiplexer, outputting the interpolated frame signals from the second to the fifth, and outputting the original frame signal applied from the multiplexer sixth again. And a second controller for controlling the demultiplexer to control the PAL / NTSC converter of the SD-VCR. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019950026881A 1995-08-28 1995-08-28 SD-VCR, PAL / NTSC Inverter KR970012553A (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019950026881A KR970012553A (en) 1995-08-28 1995-08-28 SD-VCR, PAL / NTSC Inverter

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019950026881A KR970012553A (en) 1995-08-28 1995-08-28 SD-VCR, PAL / NTSC Inverter

Publications (1)

Publication Number Publication Date
KR970012553A true KR970012553A (en) 1997-03-29

Family

ID=66596138

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019950026881A KR970012553A (en) 1995-08-28 1995-08-28 SD-VCR, PAL / NTSC Inverter

Country Status (1)

Country Link
KR (1) KR970012553A (en)

Similar Documents

Publication Publication Date Title
EP0809399B1 (en) Apparatus for reproducing downwards compatible video signals with increased vertical resolution
WO1986006914A1 (en) System for transferring three-dimensional tv images
JP3172169B2 (en) A device for converting motion information into a motion information signal
KR930015832A (en) Method and device for converting screen aspect ratio of TV
US6122020A (en) Frame combining apparatus
KR970012553A (en) SD-VCR, PAL / NTSC Inverter
JPH01233976A (en) Transmission system for video signal
JPH08288854A (en) Transmission equipment and method and device for encoding
US5264920A (en) Word rate conversion processing device for processor circuit for processing digital component video signals sampled by different sampling frequencies
KR970064216A (en) NTSC / PAL conversion method and apparatus for digital video signal
JP2002185980A (en) Multi-format recording and reproducing device
KR100266609B1 (en) Digital field switching circuit in image signal processor
KR960003878B1 (en) Muse decoder
JP2002094949A (en) Video information reproducing device and repoducing method
KR0141135B1 (en) Apparatus for converting into adaptive regenerate process
JP2812779B2 (en) Multi-screen playback device for compressed images
JP3081060B2 (en) Multi-screen display high-definition television receiver
JPH04263584A (en) Recorder
JPH1141606A (en) Picture decoder
JPH04262688A (en) Recording device
KR950035351A (en) 6 screen processor of TV receiver
JPH04263592A (en) Recorder
JPH07231404A (en) Telecine device and video signal recording/reproducing device
JP2000165849A (en) Supervisory camera system
JPH10210498A (en) Edit device for image data

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E601 Decision to refuse application