KR970006062Y1 - Video dubbing apparatus - Google Patents
Video dubbing apparatus Download PDFInfo
- Publication number
- KR970006062Y1 KR970006062Y1 KR2019910009267U KR910009267U KR970006062Y1 KR 970006062 Y1 KR970006062 Y1 KR 970006062Y1 KR 2019910009267 U KR2019910009267 U KR 2019910009267U KR 910009267 U KR910009267 U KR 910009267U KR 970006062 Y1 KR970006062 Y1 KR 970006062Y1
- Authority
- KR
- South Korea
- Prior art keywords
- counter
- signal
- control
- output
- switch
- Prior art date
Links
Classifications
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/02—Editing, e.g. varying the order of information signals recorded on, or reproduced from, record carriers
-
- G—PHYSICS
- G11—INFORMATION STORAGE
- G11B—INFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
- G11B27/00—Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
- G11B27/10—Indexing; Addressing; Timing or synchronising; Measuring tape travel
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/222—Studio circuitry; Studio devices; Studio equipment
- H04N5/262—Studio circuits, e.g. for mixing, switching-over, change of character of image, other special effects ; Cameras specially adapted for the electronic generation of special effects
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Television Signal Processing For Recording (AREA)
Abstract
요약 없음No summary
Description
제1도는 비디오 더빙된 테이프의 구조도.1 is a structural diagram of a video dubbed tape.
제2도는 종래의 비디오 더빙 회로도.2 is a conventional video dubbing circuit diagram.
제3도는 본 고안의 제어헤드의 설치 관계 설명도.Figure 3 is an explanatory diagram of the installation relationship of the control head of the present invention.
제4도는 본 고안의 비디오 더빙 회로도.4 is a video dubbing circuit diagram of the present invention.
제5도는 본 고안의 각부 파형도.5 is a waveform diagram of each part of the present invention.
*도면의 주요부분에 대한 부호의 설명** Description of the symbols for the main parts of the drawings *
13 : 제1제어헤드19 : 기준카운터13: first control head 19: reference counter
21 : 제2제어헤드22 : 증폭부21: second control head 22: amplification unit
23 : 파형정형부24 : 제1카운터23: waveform shaping unit 24: first counter
25 : 제2카운터26 : 마이크로컴퓨터25: second counter 26: microcomputer
Q1-Q4 : 트랜지스터D1,D2 : 오버링다이오드Q1-Q4: Transistor D1, D2: Overing Diode
본 고안은 브이씨알(VCR)의 비디오 더빙에 관한 것으로, 특히 비디오 더빙시 테이프 상의 제어신호가 없는 부분에 더빙을 할 때 여기에서의 재생 화면 무너짐현상을 극복하기 위한 비디오 더빙 장치에 관한 것이다.The present invention relates to video dubbing of a VCR, and more particularly, to a video dubbing apparatus for overcoming a playback screen collapse phenomenon when dubbing to a part without a control signal on a tape during video dubbing.
비디오 더빙이란 제1도에 도시된 바와같이 테이프(1)상의 녹화부분(2)중 어느 일부위에 다른 화면부분(3)을 삽입하기 위한 기능을 말하는데, 화면의 연결부분은 깨끗하게 처리하기 위해서 비디오 더빙시 비디오 신호는 기록하되 제어트랙(4)상에 제어신호를 기록하지 않고 있다.Video dubbing refers to a function for inserting another screen portion 3 on any part of the recording portion 2 on the tape 1, as shown in FIG. The video video signal is recorded, but the control signal is not recorded on the control track 4.
따라서 재생시 비디오 더빙구간에서는 제어트랙신호를 얻을수 없어 화면 무너짐현상이 일어나게 된다.Therefore, during the video dubbing, the control track signal cannot be obtained and the screen collapse occurs.
제2도는 상기한 문제점을 지닌 일반적인 비디오 더빙 회로 구성도로써, 크로마동기신호(C.SYNC)가 로우패스필터(10)를 통과하여 동기분리기(11)에 수직동기신호(V SYNC)로 입력되면 상기 동기분리기(11)의 출력신호는 마이크로컴퓨터에 제어되는 스위치(SW1)를 거쳐 제어헤드(13)에 인가되고 또한 증폭부(14)와 파형정형부(15)를 거쳐 재생시인 경우에는 마이크로컴퓨터의 하이레벨 제어신호출력에 따라 스위치(SW2)를 통하여 캡스턴 위상제어부(16)에 비교신호로 입력되게 된다.FIG. 2 is a block diagram of a general video dubbing circuit having the above-described problems. When the chroma sync signal C.SYNC is passed through the low pass filter 10 and input to the sync separator 11 as a vertical sync signal V SYNC. The output signal of the synchronous separator 11 is applied to the control head 13 via the switch SW1 controlled by the microcomputer, and is reproduced through the amplifier 14 and the waveform shaping unit 15 when the microcomputer is playing. According to the high level control signal output of the input signal as a comparison signal to the capstan phase control unit 16 via the switch (SW2).
이때 캡스턴위상제어부(16)에는 3.58MHz 신호가 기준카운터(19)와 트래킹부(20)와 스위치(SW3)를 통하여 기준신호로 입력되므로 캡스턴 위상제어 신호가 출력된다.At this time, since the 3.58 MHz signal is input to the capstan phase control unit 16 as a reference signal through the reference counter 19, the tracking unit 20, and the switch SW3, the capstan phase control signal is output.
한편 더빙시에는 캡스턴모터(17)의 검출된 신호가 증폭부(18)와 더빙시 마이크로컴퓨터의 로우레벨 출력신호에 따라 동작하는 스위치(SW2)를 통하여 캡스턴위상 제어부(16)에 비교신호가 입력되고 기준신호는 30Hz기준카운터(19)와 스위치(SW3)를 거친 3.58MHz 로 입력되므로 상기 위상제어부(16)에서 캡스턴 위상제어신호가 출력되게 된다.On the other hand, when the dubbing detects the signal of the capstan motor 17, the comparison signal is input to the capstan phase control section 16 through the amplifier 18 and the switch SW2 operating according to the low level output signal of the microcomputer during dubbing. The reference signal is inputted at 3.58 MHz through the 30 Hz reference counter 19 and the switch SW3, so that the capstan phase control signal is output from the phase controller 16.
여기에서 알수있는바와 같이 비디오 더빙시에는 테이프의 제어트랙에 제어신호를 별도로 기록하지 않기 때문에 제어신호의 기입이 없는 테이프나 녹화되지 않은 테이프 부분상에서의 더빙 비디오신호는 위상제어되지 않아 화면 무너짐 현상이 일어나게 되는 것이다.As can be seen, when video dubbing, a control signal is not separately recorded on the control track of the tape, so the dubbing video signal on the tape or the unrecorded portion of the tape without the control signal is not phase-controlled, resulting in screen collapse. It will happen.
본 고안은 기존의 비디오 더빙장치에서 나타나던 더빙화면의 무너짐 현상을 방지할 수 있는 새로운 비디오 더빙장치를 제안한다.The present invention proposes a new video dubbing device that can prevent the collapse of the dubbing screen that appears in the existing video dubbing device.
이러한 본 고안은 비디오 더빙시 트랙에 제어신호가 기록된 상태여부를 판단하고 트랙제어신호의 기록이 없으면 자동적으로 비디오 더빙과 동시에 트랙제어신호를 기록되게 함으로써 재생시의 화면 무너짐현상을 막게 된다.The present invention determines whether a control signal is recorded in a track during video dubbing and automatically records a track control signal at the same time as video dubbing if there is no recording of the track control signal, thereby preventing a screen collapse during playback.
이하 첨부된 도면을 참고로하여 본 고안을 설명하면 다음과 같다.Hereinafter, the present invention will be described with reference to the accompanying drawings.
제4도는 본 고안의 회로구성도로써, 크로마 동기신호(C.SYNC)가 로우패스필터(10)를 거쳐 동기분리기(11)와 스위치(SW1)를 차례로 통하여 제1제어헤드(13)로 입력되게 연결하고 또한 상기 스위치(SW1)를 거친신호는 다시 증폭부(14)와 파형정형부(15)를 통하여 마이크로컴퓨터에 의해 제어되는 스위치(SW2)를 거친후 캡스턴 위상제어부(16)에 비교신호로 입력되게 연결한다.4 is a circuit configuration diagram of the present invention, in which a chroma sync signal C.SYNC is input to the first control head 13 through the low pass filter 10 through the sync separator 11 and the switch SW1 in sequence. The signal passed through the switch SW1 is again passed through the switch SW2 controlled by the microcomputer through the amplifying unit 14 and the waveform shaping unit 15 and then compared to the capstan phase control unit 16. Connect to the input.
또한, 상기 캡스턴 위상제어부(16)의 비교입력신호는 상기 스위치(SW2)의 절환을 통하여 증폭부(18)를 거친 캡스턴 모우터(17)의 검출신호로써 입력되게 연결한다.In addition, the comparison input signal of the capstan phase control unit 16 is connected to be input as a detection signal of the capstan motor 17 through the amplifier 18 through the switching of the switch (SW2).
3.58MHz의 신호는 30Hz기준카운터(19)와 마이크로컴퓨터제어되는 스위치(SW3)를 거쳐 기준신호로써 캡스턴위상제어부(16)로 입력되게 연결하고 또한 상기 스위치(SW3)의 절환에 의해서는 30Hz 기준카운터(19)의 출력이 트랙킹부(20)를 더 거쳐 캡스턴 위상제어부(16)의 기준신호로 입력되게 연결한다.The signal of 3.58 MHz is connected to the capstan phase control unit 16 as a reference signal via a 30 Hz reference counter 19 and a microcomputer controlled switch SW3. An output of 19 is further connected through the tracking unit 20 as a reference signal of the capstan phase control unit 16.
한편 기준카운터(19)의 출력은 제1카운터(24)의 클럭단(clock)으로 입력되게 연결하고, 상기 제1카운터(24)의 출력은 마이크로컴퓨터(26)의 제어신호로 제공되게 연결하여 상기 마이크로컴퓨터 제어되는 스위치(SW1-SW3)를 선택하도록 구성한다.Meanwhile, the output of the reference counter 19 is connected to be input to the clock of the first counter 24, and the output of the first counter 24 is connected to be provided as a control signal of the microcomputer 26. And select the microcomputer controlled switches SW1-SW3.
또 상기 제1카운터(24)의 출력은 트랜지스터(Q4)를 제어하여 트랜지스터(Q3)에 의한 제2카운터(25)의 클리어단(clear)입력이 제어되게 연결하고, 동시에 트랜지스터(Q2)를 제어하여 트랜지스터(Q1)에 의한 제1카운터(24)의 클리어단(clear)입력이 제어되게 연결한다.In addition, the output of the first counter 24 controls the transistor Q4 so that the clear input of the second counter 25 by the transistor Q3 is controlled to be controlled, and simultaneously the transistor Q2 is controlled. Thus, the clear input of the first counter 24 by the transistor Q1 is controlled to be controlled.
상기 트랜지스터(Q1)는 제2카운터(25)의 출력단(out)의 출력으로도 제어되게 연결한다.The transistor Q1 is also controlled to be connected to the output of the output of the second counter 25.
제2제어헤드(21)의 검출신호는 증폭부(22)와 파형정형부(23)를 거쳐 제2카운터부(25)의 클럭단(clock)입력으로 제공되게 연결하고, 또한 파형정형부(23)의 출력은 상기 제2카운터(25)의 출력과 다이오드(D1, D2)의 출력이 오어링되어 앞에서 설명한 트랜지스터(Q1)가 제어되게 연결한다.The detection signal of the second control head 21 is connected to be provided to the clock input of the second counter part 25 through the amplifier 22 and the waveform shaping part 23, and further includes a waveform shaping part ( 23 outputs the output of the second counter 25 and the outputs of the diodes D1 and D2 so that the transistor Q1 described above is controlled.
한편 제1제어헤드(13)와 제2제어헤드(21)는 제3도에서 나태내고 있는 바와같이 테이프(1)의 트랙(4)상에 거리(가)의 간격을 두고 인접배치한다.On the other hand, the first control head 13 and the second control head 21 are arranged adjacently at intervals of a distance on the track 4 of the tape 1 as shown in FIG.
이와같이 구성된 본 고안의 작용 및 효과를 설명하면 다음과 같다.Referring to the operation and effects of the present invention configured as described above are as follows.
제4도에서, 마이크로 컴퓨터(26)제어에 따라 비디오 더빙시 스위치(SW1, SW2, SW3)에는 로우레벨제어신호가 인가되어 캡스턴위상제어부(16)에는 WMD폭부(18)를 통한 캡스턴모우터(17)검출신호와 30Hz 기준카운터(19)를 통한 트랙검출신호(3.58MHz)가 각각 비교신호와 기준신호로 입력된다.In FIG. 4, the low level control signal is applied to the switches SW1, SW2, and SW3 during video dubbing under the control of the microcomputer 26, and the capstan phase control unit 16 receives the capstan motor through the WMD width unit 18. 17) The detection signal and the track detection signal (3.58 MHz) through the 30 Hz reference counter 19 are input as the comparison signal and the reference signal, respectively.
이때 제2제어헤드(21)에서 검출된 제어신호는 증폭부(22)와 파형정형부(23)를 거쳐 제2카운터(25)의 크럭단(clock)에 입력되고 저항(R1)과 다이오드(D1)를 거쳐서는 트랜지스터(Q1)의 베이스에 입력된다.At this time, the control signal detected by the second control head 21 is input to the clock of the second counter 25 via the amplifier 22 and the waveform shaping unit 23, and the resistor R1 and the diode ( It is input to the base of transistor Q1 via D1).
이에따라 제1카운터(24)의 클리어단(clear에 클리어신호를 제공하는 스위칭 트랜지스터(Q1)가 온되므로 제1카운터(24)는 그의 출력단(out)에서 로우레벨을 출력한다.Accordingly, since the switching transistor Q1 providing a clear signal to the clear terminal of the first counter 24 is turned on, the first counter 24 outputs a low level at its output terminal out.
이러한 로우레벨 출력은 제1제어헤드(13)에서의 30Hz 제어신호가 출력되고 있는동안 그대로 유지하게 되지만 여기에서 제어신호 검출이 되지않으면 즉, 테이프상에 비디오기록이 없거나 비디오기록뿐 제어신호기록이 없으면 기준카운터(19)의 30Hz 펄스를 받아 n개의 펄스를 카운트하여 타임 릴레이후에 상기 n진 제1카운터(24)의 출력단(out)에서는 하이레벨이 출력된다.This low level output is maintained as long as the 30 Hz control signal from the first control head 13 is being output, but if no control signal is detected here, i.e. no video recording on the tape or only video recording is performed. If not, a 30 Hz pulse of the reference counter 19 is received, n pulses are counted, and a high level is output from the output of the n-th first counter 24 after the time relay.
따라서, 스위칭 트랜지스터(Q1)의 베이스에 인가되면 파형정형부(23)의 출력은 스위칭트랜지스터(Q2)에 의해 스위칭트랜지스터(Q1)로의 공급이 차단되고, 또한 트랜지스터(Q4) 및 트랜지스터(Q3)의 온(ON)동작에 따라 제2카운터(25)는 클리어신호가 공급되지않기 때문에 이 제2카운터(25)의 출력단(out)은 로우레벨 상태로 유지된다.Therefore, when applied to the base of the switching transistor Q1, the output of the waveform shaping section 23 is cut off by the switching transistor Q2 to the switching transistor Q1, and also the transistors Q4 and Q3 Since the clear signal is not supplied to the second counter 25 in accordance with the ON operation, the output out of the second counter 25 is maintained at a low level.
한편, 제1카운터(24)가 로우레벨에서 하이레벨을 출력하면 마이크로컴퓨터(26)의 출력이 하이레벨에서 로우레벨로 바뀌어져 스위치(SW1)는 온스위치(SW2, SW3)는 녹화(REC)모드로 들어가게되어 3.58MHz의 입력으로 트랙킹신호에 대응하는 30Hz 신호를 기준카운터(19)에서 만들고 이를 위상제어부(16)에 기준신호로 입력하여 캡스턴 위상제어는 녹화시 모드로 들어가게되고, 제1제어헤드(13)에 나타난 제4도의 e파형이 트랙에 제어신호로 기록된다.On the other hand, when the first counter 24 outputs the high level at the low level, the output of the microcomputer 26 is changed from the high level to the low level, so that the switch SW1 is the on switch SW2, SW3 is the recording (REC). The mode enters the 3.58MHz input 30Hz signal corresponding to the tracking signal at the reference counter 19 and the input to the phase control unit 16 as a reference signal Capstan phase control enters the mode during recording, the first control The e-waveform of FIG. 4 shown in the head 13 is recorded in the track as a control signal.
이와같이 제어신호가 기록되지 않은 트랙에 제1제어헤드(13)를 통하여 제어신호를 기록하는 중 제2헤드(21)에 의해 제어신호가 검출되기 시작하면, 클리어되어있던 제2카운터(25)의 출력단(out)에서는 n개의 카운트를 실행한 후 하이레벨을 출력한다.As such, when the control signal is detected by the second head 21 while recording the control signal through the first control head 13 in the track in which the control signal is not recorded, the second counter 25, which has been cleared, is cleared. The output stage outputs a high level after executing n counts.
이 하이레벨 출력은 오어링 다이오드(D2)를 거쳐 트랜지스터(Q1)를 온시키므로 제1카운트(24)는 클리어되어 로우레벨을 출력한다.The high level output turns on the transistor Q1 via the ORing diode D2, so the first count 24 is cleared to output a low level.
이 로우레벨 출력은 트랜지스터(Q2)를 오프하고 제2카운터(25)를 클리어하므로 제2카운터(25)의 출력단(out)에는 제4도의 d와 같은 쇼트펄스가 나타나게 된다.This low-level output turns off the transistor Q2 and clears the second counter 25 so that a short pulse such as d in FIG. 4 appears at the output end of the second counter 25.
또 상기 트랜지스터(Q2)가 오프되면 제4도의 b와 같은 펄스정형부(23)의 출력이 저항(R1)과 오어링 다이오드(D1)를 거쳐 트랜지스터(Q1)를 온시키므로 제1카운터(24)는 로우레벨 출력상태로 래치된다.In addition, when the transistor Q2 is turned off, the output of the pulse shaping unit 23 as shown in b of FIG. 4 turns on the transistor Q1 through the resistor R1 and the ordering diode D1. Is latched to the low-level output state.
제4도의 C와 같은 제1카운터(24)의 로우레벨출력은 마이크로컴퓨터(26)의 A,B출력을 각각 하이로 만들어 스위치(SW1)는 오프, 스위치(SW2,SW3)는 플레이 백모드(PD)모드로 들어가게되어 캡스턴위상제어부(16)는 녹화모드를 해제하게 된다.The low level output of the first counter 24 such as C of FIG. 4 makes the A and B outputs of the microcomputer 26 high, so that the switches SW1 are off and the switches SW2 and SW3 are in the playback mode ( In the PD mode, the capstan phase control unit 16 releases the recording mode.
이상에서 설명한 바와같은 본 고안은 비디오 더빙시 제어트랙신호기록여부를 확인하고 제어신호 기록이 없으면 캡스턴위상제어부의 녹화모드전환 신호에 따라 제어헤드를 통해 제어신호를 트랙에 기록시켜 줌으로써 비디오 더빙 테이프를 재생시킬 때 재생화면이 불안정해지거나 화면이 무너지는 현상을 방지할 수 있게 된다.As described above, the present invention checks whether the control track signal is recorded during video dubbing, and if there is no control signal recording, the video dubbing tape is recorded by recording the control signal on the track through the control head according to the recording mode switching signal of the capstan phase controller. During playback, the playback screen may become unstable or the screen may collapse.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910009267U KR970006062Y1 (en) | 1991-06-21 | 1991-06-21 | Video dubbing apparatus |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019910009267U KR970006062Y1 (en) | 1991-06-21 | 1991-06-21 | Video dubbing apparatus |
Publications (2)
Publication Number | Publication Date |
---|---|
KR930001400U KR930001400U (en) | 1993-01-21 |
KR970006062Y1 true KR970006062Y1 (en) | 1997-06-19 |
Family
ID=19315429
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019910009267U KR970006062Y1 (en) | 1991-06-21 | 1991-06-21 | Video dubbing apparatus |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970006062Y1 (en) |
-
1991
- 1991-06-21 KR KR2019910009267U patent/KR970006062Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR930001400U (en) | 1993-01-21 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US7053963B2 (en) | Method of switching between video signals in an image switching apparatus | |
KR970006062Y1 (en) | Video dubbing apparatus | |
US3553390A (en) | Circuit arrangement for suppressing switch transients in devices for the magnetic storage of video signals employing a plurality of magnetic heads | |
US4077047A (en) | Color killer enhancement in a video signal recording/playback system | |
KR950022872A (en) | 2-screen video recorder and its method | |
KR930007378Y1 (en) | Picture quality compensating circuit for vtr | |
KR100267731B1 (en) | High-speed search possible vcr | |
KR910004622Y1 (en) | Automatic selective circuit of video system | |
KR0115143Y1 (en) | Phase control apparatus of capstan motor | |
KR900010118Y1 (en) | Q-mode automatic switching circuit for vtr | |
JPS62112483A (en) | Still video player | |
JP2532870Y2 (en) | Magnetic recording / reproducing device | |
JP2819815B2 (en) | Automatic power off circuit | |
KR900004467Y1 (en) | Video signal selecting circuit for electronic view-finder | |
KR920003430B1 (en) | Picture compensating circuit for scanning of video device | |
KR900002293Y1 (en) | Pal system processing circuits of secam system vcr | |
EP0207689B1 (en) | Disk player with blanking during fast scanning | |
JP2637832B2 (en) | Magnetic recording / reproducing device | |
KR950003561B1 (en) | Audio dubbing apparatus for vcr | |
KR940007287B1 (en) | Method and device for editing by using two video cassette recorders | |
JPS59217255A (en) | Magnetic recording device | |
KR930005149Y1 (en) | Head track automatic control circuit for vcr | |
KR930012192B1 (en) | Device and method of keeping from recording a commercial advertisement program | |
KR200149499Y1 (en) | Screen disturbance preventing circuit in a video record reproducting apparatus | |
KR920004016Y1 (en) | Converting circuit of tape velocity when to play in vtr without video signal |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
REGI | Registration of establishment | ||
LAPS | Lapse due to unpaid annual fee |