KR970002816B1 - Oam 셀 처리기능을 갖는 aal 5 송신처리장치 - Google Patents
Oam 셀 처리기능을 갖는 aal 5 송신처리장치 Download PDFInfo
- Publication number
- KR970002816B1 KR970002816B1 KR1019940031343A KR19940031343A KR970002816B1 KR 970002816 B1 KR970002816 B1 KR 970002816B1 KR 1019940031343 A KR1019940031343 A KR 1019940031343A KR 19940031343 A KR19940031343 A KR 19940031343A KR 970002816 B1 KR970002816 B1 KR 970002816B1
- Authority
- KR
- South Korea
- Prior art keywords
- fifo
- aal
- signal
- data
- atm
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L41/00—Arrangements for maintenance, administration or management of data switching networks, e.g. of packet switching networks
- H04L41/08—Configuration management of networks or network elements
- H04L41/0803—Configuration setting
- H04L41/0813—Configuration setting characterised by the conditions triggering a change of settings
- H04L41/0816—Configuration setting characterised by the conditions triggering a change of settings the condition being an adaptation, e.g. in response to network events
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5625—Operations, administration and maintenance [OAM]
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04L—TRANSMISSION OF DIGITAL INFORMATION, e.g. TELEGRAPHIC COMMUNICATION
- H04L12/00—Data switching networks
- H04L12/54—Store-and-forward switching systems
- H04L12/56—Packet switching systems
- H04L12/5601—Transfer mode dependent, e.g. ATM
- H04L2012/5638—Services, e.g. multimedia, GOS, QOS
- H04L2012/5646—Cell characteristics, e.g. loss, delay, jitter, sequence integrity
- H04L2012/5652—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly
- H04L2012/5653—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL]
- H04L2012/5658—Cell construction, e.g. including header, packetisation, depacketisation, assembly, reassembly using the ATM adaptation layer [AAL] using the AAL5
Landscapes
- Engineering & Computer Science (AREA)
- Computer Networks & Wireless Communication (AREA)
- Signal Processing (AREA)
- Data Exchanges In Wide-Area Networks (AREA)
Abstract
내용없음
Description
제1도는 본 발명에 따른 AAL 5 송신처리장치를 설명하기 위하여 도시한 것으로서,
(a)는 AAL 계층의 데이타 흐름 구조를 도시한 도면,
(b)는 CPCS-PDU 데이타의 포맷을 도시한 도면,
(c)는 SAR-PDU 데이타의 포맷을 도시한 도면,
제2도는 본 발명에 따른 AAL 5 송신처리장치를 도시한 블럭도,
제3도는 제2도에 도시된 OAM 셀 처리기능을 갖는 카운터 및 제어부의 세부 블록도,
제4도는 일반적인 ATM 셀의 구조를 도시한 것으로,
(a)는 ATM 셀 전체의 구조를 도시한 도면이고,
(b)는 사용자망접면(UNI)의 ATM 셀 헤더 구조를 도시한 도면,
(c)는 망노드접면(NNI)의 ATM 셀 헤더 구조를 도시한 도면이다.
* 도면의 주요부분에 대한 부호의 설명
1,3 : FIFO 2 : AAL 5 송신처리장치
10 : 길이연산부 20 : OAM 셀 처리기능을 갖는 카운터 및 제어부
30 : FIFO 제어부 40 : 트레일러 발생부
50 : 패드발생부 60 : 멀티플랙서
본 발명은 비동기 전달모드(ATM:Asynchronous Transfer Mode) 통신방식에서 ATM 계층과 상위 사용자 서비스 계층을 연결하여 사용자 서비스정보와 ATM 셀 포맷을 정합시키는 ATM 적응계층(AAL:ATM Adaptation Layer)에 관한 것으로, 특히, AAL 5 타입에서 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치에 관한 것이다.
최근들어, 통신수단이 급속히 디지탈화되고 광통신의 발달로 인하여 넓은 대역의 전송이 가능해짐에 따라 사용자의 다양한 서비스 요구를 충족시키기 위하여 광대역 ISDN(B-ISDN:Broadband Integrated Services Digital Network)이 등장하였다. 즉, B-ISDN은 "광대역 정보통신(이병기, 강민호, 이종희 공저; 교학사; 1994; 서울; p239∼314)"에 기술된 바와 같이 원격검침, 데이터 단말, 전화, 팩시밀리등 협대역 서비스부터 영상전화, 영상회의, 고속 데이타전송, 영상신호 전송등과 같은 광대역 서비스까지를 공통적으로 취급하여 전달하기 위한 것으로, 비동기전달모드(ATM) 통신방식을 기본으로 하여 구현된다.
ATM 통신방식이란 ATM 셀(cel1)을 비동기식 시분할 다증화(ATDM:Asynchronous Time Division Multiplexing)하여 통신하는 방식으로 셀단위로 전송한다는 점에서 종래의 패킷(packet) 통신방식과 유사하나 ATM 통신방식에서는 실시간 및 항등비트율의 신호까지를 취급하며 국부적인 지역망은 물론 거대한 공중망에 사용되기 위하여 국제표준화 기구에 의해 표준화된 통신방식이다.
이러한 ATM 통신방식은 제4도의 (a) 내지 (c)에 도시된 바와 같은 ATM 셀을 기본으로 통신하는 바, 사용자의 긴 메시지는 ATM 셀로 분할되어 송신되고, 수신된 ATM 셀들은 다시 하나의 메시지로 재조립되어 상위 사용자에게 전달된다.
즉, 제4도의 (a)에 도시된 바와 같이, ATM 셀은 5바이트의 헤더(H:Header) 구간과 48바이트의 사용자 정보구간으로 구분되고, 5바이트의 헤더는 제4도의 (b) 및 (c) 도시된 바와 같이 사용자망접면(UNI:User Network Interface)에서는 헤더 구조와 망노드접면(NNI:Network Node Interface)에서의 헤더구조로 구분되며, 사용자망접면(UNI)에서의 헤더구조는 제1바이트가 4비트의 일반흐름제어(GFC:Generic F1ow Contro1)와 4비트의 가상경로 식별번호(VPI:Virtual Path Identifier)로 이루어지고, 제2바이트가 4비트의 가상경로 식별번호(VPI)와 4비트의 가상채널 식별번호(VCI: Virtual Channel Identif1er)로 이루어지며, 제3바이트는 8비트의 가상재널 식별번호(VCI)로 이루어지고, 제4바이트는 4비트의 가상채널 식별번호(VCI)와 3비트의 유료부하형태(PT:Payload Type)와 1비트의 셀포기순위(CLP:Ce1l Loss Priority)로 이루어지며, 제5바이트는 8비트의 헤더오류제어(HEC:Header Error Control)로 이루어진다. 여기서, 3비트의 유료부하형태중 마지막비트는 사용자비트(AUU:ATM_SER to ATM_SER)로서 AAL 5 프로토클에서 유용하게 사용된다.
또한, 망노드접면(NNI)에서의 헤더구조를 살펴보면, 앞서 설명한 사용자망접면(NUI)의 첫 번째 바이트에 있는 일반흐름제어(GFC)가 가상경로 식별번호(VPI)로 사요되는 것을 제외하고는 사용자망접면(NNI)의 헤더구조와 동일한 것을 알 수 있다.
이러한 ATM 통신방식은 다음 [표 1]에서와 같이 계층적인 구조를 이루고, 각각의 계층별로 표준화된 기준을 가지고 있다.
[표 1]
상기 [표 1]에서와 같이 ATM 통신방식은 물리계층, ATM 계층, ATM 적응계층(AAL:ATM Adaptation Layer), 상위 프로토콜계층과 같이 수직적인 구조로 구분되고, AAL 계층은 절단 및 재결합 부계층(SAR:Segmentation And Reassembly sublayer)과 수렴(CS:Convergence Sublayer) 부계층으로 다시 구분되며, 물리 계층은 물리 매체(PM)와 전송수렴(TC:Transnussion Convergence) 부계층으로 다시 구분된다.
또한, ATM 통신방식에서 사용자의 서비스에 따라 즉, 소스의 특성에 따라 다음 [표 2]와 같이 분리할 수 있다.
[표 2]
상기 [표 2]에서와 같이 B-ISDN에서 서비스의 종류는 소스의 성질에 따라 A∼D종으로 분류되는 바, A종 서비스는 실시간성, 항등비트율, 연결성의 서비스이고, B종 서비스는 실시간성, 가변비트율, 연결성의 서비스이고, C종 서비스는 비실시간성, 가변비트율, 비연결성의 서비스이고, D종 서비스는 비실시간성, 가변비트율, 비연결성서비스이 다.
한편, 상기와 같은 서비스에 대응하는 AAL 프로토콜은 다음 [표 3]과 같이 AAL 1∼AAL 5로 구분되는데, 종래에는 AAL 1∼AAL 4로 구분하였으나 AAL 3과 AAL 4가 유사한 점이 많아 AAL 3/4로 합쳐졌고, 고속 데이타통신을 위해 오버헤드를 줄일 AAL 5가 제안되었다.
[표 3]
상기 [표 3]에 있어서와 같이, AAL 계층은 서비스의 종류에 따라 해당서비스를 효율적으로 처리해주기 위하여 AAL 1, AAL 2, AAL 3/4, AAL 5와 같이 수평적으로 구분되는 바, AAL 5 계층은 비트율이 가변적인 C종 및 D종 서비스의 데이타를 전달하는 AAL 3사 계층의 오버헤드를 줄여 고속 데이타통신에 적합하도록 이루어졌으며, 서비스 사용자로부터의 서비스데이타 유니트(U-SDU:User-Service Data Unit)를 투명하게 전달하고, 전송오류를 검출하며 정보의 식별 및 버퍼할당 기능을 수행하는 수렴부계층(CS)과 수렴부계층(CS)로부터 받은 가변길이의 데이타를 분할하여 ATM 셀을 만들어 ATM 계층으로 전달하고, ATM 계층으로부터 ATM 셀을 수신하여 재조립하여 수렴부계층 프로토콜 데이타단위(CS-PDU:CS-Protoco1 Data Unit)를 복구하는 절단 및 재결합 부계층(SAR)으로 다시 분할된다. 또한, 수렴(CS)부계층은 연결성 및 비연결성 서비스에 공통되는 기능을 담당하는 공통부 수렴부계층(CPCS:Common Part Convergene Sublayer)과, 특징 AAL 사용자 서비스를 제공하기 위한 서비스특유 수렴부계층(SSCS:Service Specific Convergence Layer)으로 구분된다.
이와 같은 AAL 계층에 대한 자세한 내용은 ITU-T 권고 "I.362" 및 "I.363"에 제안된 바 있고, 크레이그 파티지가 저술한 "기가비트 네트워킹"(Gigabit Networking: Craig Partridge; 1994; Addison Wesley; pp61∼87) 및 이병기외 2인 공저의 "광대역정보통신(pp 3l4∼327)"에 자세히 기술되어 있다.
이상에서 설명한 바와 같은 AAL 5 프로토콜에 따른 통신방식에서 OAM 셀 처리기능을 갖는 송신부가 종래에는 소프트웨어 프로그램으로 구현되있기 때문에 데이타 전송속도가 느린 문제점이 있었다.
이에 본 발명은 상기와 같은 종래의 문제점을 해결하기 위하여 ATM 통신방식에서 하드웨어로 구현된 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치를 제공하는데 그 목적이 있다.
상기와 같은 목적을 달성하기 위한 본 발명의 AAL 5 송신처리장치는, 메시지의 길이(LI[15.1])를 입력한 후 반복적으로 48을 감산하여 모듈로 48 연산을 수행하는 길이연산부와 OAM 신호를 입력하고 상기 길이연산부의 출력을 입력하여 스타트(start) 신호에 따라 카운트(Down Count) 하여 FIFO 제어신호(FIFO CONT)와 멀티플랙서 선택신호(MUX SEL)룰 발생하는 카운터 및 제어부; 상기 카운터 및 제어부의 출력에 따라 FIFO를 제어하는 FIFO 제어부; AAL 5 CPCS 트레일러를 발생하는 트레일러 발생부; 패드를 발생하는 패드발생부; 및 상기 카운터 및 제어부의 출력에 따라 FIFO 데이타나 패드나 트레일러를 선택하는 멀티플랙서를 구비한 것을 특징으로 한다.
이하, 첨부한 예시도면을 참조하여 본 발명은 자세히 설명하기로 한다.
먼저, 본 발명에 대한 이해를 쉽게 하기 위하여 AAL 계층에서의 데이타 구조 및 흐름을 제1도의 (a) 내지 (c)를 참조하여 설명한다.
제1도의 (a)는 ATM 통신방식에서 AAL 5 프로토콜에 따른 각 계층간의 데이타 흐름을 도시한 개략도로서, 상위계층(본 발명의 실시예에서는 선 워크스테이션, 이하 선워크스테이션이라고도 한다)의 사용자 서비스 데이타 유니트(U-SDU)가 AAL 서비스접속점(AAL-SAP:AAL-Service Access Point)을 통과한 후 AAL 서비스데이타 단위(AAL-SDU)로 형성되어 AAL FIFO에 저장되고, AAL 5 CPCS 계층에서는 AAL 서비스 데이타단위(AAL-SDU)에 CPSC 트레일러를 부가하여 수렴 프로토콜단위(CPCS-PDU)를 형성한 후 절단 및 재결합(SAR)계층으로 FIFO를 통해 내려보낸다. AAL SAR 계층에서는 사용자가 전송하고자 하는 메시지에 따라 길이가 가변적인 CPCS-PDU를 48바이트씩 분할한 후 절단 및 재결합 프로토콜단위(SAR-PDU)를 형성하고, 4바이트의 ATM 헤더를 부가하여 52바이트를 ATM 서비스접속점(ATM-SAP)을 거쳐 ATM 계층으로 내려보낸다. ATM 계층에서는 52바이트의 세그먼트에 1바이트의 헤더오류제어(HEC)를 부착하여 53바이트의 ATM 셀을 형성한 후 물리계층의 광전송로를 통해 타 단말기 또는 ATM 교환기로 송신한다.
즉, AAL 5프로콜은 연결성 혹은 비연결성 데이터통신을 위한 AAL 3/4의 복잡한 절차를 감소화한 것으로서, AAL 3/4와 마찬가지로 SAR, CPCS, SSCS 부계층을 가지고 서비스 모드도 메시지 모드와 스트림 모드가 있다. 그러나 AAL 5의 수렴부계층은 헤더가 없이 8바이트의 트레일러만 부가하고 전체메세지의 길이가 48의 배수가 되도록 트레일러가 포함되는 마지막 셀에 0∼48바이트의 패드를 부가하고, AAL 5 SAR 부계층에서는 48바이트의 배수길이인 CPCS-PDU를 48바이트의 SAR-PDU 세그먼트로 분할하고, 마지막 세그먼트의 ATM 헤더의 부하형태의 AUU 비트를 1로하여 전송한다. 따라서, AAL 5 프로토콜에 따른 데이타 전송시에 오버헤드가 줄어들고, 절차도 간소화되어 고속전송이 가능하게 된다.
제1도의 (b)는 AAL 5 CPCS 계층에서 형성하는 데이타 포맷(CPCS-PDU)의 구조를 도시한 도면으로서, 상위계층으로부터 수신한 가변길이의 CPCS-PDU 유료부하와 CPCS-PDU 전체길이를 48바이트의 배수가 되도록 삽입해 주는 패드와 8바이트의 CPCS-PDU 트레일러로 구분되는 바, 상기 CPCS-PDU 트레일러는 2바이트의 공통부식별자(CPI:Comon Part Indicator)와 2바이트의 길이영역(LI:Length field)과 4바이트의 CRC로 나누어진다. 또한, 2바이트의 공통부식별자(CPI)는 1바이트의 사용식별영역(UU:User-to-User Indication field)과 1바이트의 공통부식별자(CPI)로 다시 나누기도 한다.
본 발명에서는 2바이트의 CPI를 사용하며 CPI의 데이타는 상위계층인 선워크스테이션로부터 입출력버스(SBUS)를 통해 입력하고, 길이영역(LI)의 내용은 패드와 트레일러를 제외한 순수한 유료부하의 크기이고, CRC는 32비트로서 강력한 오류검출 및 정정 능력을 갖는다.
제1도의 (c)는 AAL 5 프로토콜에 따른 SAR-PDU의 데이타 포맷을 도시한 것으로, 48바이트의 배수인 CPCS-PDU를 48바이트의 세그먼트로 분할하여 형성하며 제4도의 (b) 및 (c)와 같은 ATM 헤더의 유료부하형태(PL)의 AUU 비트를 트레일러가 포함되는 마지막 세그먼트는 "1"로 셋(set)하고 나머지 세그먼트는 "0"으로 리셋하여 ATM 계층으로 내려보낸다.
이어서, 제2도를 참조하여 본 발명에 따른 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치를 자세히 설명하기로 한다.
여기서, OAM 셀이란 운용관리용(OAM:Operations, Administration, and Management) 제어정보를 갖는 셀로서, AAL 5 송신처리장치는 OAM 신호가 "1"이면 상위계층으로부터 입력된 52바이트의 OAM 셀 데이타를 그대로 ATM 계층으로 통과시킨다.
이때, ATM 헤더의 유료부하형태(PT) 3비트중 첫 번째 비트를 "1"로 하여 운용관리용 부하형태(OAM:Operations, Administration, and Management)임을 표시하고, 나머지 두 비트와의 조합에 의해 다음 [표 4]와 같은 개략적인 의미를 갖는다.
[표 4]
제2도는 본 발명에 따라 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치를 도시한 블록도로서, 선워크스테이션의 입출력버스인 "SBUS"로부터 메시지의 길이 (LI[15..0])를 입력한 후 반복적으로 48을 감산하여 모듈로 48 연산을 수행하는 길이연산부(10)와; OAM 신호를 입력하고 상기 길이연산부(10)의 출력을 입력하여 스타트(start) 신호에 따라 카운트(Down Count)하여 FIFO 제어신호(FIFO CONT)와 멀티플랙서 선택신호(MUX SEL)를 발생하는 카운터 및 제어부(20); 상기 카운터 및 제어부(20)의 출력에 따라 FIFO(1,3)를제어하는 FIFO 제어부(30); AAL 5 CPCS 트레일러를 발생하는 트레일러 발생부(40); 패드를 발생하는 패드발생부(50); 및 상기 카운터 및 제어부(20)의 출력에 따라 FIFO 데이타나 패드나 트레일러를 선택하는 멀티플랙서(60)를 구비한다.
즉, 선 워크스테이션은 입출력버스(SBUS)를 통해 송신할 데이타를 FIFO(l)에 라이트하고, 송신할 데이타의 전체 길이(LI(15..0])를 길이연산부(10)에 알려주고, 트레일러의 공통부식별자(CPI)를 SBUS를 통해 트레일러발생부(40)에 알려준다. 그러면, 본 발명에 따른 CPCS 송신처리장치(2)는 FIFO(1)에 수신된 데이타를 읽어와 48바이트의 배수가 되도록 패드를 삽입하고, 8바이트의 트레일러를 부착하여 FIFO(23)에 저장한다.
즉, 길이연산부(10)는 전송할 데이타의 전체 길이(LI[15..00])에서 48씩 감산하여 48바이트의 셀들을 연산하고, 연산결과 나머지가 40을 초과하면 0∼8개의 패드를 추가한 후 다음 셀을 마지막 셀로 만들어 제로플래그를 발생시키고, 나머지가 40이하 이면 현재의 셀을 마지막 셀로 만들고 제로플래그를 발생시킨다. 다시말하면, AAL 5 프로토콜에 따라 데이타를 송신할 경우, 송신할 데이타와 8바이트의 트레일러를 포함한 전체 길이가 48의 배수가 되도록 패드를 삽입해야 하므로, 48바이트씩 구분한 현재의 셀의 유료데이타가 40바이트 이하이면 8바이트의 트레일러와 0∼40바이트의 패드를 삽입할 수 있으므로 바로 끝낼 수 있으나, 현재의 셀의 유료부하가 40바이트를 초과하면 8바이트의 트레일러를 부가할 수 없으므로 현재의 셀에 0∼8바이트의 패드를 삽입한 후 이어서 40바이트의 패드와 8바이트의 트레일러로 형성된 마지막 셀을 부가해야 한다.
카운터 및 제어부(20)는 제3도에 도시된 바와 같이 OAM 셀이 아닐 경우(즉, OAM 신호가 "0"일 경우)에는 상기 길이연산부(10)의 출력에 따라 유료부하가 48보다 클 경우에는 항시 48을 로드(1oad)하여 다운카운트하고, 카운트를 완료하면 카운트완료(complete) 신호를 발생한다. 유료부하가 48보다 작을 경우에는 길이연산부(10)의 연산결과에 따라 트레일러가 포함되는 마지막 셀의 바로 앞셀에 0∼8 바이트의 패드를, 트레일러가 포함되는 마지막 셀에 0∼40 바이트의 패드를 삽입하도록 멀티플렉서(60)를 제어한다. 또한, FIFO 리드 또는 라이트를 시작 혹은 멈추기 위한 제어신호를 FIFO 제어부(30)로 출력한다.
한편, OAM 신호가 "1"일 경우에는 모듈로 52카운트를 하여 상위계층으로부터 수신한 52바이트의 OAM셀 데이타를 선택하도록 멀티플랙서(60)를 제어하여 선택된 셀 데이타를 그대로 ATM 계층으로 내려 보낸다.
멀티플랙서(60)는 카운터 및 제어부(20)의 출력에 따라 FIFO 데이타나 패드나 트레일러중 하나를 선택하여 FIFO(3)로 출력하고, FIFO 제어부(30)는 카운터 및 제어부(20)의 출력에 따라 FIFO(1)의 데이타를 읽어오고, 카운터 및 제어부(20)의 출력에 따라 멀티플랙서(60)가 선택한 데이타를 FIFO(3)에 라이트한다.
패드발생부(50)는 패드값으로 설정된 "0" 또는 "1"을 고정적으로 출력하고, 트레일러 발생부(40)는 선워크스테이션으로부터 입력된 공통부식별자(CPI)와 선 워크스테이션이 송신하기 위해 FIFO(1)에 기록한 유료부하의 길이(LI(15..0])를 카운트한 값을 바이트단위로 출력한다.
제3도는 제2도에 도시된 OAM 셀 처리기능을 갖는 카운터 및 제어부(20)의 상세 블록도로서, 스타트(start) 신호에 따라 설정된 값을 다운 카운트 하는 카운터(22,24)와; 상기 카운터(22,24)의 출력과 제로플래그(zeroflag)와 OAM 신호를 입력하여 FIFO 제어신호(flfi_start, fifo_end, wr_fifo_start, wr_fifo_end)와 멀티플랙서 선택신호(MUX SEL)와 완료신호(complete)를 발생하는 제어신호발생부(26)를 구비하여 OAM 신호가 "0"일 경우에 제로플래그(zeroflag)가 "0"이면 52를 다운 카운트하여 처음 4바이트는 AUU 비트를 "0"으로 만든 ATM 헤더를, 이후 48바이트는 FIFO(1)의 데이타를 리드한 후 FIFO(3)에 저장하도록 제어신호를 발생하고, 제로플래그(zeroflag)가 "1"이면 AAU 비트를 "1"로 만든 ATM 헤더를, 이후 44바이트는 FIFO(l)의 데이타를 리드한 후 FIFO(3)에 라이트하도록 제어신호를 발생하고, CRC 데이타를 FIFO(3)에 라이트하도록 제어신호를 발생한다.
한편, OAM 신호가 "1"일 경우, 모듈로 52카운트를 하여 상위계층으로부터 수신한 52바이트의 셀 데이타를 선택하도록 멀티플랙서를 제어하여 선택된 셀 데이타를 그대로 ATM 계층으로 내려 보낸다.
즉, 본 발명에 따른 카운터 및 제어부는 카운터(22,24)는 스타트(start) 신호에 따라 소정의 카운트값(52)까지 업 카운트를 시작하여 완료신호(complete)에 따라 클리어시키거나, 설정된 카운트값을 다운 카운트하는 2개의 74163으로 구현되고, 카운트된 출력은 프로그래머블 어레이로직(PAL)으로 구현된 제어신호발생부(26)에 OAM 셀신호 및 제로플래그(zeronag)와 함께 입력되어 FIEO 제어신호, 멀티플랙서제어신호, 완료신호 등을 발생시킨다.
이와 같이 동작되는 제어신호 발생부(26)을 하드웨어기술언어(HDL)로 기술하면 다음 [표 5]와 같다.
[표 5] 하드웨어기술언어에 의한 제어신호발생 예;
이상에서 설명한 바와 같이 본 발명에 따른 OAM 셀 처리기능을 가지는 AAL 5 송시장치는 AAL 5 계층의 송신기능을 간단한 디지탈 로직으로 구현하여 데이타 전송속도를 개선시키고, 신뢰성을 향상시키는 효과가 있다.
Claims (2)
- ATM 통신방식의 AAL 5 타입 송신처리장치에 있어서, 메시지의 길이(LI[15..0])를 입력한 후 반복적으로 48을 감산하여 모듈로 48연산을 수행하는 길이연산부(10)와, OAM 신호를 입력하고 길이연산부(10)의 출력을 입력하여 스타트신호에 따라 카운트하여 FIFO 제어신호와 멀티플랙서 선택신호를 발생하는 카운터 및 제어부(20); 상기 카운터 및 제어부(20)의 출력에 따라 FIFO를 제어하는 FIFO 제어부(30); AAL 5 CPCS 트레일러를 발생하는 트레일러 발생부(40); 패드를 발생하는 패드발생부(50); 및 상기 카운터 및 제어부(20)의 출력에 따라 FIFO 데이타나 패드나 트레일러를 선택하는 멀티플랙서(60)를 구비하는 것을 특징으로 하는 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치.
- 제1항에 있어서, 상기 카운터 및 제어부(20)는 스타트신호에 따라 설정된 값을 다운 카운트 하는 카운터(22,24)와; 상기 카운터(22,24)의 출력과 제로플래그(zeroflag)와 OAM 신호를 입력하여 FIFO 제어신호와 멀티플랙서 선택신호(MUX SEL)와 완료신호(complete)를 발생하는 제어신호발생부(26)를 구비하여 OAM신호가 "0"일 경우에 제로플래그(zeroflag)가 "0"이면 52를 다운 카운트하여 처음 4바이트는 AUU 비트를 "0"으로 만든 ATM 헤더를, 이후 48바이트는 FIFO(1)의 데이타를 리드한 후 FIFO(3)에 저장하도록 제어신호를 발생하고, 제로플래그(zerofiag)가 "1"이면 AAU 비트를 "1"로 만든 ATM 헤더를, 이후 44바이트는 FIFO(1)의 데이타를 리드한 후 FIFO(3)에 라이트하도록 제어신호를 발생하고, CRC 데이타를 FIFO(3)에 라이트하도록 제어신호를 발생하며 OAM 신호가 "1"일 경우 모듈로 52카운트를 하여 상위계층으로부터 수신한 52바이트의 셀 테이타를 선택하도록 멀티플랙서를 제어하여 선택된 셀 데이타를 그대로 ATM 계층으로 내려 보내는 것을 특징으로 하는 OAM 셀 처리기능을 갖는 AAL 5 송신처리장치.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940031343A KR970002816B1 (ko) | 1994-11-26 | 1994-11-26 | Oam 셀 처리기능을 갖는 aal 5 송신처리장치 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019940031343A KR970002816B1 (ko) | 1994-11-26 | 1994-11-26 | Oam 셀 처리기능을 갖는 aal 5 송신처리장치 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR960020171A KR960020171A (ko) | 1996-06-17 |
KR970002816B1 true KR970002816B1 (ko) | 1997-03-11 |
Family
ID=19399124
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019940031343A KR970002816B1 (ko) | 1994-11-26 | 1994-11-26 | Oam 셀 처리기능을 갖는 aal 5 송신처리장치 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR970002816B1 (ko) |
-
1994
- 1994-11-26 KR KR1019940031343A patent/KR970002816B1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR960020171A (ko) | 1996-06-17 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR970002816B1 (ko) | Oam 셀 처리기능을 갖는 aal 5 송신처리장치 | |
KR0123224B1 (ko) | Atm통신방식의 all5 sar 수신처리장치 | |
KR0123233B1 (ko) | Atm통신방식의 sar 수신에러 처리장치 | |
KR100359914B1 (ko) | Aal5 atm 셀을 aal2 atm 셀로 변환시키는 장치 | |
KR0123223B1 (ko) | Aal3/4 수신처리장치 | |
KR970002815B1 (ko) | 비동기셀 적응계층 3/4의 송신처리장치 | |
KR0123226B1 (ko) | Aal 계층의 수신 인터페이스장치 및 방법 | |
KR0123229B1 (ko) | Atm통신방식의 상위계층 인터페이스 장치 및 방법 | |
KR0123228B1 (ko) | Atm통신방식의 인터럽트 발생장치 | |
KR0123232B1 (ko) | Atm 통신방식의 cpcs 트레일러 처리장치 | |
KR0123231B1 (ko) | Atm 통신방식의 메세지길이 계산회로 | |
KR0123227B1 (ko) | Aal계층의 송신 인터페이스장치 | |
KR970002720B1 (ko) | Atm 통신방식의 aal 중재장치 | |
KR970002723B1 (ko) | 비동기셀 적응계층 3/4의 스트림모드회로 | |
KR0129179B1 (ko) | Sscop부계층에서 pdu 해석회로 | |
KR970002722B1 (ko) | Atm 통신방식의 sar 수신처리장치 | |
KR0123230B1 (ko) | Atm통신방식의 sar 헤더 수신처리장치 | |
KR0140679B1 (ko) | Sscop처리회로 | |
KR0129180B1 (ko) | Sscop부계층의 pdu 생성회로 | |
KR100221330B1 (ko) | 에이에이엘 계층의 분할 및 재결합이들 셀 제거에 의한 잔여 대역폭의 효율적 이용방법 | |
KR0123225B1 (ko) | Atm 통신방식의 sar 길이에러 검출장치 | |
KR0129178B1 (ko) | Sscop부계층의 pdu생성회로 | |
KR100221332B1 (ko) | 에이에이엘 계층의 분할 및 재결합 부계층에서의 잔여 대역폭의 효율적 이용방법 | |
KR0129185B1 (ko) | Sscop부계층의 pdu생성회로 | |
KR0129184B1 (ko) | Sscop부계층의 pdu생성회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
LAPS | Lapse due to unpaid annual fee |