KR960020567A - Redundancy Control - Google Patents

Redundancy Control Download PDF

Info

Publication number
KR960020567A
KR960020567A KR1019940031656A KR19940031656A KR960020567A KR 960020567 A KR960020567 A KR 960020567A KR 1019940031656 A KR1019940031656 A KR 1019940031656A KR 19940031656 A KR19940031656 A KR 19940031656A KR 960020567 A KR960020567 A KR 960020567A
Authority
KR
South Korea
Prior art keywords
signal
circuit
active
redundancy
circuit pack
Prior art date
Application number
KR1019940031656A
Other languages
Korean (ko)
Other versions
KR970010249B1 (en
Inventor
정병호
Original Assignee
박성규
대우통신 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 박성규, 대우통신 주식회사 filed Critical 박성규
Priority to KR94031656A priority Critical patent/KR970010249B1/en
Publication of KR960020567A publication Critical patent/KR960020567A/en
Application granted granted Critical
Publication of KR970010249B1 publication Critical patent/KR970010249B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q1/00Details of selecting apparatus or arrangements
    • H04Q1/18Electrical details
    • H04Q1/30Signalling arrangements; Manipulation of signalling currents

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Safety Devices In Control Systems (AREA)
  • Hardware Redundancy (AREA)
  • Detection And Prevention Of Errors In Transmission (AREA)

Abstract

본 발명은 이중화로 구성되는 전자회로에서 이를 제어하기 위한 이중화 제어장치에 관한 것으로서, 상대편 회로팩의 전원 공급 상태를 알리는 전원 신호에 따라 상대편 회로팩으로 부터 출력되는 이중화 입력신호를 입력으로 상대편 회로팩의 상태를 감시하여 인터럽트 신호를 출력하고, 상대편 회로팩으로 자기편 회로팩의 상태를 나타내는 이중화 출력신호를 출력하고, 액티브 동작을 제어하는 액티브 제어신호를 출력하는 이중화 제어회로와; 상기 이중화 제어회로로 부터 인터럽트 신호가 출력되면 상기 이중화 제어회로가 액티브 제어신호를 출력하도록 상기 이중화 제어회로를 제어하는 CPU(Central Processing Unit)와, 상기 상대편과 자기편 회로팩의 이중화 제어회로로 부터 출력되는 액티브 제어신호와 회로팩이 실장된 위치를 나타내는 위치신호를 이용하여 액티브 및 스탠바이 상태로 천이하도록 하는 액티브 신호를 자기편 회로팩으로 출력하는 액티브 결정회로를 포함한다. 따라서, 현재 작동 중인 회로팩에 이상 상태가 발생되는 경우 신속하게 이중화된 회로팩이 동작한다.The present invention relates to a redundancy control device for controlling this in an electronic circuit composed of redundancy, wherein the redundancy input signal output from the opposite circuit pack is inputted according to a power signal indicating a power supply state of the opposite circuit pack. A redundancy control circuit for outputting an interrupt signal by monitoring the state of the signal, outputting a redundant output signal indicating the state of the own circuit pack to the opposite circuit pack, and outputting an active control signal for controlling active operation; When the interrupt signal is output from the redundancy control circuit, a CPU (Central Processing Unit) for controlling the redundancy control circuit so that the redundancy control circuit outputs an active control signal, and outputs from a redundancy control circuit of the counterpart and the magnetic piece circuit pack. And an active determination circuit for outputting an active signal to the magnetic side circuit pack to transition to the active and standby states using the active control signal and the position signal indicating the position where the circuit pack is mounted. Therefore, when an abnormal state occurs in the circuit pack currently in operation, the redundant circuit pack is quickly operated.

Description

이중화 제어장치Redundancy Control

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 본 발명에 의한 이중화 제어장치의 구성도,1 is a configuration diagram of a redundancy control device according to the present invention,

제2도는 제1도의 이중화 제어회로의 세부 구성도.2 is a detailed block diagram of the redundant control circuit of FIG.

Claims (3)

상대편 회로팩의 전원 공급 상태를 알리는 전원 신호에 따라 상대편 회로팩으로 부터 출력되는 이중화 입력신호를 입력으로 상대편 회로팩의 상태를 감시하여 인터럽트 신호를 출력하고, 상대편 회로팩으로 자기편 회로팩의 상태를 나타내는 이중화 출력신호를 출력하고, 액티브 동작을 제어하는 액티브 제어신호를 출력하는 이중화 제어회로와; 상기 이중화 제어회로로 부터 인터럽트 신호가 출력되면 상기 이중화 제어회로가 액티브 제어신호를 출력하도록 상기 이중화 제어회로를 제어하는 CPU(Central Processing Unit)와, 상기 상대편과 자기편 회로팩의 이중화 제어회로로 부터 출력되는 액티브 제어신호와 회로팩이 실장된 위치를 나타내는 위치 신호를 이용하여 액티브 및 스탠바이 상태로 천이하도록 하는 액티브 신호를 자기편 회로팩으로 출력하는 액티브 결정회로를 포함하는 이중화 제어장치.In response to the power signal indicating the power supply status of the opposing circuit pack, the redundancy input signal output from the opposing circuit pack is input to monitor the status of the opposing circuit pack and output the interrupt signal. A redundancy control circuit for outputting an indicative redundancy output signal and for outputting an active control signal for controlling active operation; When the interrupt signal is output from the redundancy control circuit, a CPU (Central Processing Unit) for controlling the redundancy control circuit so that the redundancy control circuit outputs an active control signal, and outputs from a redundancy control circuit of the counterpart and the magnetic piece circuit pack. And an active determination circuit for outputting an active signal to the magnetic piece circuit pack using the active control signal and a position signal indicating a position where the circuit pack is mounted. 제1항에 있어서, 상기 액티브 결정회로는 상기 상대편과 자기편 회로팩의 이중화 제어회로로 부터 출력되는 액티브 제어신호의 회로팩이 실장된 위치를 나타내는 위치신호를 배타적 논리합하여 액티브 신호를 출력하는 배타적 OR게이트로 이루어지는 이중화 장치.The exclusive OR circuit of claim 1, wherein the active determination circuit outputs an active signal by exclusively ORing a position signal indicating a position where a circuit pack of an active control signal output from the counterpart control circuit and the redundant control circuit of the magnetic piece circuit pack is mounted. Redundancy device consisting of a gate. 제1항에 있어서, 상기 이중화 제어회로는, 상대편 회로팩의 전원 공급을 알리는 전원 신호에 따라 상대편 회로팩으로 부터 출력되는 이중화 입력신호의 입력을 제어하는 이중화 신호 입력 제어부와; 상기 상대편 회로팩으로 출력되는 전원 신호와 상기 이중화 신호 입력 제어부로 출력되는 이중화 입력신호를 감시하여 상대 회로팩의 장애를 검출하여 상기 CPU로 인터럽트 신호를 출력하고, 상기 CPU의 제어에 따라 상대편 회로팩으로 자기편 회로팩의 상태를 나타내는 이중화 출력신호를 출력하는 이중화 신호 제어부와; 상기 이중화 신호 제어부로 부터 출력되는 이중화 출력신호를 상대편 제어회로팩으로 출력하는 이중화 신호 출력부와; 상기 CPU의 제어에 따라 상기 액티브 결정회로로 액티브 제어신호를 출력하는 액티브 제어신호 출력부를 포함하는 이중화 제어장치.The redundancy control circuit of claim 1, further comprising: a redundancy signal input control unit configured to control an input of a redundancy input signal output from the opposing circuit pack according to a power signal informing power supply of the opposing circuit pack; Monitors the power signal output to the opposite circuit pack and the redundant input signal output to the redundant signal input control unit, detects a failure of the opposite circuit pack, outputs an interrupt signal to the CPU, and controls the opposite circuit pack under the control of the CPU. A redundant signal controller for outputting a redundant output signal indicative of the state of the magnetic piece circuit pack; A redundant signal output unit configured to output a redundant output signal output from the redundant signal controller to a counterpart control circuit pack; And an active control signal output unit configured to output an active control signal to the active determination circuit according to the control of the CPU. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR94031656A 1994-11-29 1994-11-29 Dual control apparatus KR970010249B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR94031656A KR970010249B1 (en) 1994-11-29 1994-11-29 Dual control apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR94031656A KR970010249B1 (en) 1994-11-29 1994-11-29 Dual control apparatus

Publications (2)

Publication Number Publication Date
KR960020567A true KR960020567A (en) 1996-06-17
KR970010249B1 KR970010249B1 (en) 1997-06-23

Family

ID=19399383

Family Applications (1)

Application Number Title Priority Date Filing Date
KR94031656A KR970010249B1 (en) 1994-11-29 1994-11-29 Dual control apparatus

Country Status (1)

Country Link
KR (1) KR970010249B1 (en)

Also Published As

Publication number Publication date
KR970010249B1 (en) 1997-06-23

Similar Documents

Publication Publication Date Title
KR880011639A (en) Battery powered portable device
KR960024823A (en) Computer system capable of recovering work by key signal input and its control method
KR920022914A (en) Polling device for detecting a fault in the power supply or digital circuit
KR900012411A (en) Power supply and power supply method
KR960020567A (en) Redundancy Control
KR960042351A (en) CPI Reset Circuit
KR910017794A (en) Intensive Wiring System
JP2821358B2 (en) Tabletop
JPH1118430A (en) Temperature failure detection protection circuit
JPS58155461A (en) Abnormal state processing mechainsm of microcomputer
KR100210819B1 (en) Method and apparatus for supplying power supply in full electronic switching system
KR900000741A (en) Anti-bounce logic for critical loads
JPH10208186A (en) Two-wire type transmitter
JPH0239311A (en) Power supply control system
KR940000246A (en) Electronic control unit for mechanical press
JPS6220012A (en) Power unit for computer system
JPH0635635Y2 (en) Uninterruptible power system
JPH01121943A (en) Output unit with trouble detecting circuit
KR950021996A (en) Auto Standby Transition Circuit
JPH1069325A (en) Cpu clock switching circuit
JPH0887938A (en) Latch relay supervisory device
KR950025505A (en) Computer Power Management Device and Method
JPH01121942A (en) Input unit with trouble detecting circuit
JPH06259171A (en) Dc output monitoring circuit
JPH0397748U (en)

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20021202

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee