KR960008072Y1 - Fade in and fade out circuit using p.i.p. function - Google Patents

Fade in and fade out circuit using p.i.p. function Download PDF

Info

Publication number
KR960008072Y1
KR960008072Y1 KR2019910021060U KR910021060U KR960008072Y1 KR 960008072 Y1 KR960008072 Y1 KR 960008072Y1 KR 2019910021060 U KR2019910021060 U KR 2019910021060U KR 910021060 U KR910021060 U KR 910021060U KR 960008072 Y1 KR960008072 Y1 KR 960008072Y1
Authority
KR
South Korea
Prior art keywords
fade
fading
video signal
output
signal
Prior art date
Application number
KR2019910021060U
Other languages
Korean (ko)
Other versions
KR930012571U (en
Inventor
서성준
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019910021060U priority Critical patent/KR960008072Y1/en
Publication of KR930012571U publication Critical patent/KR930012571U/en
Application granted granted Critical
Publication of KR960008072Y1 publication Critical patent/KR960008072Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/74Circuits for processing colour signals for obtaining special effects
    • H04N9/76Circuits for processing colour signals for obtaining special effects for mixing of colour signals

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)

Abstract

요약없음No summary

Description

PIP기능을 이용한 영상 페이드인/아웃회로Image fade in / out circuit using PIP function

제1도는 종래의 영상 페이드인/아웃회로1 is a conventional image fade in / out circuit.

제2도는 본 고안에 따른 영상 페이드인/아웃회로2 is a video fade in / out circuit according to the present invention

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1, 2 : 제 1, 2 가변이득증폭기6 : 기록계1, 2: first and second variable gain amplifier 6: recorder

7 : 화상표시부8 : 이득조절부7: image display unit 8: gain adjusting unit

17 : PIP처리부SW1 : 페이딩모드설정스위치17: PIP processing unit SW1: fading mode setting switch

SW2, SW3 : 기록모드설정스위치SW2, SW3: Record Mode Setting Switch

본 고안은 영상신호처리장치에 있어서 영상신호의 페이드인(Fade-in)/페이드아웃(Fade-out) 회로에 관한 것으로, 특히 페이드인/아웃시원영상신호의 상태를 디스플레이하기 위한 회로에 관한 것이다.The present invention relates to a fade-in / fade-out circuit of a video signal in a video signal processing apparatus, and more particularly, to a circuit for displaying a state of an original video signal at fade-in / out. .

일반적으로 영상신호처리장치로는 텔레비젼수상기 및 비디오카세트 레코더와 캠코더(비디오카메라와 비디오카세트레코더의 복합시스템)등이 있다. 이중 캠코더의 경우는 장면변화시에 영상효과를 증가시키기 위하여 영상정보를 서서히 사라지게 하거나 서서히 나타나게 하는 페이드인/아웃회로를 부가하고 있다. 여기서 페이드인은 영상정보가 서서히 나타나는 경우이고, 페이드아웃은 영상정보가 서서히 사라지는 경우이다. 페이드인/아웃기능은 사용자의 직접제어에 의하여 동작모드가 설정되므로 일반적으로 캠코더의 외부에 모드선택스위치가 부착되어 있다.In general, video signal processing apparatuses include television receivers, video cassette recorders, and camcorders (combined systems of video cameras and video cassette recorders). In the case of the dual camcorder, a fade in / out circuit is added to make the image information disappear or appear gradually in order to increase the image effect when the scene changes. Herein, the fade in is a case where the image information gradually appears and the fade out is a case where the image information gradually disappears. The fade in / out function is set by the user's direct control. Therefore, the mode selection switch is generally attached to the outside of the camcorder.

제1도는 종래의 영상 페이드인/아웃회로로서, 캠코더에 적용한 예이다. 즉 촬영장치(도면에 예시되지 않음)을 통해 인가된 복합영상 신호를 휘도신호(Y)와 색신호(C)로 분리처리하여 각각 제1 및 제2가변이득 증폭기(1, 2)에 인가한다. 이때 사용자에 의하여 페이딩모드설정스위치(SW1)가 ON되면, 페이드 아웃상태로 설정되어 휘도 및 색신호의 레벨을 서서히 낮추도록 저항(R1, R2)및 콘덴서(C1)로 이루어진 이득조절부(8)에 의하여 제1, 제2가변 이득증폭기(1, 2)의 이득을 조절한다. 이득조절된 휘도 및 색신호는 혼합기(3)에서 혼합되어 제1버퍼(4)를 통해 화상표시부(7)로 출력되고, 기록모드가 제어된 경우에는 제2스위치(SW2)가 ON되어 화상표시부(7)로 출력되는 영상신호를 제2버퍼(5)를 통해 기록계(6)에 기록한다. 기록계(6)는 기록매체 및 기록데크와 기록매체에 기록될 신호를 처리하는 회로들로 이루어진다. 반면에 페이딩모드설정스위치(SW1)을 OFF시키면 이득조절부(8)에 의하여 제1, 2가변이득증폭기(1, 2)의 이득레벨을 서서히 상승시키므로 화상표시부(7)상에 디스플레이되는 영상의 세기는 서서히 증가하는 페이드인 현상이 일어난다.1 is an example of a conventional video fade in / out circuit applied to a camcorder. That is, the composite image signal applied through the photographing apparatus (not illustrated) is separated into a luminance signal Y and a color signal C, and applied to the first and second variable gain amplifiers 1 and 2, respectively. At this time, when the fading mode setting switch SW1 is turned on by the user, the fading mode setting switch SW1 is set to the fade out state so that the gain adjusting unit 8 including the resistors R1 and R2 and the condenser C1 is gradually lowered. By controlling the gain of the first, second variable gain amplifiers (1, 2). The gain-adjusted luminance and color signals are mixed in the mixer 3 and output to the image display unit 7 through the first buffer 4, and when the recording mode is controlled, the second switch SW2 is turned on so that the image display unit ( 7) the video signal output to the recorder 6 through the second buffer (5). The recorder 6 consists of a record carrier and circuits for processing signals to be recorded on the record deck and the record carrier. On the other hand, when the fading mode setting switch SW1 is turned off, the gain adjusting section 8 gradually raises the gain levels of the first and second variable gain amplifiers 1 and 2, so that the image displayed on the image display section 7 is reduced. The intensity gradually fades in.

그러나 이와 같은 페이드기능 수행시, 특히 영상의 세기가 점점 감소하는 페이드아웃상태가 지속될 경우에는 영상화면을 사용자가 인식할 수 없기 때문에 화상변화에 따른 즉각적인 대응이 불가능한 문제가 있었다.However, when performing the fade function, in particular, when the fade-out state in which the intensity of the image gradually decreases, the user cannot recognize the image screen, so there is a problem in that the immediate response due to the image change is impossible.

따라서 본 고안의 목적은 PIP기능을 이용하여 페이드아웃 제어에 따른 영상신호를 관찰할 수 있는 영상신호 페이드인/아웃회로를 제공함에 있다.Accordingly, an object of the present invention is to provide a video signal fade in / out circuit for observing a video signal according to a fade out control using a PIP function.

이와 같은 목적을 달성하기 위하여 본 고안은 인가되는 복합영상 신호를 디스플레이하기 위한 화상표시부와, 상기 복합영상신호의 이득제어로 페이드인/아웃처리하여 기록하기 위한 페이드인/아웃처리 회로를 구비한 영상신호처리장치에 있어서, 상기 페이드인/아웃모드를 설정하기 위한 페이딩모드설정스위치(SW1)와, 상기 페이딩모드설정스위치(SW1)가 페이드아웃을 위하여 연동되면, 상기 페이드아웃처리되어 기록되는 영상신호를 기록과 동시에 상기 화상표시부(7)의 소정 구역내에 부화면으로서 디스플레이되도록 처리하기 위한 부화면처리부(17)를 포함함을 특징으로 한다.In order to achieve the above object, the present invention includes an image display unit for displaying an applied composite video signal, and an image having a fade in / out processing circuit for fading in / out processing by gain control of the composite video signal. In the signal processing apparatus, the fading mode setting switch SW1 for setting the fade in / out mode and the fading mode setting switch SW1 are interfacing for the fade out, and the video signal recorded and faded out is recorded. And a sub picture processing unit 17 for processing the display to be displayed as a sub picture in a predetermined area of the image display unit 7 at the same time.

이어서 첨부된 도면을 참조하여 본 고안에 대하여 설명하기로 한다.Next, the present invention will be described with reference to the accompanying drawings.

제2도는 본 고안에 따른 영상 페이드인/아웃회로로서, 제1도에서와 같이 캠코더에 적용한 예이다.2 is an example of an image fade in / out circuit according to the present invention and applied to a camcorder as in FIG.

제2도의 구성은, 촬영장치(도면에 예시되지 않음)을 통해 인가된 복합영상신호를 휘도(Y)와 색신호(C)로 분리하여 각각의 입력단에 접속한 제3, 4버퍼(9, 10)와 제3버퍼(9)의 출력단과 제4버퍼(10)의 출력단에 각각의 입력단을 접속하고 다른 입력단을 통해 동기신호 (SYNC)가 인가되도록 접속된 제2혼합기(11)와, 제2혼합기(11)에서 출력되는 신호를 디스플레이시키는 화상표시부(7)와, 제3, 4버퍼(9, 10)의 출력단에 일측 접점을 접속하여 시스템 제어부(도면에 예시되지 않음)에 의하여 스위칭 제어되는 제3, 4스위치(SW3, SW4)와, 제3, 4스위치(SW3, SW4)의 다른 일측 접점에 입력단을 접속한 제5, 6버퍼(13, 14)와, 제5, 6버퍼(13, 14)의 출력단에 각각의 입력단을 접속한 제1, 2가변이득증폭기(1, 2)와, 제1, 2가변 이득증폭기(1, 2)의 각각의 출력단과 동기신호(SYNC)를 각각의 입력단에 접속한 제1혼합기(3)와, 제1혼합기(3)의 출력단에 입력단을 접속한 기록계(6)와, 제1혼합기(3)의 출력단에 입력단을 접속한 제7버퍼(16)와, 제7버퍼(16)의 출력단에 입력단을 접속한 PIP처리부(7)와, 사용자의 페이딩제어에 따라 ON/OFF 구동되는 제1스위치(SW1)와, 제1스위치(SW1)의 일측 접점에 입력단을 접속하고 출력단은 제1, 2가변이득증폭기(1, 2)의 이득조절단자에 접속한 이득조절부(8)와, 제1스위치(SW1)와 이득조절부(8) 사이의 접속점(A)에 입력단을 접속하고 출력단을 PIP처리부(17)의 전원공급단자에 접속한 제8버퍼(15)로 이루어진다.The configuration of FIG. 2 is composed of the third and fourth buffers 9 and 10 which are separated by the luminance Y and the color signal C and are connected to the respective input terminals by separating the composite image signal applied through the photographing apparatus (not illustrated). And the second mixer 11 connected to the output terminal of the third buffer 9 and the output terminal of the fourth buffer 10 and connected so that the synchronization signal SYNC is applied through the other input terminal. Switched and controlled by a system control unit (not illustrated) by connecting an image display unit 7 for displaying a signal output from the mixer 11 and one side contact to the output terminals of the third and fourth buffers 9 and 10. Fifth and sixth buffers 13 and 14, and fifth and sixth buffers 13, 4 and 6, which have input terminals connected to the third and fourth switches SW3 and SW4, the other end contacts of the third and fourth switches SW3 and SW4. And the first and second variable gain amplifiers 1 and 2 connected to the respective output terminals of the first and second variable gain amplifiers 1 and 2, and the synchronization signal SYNC, respectively. Input A connected first mixer 3, a recorder 6 having an input connected to an output end of the first mixer 3, a seventh buffer 16 having an input connected to an output end of the first mixer 3, PIP processing unit 7 having an input terminal connected to the output terminal of the seventh buffer 16, a first switch SW1 driven ON / OFF according to fading control of the user, and an input terminal at one contact of the first switch SW1. The output terminal is connected to the gain adjusting section 8 connected to the gain adjusting terminals of the first and second variable gain amplifiers 1 and 2, and the connection point A between the first switch SW1 and the gain adjusting section 8 is connected. ) Is an eighth buffer 15 connected to an input terminal and an output terminal to a power supply terminal of the PIP processing unit 17.

제2도에 있어서 작동은, 우선 제1 및 2가변이득증폭기(1, 2)와 제1혼합기(3)와, 이득조절부(8)와, 제1스위치(SW1), 기록계(6)등은 제1도와 동일하므로 자세한 설명은 생략한다.In FIG. 2, the operation is first performed by the first and second variable gain amplifiers 1 and 2, the first mixer 3, the gain control unit 8, the first switch SW1, the recorder 6, and the like. Is the same as in FIG. 1, so a detailed description thereof will be omitted.

제3, 4버퍼(9, 10)는 제1도에서 상술한 바와 같은 과정을 거쳐 인가된 휘도신호(Y) 및 색신호(C)를 완충시켜 출력한다.The third and fourth buffers 9 and 10 buffer and output the luminance signal Y and the color signal C applied through the process described above with reference to FIG.

제2 혼합기(11)는 동기신호(SYNC)에 동기되어 제3 및 4버퍼(9, 10)에서 출력되는 신호를 혼합하여 화상표시부(7)로 출력한다.The second mixer 11 mixes the signals output from the third and fourth buffers 9 and 10 in synchronization with the synchronization signal SYNC and outputs them to the image display unit 7.

스위칭수단(12)은 사용자에 의하여 기록모드가 설정되면, 시스템 제어부(도면에 예시되지 않음)에 의해 ON되도록 제어되어 제3스위치(SW3)는 제3버퍼(9)에서 출력되는 휘도신호(Y)를 통과시키고 제4스위치(SW4)는 제4버퍼(10)에서 출력되는 색신호(C)를 통과시킨다.When the recording mode is set by the user, the switching means 12 is controlled to be turned on by the system control unit (not illustrated) so that the third switch SW3 is the luminance signal Y output from the third buffer 9. ) And the fourth switch SW4 passes the color signal C output from the fourth buffer 10.

제 5, 6버퍼(13, 14)는 스위칭수단(12)에서 출력된 휘도신호(Y) 및 색신호를 완충시켜 출력한다. 출력된 신호는 제1 및 2가변이득조절기(1, 2)로 인가되는데, 사용자에 의하여 페이딩모드설정스위치(SW1)가 ON되면 페이드아웃모드로 설정되므로 이득이 감소되도록 제어되고 반면에 페이딩모드설정스위치(SW1)가 OFF되면 페이드인모드로 설정되므로 이득이 증가되도록 제어된다. 제1 및 2가변이득증폭기(1, 2)의 이득제어는 상술한 바와 같이 이득조절부(8)의 출력신호에 의한다.The fifth and sixth buffers 13 and 14 buffer and output the luminance signal Y and the color signal output from the switching means 12. The output signal is applied to the first and second variable gain controllers 1 and 2. When the fading mode setting switch SW1 is turned on by the user, the signal is set to the fade-out mode so that the gain is controlled to decrease. When the switch SW1 is turned OFF, the switch is set to the fade in mode so that the gain is controlled to increase. The gain control of the first and second variable gain amplifiers 1, 2 is based on the output signal of the gain adjusting section 8 as described above.

즉 저항(R1)과 콘덴서(C1)로 이루어진 저역필터와 저항(R2)이 병렬로 이루어진 이득조절부(8)는 제1스위치(SW1)가 ON되면서 인가되는 공급전원의 전압레벨을 조절하여 제1 및 2가변이득조절기(1, 2)의 이득조절단자로 각각 인가시킨다.That is, the gain adjusting unit 8 having the low-pass filter consisting of the resistor R1 and the capacitor C1 and the resistor R2 in parallel adjusts the voltage level of the supply power applied while the first switch SW1 is turned on. It is applied to the gain control terminals of the 1 and 2 variable gain regulators 1 and 2, respectively.

제7버퍼(16)는 제1혼합기(3)에서 출력되는 신호를 완충시켜 출력한다. 이때 제1혼합기(3)의 출력은 기록계(6)로 동시에 인가된다.The seventh buffer 16 buffers and outputs the signal output from the first mixer 3. At this time, the output of the first mixer 3 is simultaneously applied to the recorder 6.

PIP처리부(17)는 제7버퍼(16)에서 출력되는 신호를 압축하여 화상표시부(7)로 출력한다. 이때 PIP처리부(17)는 제8버퍼(15)에 의하여동작이 제어된다. 즉 페이딩모드설정위치(SW1)가 ON됨에 따라 공급전원(Vcc)은 제8버퍼(15)를 통해 PIP처리부(17)의 전원공급단자로 인가된다. 반면에 페이딩모드설정스위치(SW1)가 OFF되면 공급전원(Vcc)은 제8버퍼(15)로 인가되지 않으므로 PIP처리부(17)는 동작 되지 않는다. 따라서 페이드아웃시에만 PIP처리부(17)는 동작된다.The PIP processing section 17 compresses the signal output from the seventh buffer 16 and outputs it to the image display section 7. At this time, the PIP processing unit 17 is controlled by the eighth buffer (15). That is, as the fading mode setting position SW1 is turned on, the supply power Vcc is applied to the power supply terminal of the PIP processing unit 17 through the eighth buffer 15. On the other hand, when the fading mode setting switch SW1 is OFF, the power supply Vcc is not applied to the eighth buffer 15, and thus the PIP processing unit 17 does not operate. Therefore, the PIP processing unit 17 operates only at the fade out.

화상표시부(7)는 제2혼합기(11)에서 출력되는 영상은 주화면으로 디스플레이하고 PIP처리부(17)에서 출력되는 신호는 부화면으로 디스플레이한다.The image display unit 7 displays an image output from the second mixer 11 on a main screen and a signal output from the PIP processing unit 17 on a sub screen.

이와 같이 본 고안은 영상신호처리장치에 있어서 페이드아웃제어시 영상신호와 페이드 아웃되지 않은 원영상신호를 부화면과 주화면으로 디스플레이함으로써, 페이드아웃제어시 사용자로 하여금 원영상을 인식할 수 있으므로 영상변화에 따라 즉각적으로 대응할 수 있는 이점이 있다.As such, the present invention displays a video signal and an unfaded original video signal on a sub-screen and a main screen in a video signal processing apparatus, so that the user can recognize the original video during the fade-out control. The advantage is that you can respond immediately to changes.

Claims (1)

인가되는 복합영상신호를 디스플레이하기 위한 화상표시부(7)와, 상기 복합영상신호의 이득제어로 페이드인/아웃처리하여 기록하기 위한 페이드인/아웃처리회로를 구비한 영상신호처리장치에 있어서, 상기 페이드인/아웃모드를 설정하기 위한 페이딩모드설정스위치(SW1)와, 상기 페이딩모드설정스위치(SW1)가 페이드아웃을 위하여 연동되면, 상기 페이드아웃처리되어 기록되는 영상신호를 기록과 동시에 상기 화상표시부(7)의 소정 구역내에 부화면으로서 디스플레이되도록 처리하기 위한 부화면처리부(17)를 포함함을 특징으로 하는 영상페이드인/아웃회로.A video signal processing apparatus having an image display section 7 for displaying an applied composite video signal, and a fade in / out processing circuit for fading in / out processing and recording by gain control of the composite video signal. When the fading mode setting switch SW1 for setting a fade in / out mode and the fading mode setting switch SW1 are interlocked for fading out, the image display unit simultaneously records the fading-out processed video signal. And a sub picture processing unit (17) for processing to be displayed as a sub picture within a predetermined area of (7).
KR2019910021060U 1991-11-30 1991-11-30 Fade in and fade out circuit using p.i.p. function KR960008072Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910021060U KR960008072Y1 (en) 1991-11-30 1991-11-30 Fade in and fade out circuit using p.i.p. function

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910021060U KR960008072Y1 (en) 1991-11-30 1991-11-30 Fade in and fade out circuit using p.i.p. function

Publications (2)

Publication Number Publication Date
KR930012571U KR930012571U (en) 1993-06-25
KR960008072Y1 true KR960008072Y1 (en) 1996-09-23

Family

ID=19323377

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910021060U KR960008072Y1 (en) 1991-11-30 1991-11-30 Fade in and fade out circuit using p.i.p. function

Country Status (1)

Country Link
KR (1) KR960008072Y1 (en)

Also Published As

Publication number Publication date
KR930012571U (en) 1993-06-25

Similar Documents

Publication Publication Date Title
US5770896A (en) Input switching control device and communication circuit
KR910006374B1 (en) Power supply and input signal control circuit
US5193009A (en) Signal switching method of a TV-VCR combination having two tuners
US6226053B1 (en) Video line connection apparatus for adaptively connecting external input/output line
CA2038212C (en) Television apparatus with picture-in-picture processing
KR960008072Y1 (en) Fade in and fade out circuit using p.i.p. function
EP0486129A2 (en) Signal switching output device
US5041910A (en) Apparatus having improved switching functions for processing video signals
US5852704A (en) Two-picture video recording/reproducing apparatus and a method therefor
US5412482A (en) Signal line changeover circuit with emitter followers
KR910003271Y1 (en) Circuit for converting between main and sub-image in vtr
KR910002442Y1 (en) Simultaneous recording circuit of picture in picture video signal
EP0510571B1 (en) Color signal processing circuit for a video cassette recorder
KR940000652Y1 (en) Color singal switching apparatus of camcorder
KR100200824B1 (en) Fading speed control circuit
KR950005550Y1 (en) Unit switching caption in video cassette recorder
JP2506929B2 (en) S-VHS video input switching circuit
JP3685261B2 (en) Audiovisual equipment
JPH0625098Y2 (en) Video signal selection output device
JP3303378B2 (en) Television integrated VTR
KR900004467Y1 (en) Video signal selecting circuit for electronic view-finder
KR940008877B1 (en) Recording control system in vcr
KR950010026B1 (en) Title source changing circuit of a camcorder
KR200183504Y1 (en) Audio/video output control function added image recording/reproducing device
KR900003108Y1 (en) Phone mode selectic circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20040830

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee