KR960002705Y1 - Video signal amplifier circuit with wide dynamic range - Google Patents

Video signal amplifier circuit with wide dynamic range Download PDF

Info

Publication number
KR960002705Y1
KR960002705Y1 KR92024910U KR920024910U KR960002705Y1 KR 960002705 Y1 KR960002705 Y1 KR 960002705Y1 KR 92024910 U KR92024910 U KR 92024910U KR 920024910 U KR920024910 U KR 920024910U KR 960002705 Y1 KR960002705 Y1 KR 960002705Y1
Authority
KR
South Korea
Prior art keywords
preamplifier
output
transistor
dynamic range
terminal
Prior art date
Application number
KR92024910U
Other languages
Korean (ko)
Other versions
KR940018403U (en
Inventor
허정래
Original Assignee
황선두
삼성전기 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 황선두, 삼성전기 주식회사 filed Critical 황선두
Priority to KR92024910U priority Critical patent/KR960002705Y1/en
Publication of KR940018403U publication Critical patent/KR940018403U/en
Application granted granted Critical
Publication of KR960002705Y1 publication Critical patent/KR960002705Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03HIMPEDANCE NETWORKS, e.g. RESONANT CIRCUITS; RESONATORS
    • H03H9/00Networks comprising electromechanical or electro-acoustic devices; Electromechanical resonators
    • H03H9/46Filters
    • H03H9/64Filters using surface acoustic waves
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Acoustics & Sound (AREA)
  • Input Circuits Of Receivers And Coupling Of Receivers And Audio Equipment (AREA)
  • Noise Elimination (AREA)

Abstract

내용 없음.No content.

Description

광대역 다이내믹 레인지를 갖는 영상 증폭 회로Image Amplification Circuit with Wideband Dynamic Range

제1도는 종래의 영상증폭 회로도.1 is a conventional image amplification circuit diagram.

제2도는 본 고안의 영상증폭 회로도.2 is an image amplification circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

TU1 : 튜너 F1 : 쏘필터TU1: Tuner F1: Saw Filter

Q1 - Q2 : 트랜지스터 L1, L2 : 코일Q1-Q2: transistors L1, L2: coils

C1 - C4 : 콘덴서 R1 - R6 : 저항C1-C4: condenser R1-R6: resistor

본 고안은 지역별 전계 강도 차에 따른 튜너의 IF 출력 레벨 변동으로 화면이 불안정해지거나 노이즈 유입이 일어나는 현상을 방지하기 위한 광대역 다이내믹 레인지를 갖는 영상 증폭 회로에 관한 것이다.The present invention relates to an image amplification circuit having a wideband dynamic range to prevent an unstable display or noise inflow due to the variation of the IF output level of the tuner according to the electric field strength difference in each region.

종래의 영상 IF 신호처리 회로는 제1도에서 도시하고 있는바와 같이, 튜너(TU1)의 IF 출력이 코일(L1)과 저항(R1)으로 구성되는 임피던스 매칭회로를 거쳐 결합 콘덴서(C1)를 통하여 프리앰프에서 초단 증폭되게 구성하고, 이 프리앰프에서 증폭된 IF 신호는 결합 콘덴서(C4)를 거쳐 쏘필터(F1)에서 필터링 되어 출력되게 구성한다.In the conventional image IF signal processing circuit, as shown in FIG. 1, the IF output of the tuner TU1 is passed through the coupling capacitor C1 via an impedance matching circuit composed of the coil L1 and the resistor R1. The preamplifier is configured to be amplified in the shortest stage, and the IF signal amplified by the preamplifier is configured to be filtered and output from the saw filter F1 through the coupling capacitor C4.

상기 프리앰프부는 증폭용 트랜지스터(Q1)와 바이패스 저항 (R2 - R5)및 콘덴서(C2) 그리고 피킹코일(L2) 및 콘덴서 (C3)로 구성된다.The preamplifier part is composed of an amplifying transistor Q1, bypass resistors R2-R5 and a capacitor C2, a picking coil L2, and a capacitor C3.

따라서 튜너(TU1)의 IF 출력 신호는 임피던스 매칭회로와 결합콘덴서(C1)를 거쳐 증폭 트랜지스터(Q1)에서 바이어스(R2 - R5) 및 바이패스 콘덴서(C2)와 B+전압에 의해 형성되는 고정 바이어스 값으로 증폭된 후 결합 콘덴서(C4)를 거쳐 쏘필터(F1)에서 필터링 출력되게 된다.Therefore, the IF output signal of the tuner TU1 is a fixed bias value formed by the bias R2-R5 and the bypass capacitor C2 and the B + voltage in the amplifying transistor Q1 through the impedance matching circuit and the coupling capacitor C1. After amplified by the filter, the filter is output from the saw filter F1 through the coupling capacitor C4.

그런데 튜너(TU1)의 IF신호 출력레벨은 입력 전계강도 차에 따라 그 레벨에 변동이 있게 되며, 이러한 IF신호는 그대로 고정 바이어스의 프리엠프에서 증폭되므로, 프리앰프에서 출력되는 IF레벨이 불안정하게 된다.However, the output level of the IF signal of the tuner TU1 fluctuates depending on the input field strength difference. Since the IF signal is amplified by the preamplifier with the fixed bias as it is, the IF level output from the preamplifier becomes unstable. .

그러므로 상기와 같은 기존의 IF신호 처리 회로를 세트에 적용하는 경우 강전계 지역에서는 포화현상 및 인접채널의 각종 비트 성분이 해당 IF신호에 나타내게 되어 양질의 화면상태를 얻을 수 없게 되고, 또한 약전계지역에서는 노이즈의 발생으로 인하여 수신감도의 개선에 제한이 따르게 되는 문제점이 있었다.Therefore, when the conventional IF signal processing circuit as described above is applied to the set, in the strong electric field region, the saturation phenomenon and various bit components of the adjacent channel are represented in the corresponding IF signal, so that a good screen state cannot be obtained. In the case of noise, there is a problem in that a restriction is placed on the improvement of reception sensitivity.

본 고안의 상기한 종래의 문제점을 해결하기 위해 안출한 것이다.In order to solve the above-mentioned problems of the present invention.

따라서 본 고안의 목적은 영상 IF 신호처리 계통의 프리앰프의 증폭도가 AGC신호의 제어를 받아 가변되도록 함으로써 수신 다이내믹 레인지를 넓히게 되는 광대역 다이내믹 레인지를 갖는 영상 증폭회로를 제공하는데 있다.Accordingly, an object of the present invention is to provide an image amplification circuit having a wideband dynamic range that widens the reception dynamic range by varying the amplification degree of a preamplifier of an image IF signal processing system under the control of an AGC signal.

상기한 목적을 달성하기 위한 기술적인 수단으로써, 본 고안은 고주파를 입력받아서 중간주파수를 출력하는 튜너와, 상기 튜너로 부터 출력되는 중간주파수를 증폭하며, 바이어스 저항과 콘덴서 및 증폭트랜지스터를 포함한 프리앰프와, 상기 프리앰프에서 증폭되어 출력되는 신호중에서 중간주파수만을 선택하는 쏘필터로 이루어진 영상중간주파수 신호처리회로에 있어서, 상기 프리앰프에 포함된 증폭트랜지스터로 공급되는 바이어스전압단을 클렉터 단자에 접속하고, 그 에미터단자는 상기 증폭트랜지스터의 클렉터단자에 접속하며, 그 베이스단자에는 자동이득조절 전압이 제공되도록 접속한 자동이득조절 트랜지스터를 구성함을 특징으로 한다.As a technical means for achieving the above object, the present invention is a preamplifier comprising a tuner for receiving a high frequency and outputting an intermediate frequency, amplifying the intermediate frequency output from the tuner, a bias resistor, a capacitor and an amplifying transistor. And a saw filter for selecting only an intermediate frequency among the signals amplified and output from the preamplifier, wherein the bias voltage terminal supplied to the amplifying transistor included in the preamplifier is connected to the selector terminal. The emitter terminal is connected to the collector terminal of the amplifying transistor, and the base terminal constitutes an automatic gain control transistor connected to provide an automatic gain control voltage.

이하, 본 고안을 첨부한 도면에 의거하여 설명한다.Hereinafter, the present invention will be described with reference to the accompanying drawings.

제2도는 본 고안에 따른 영상 증폭회로도이다.2 is an image amplification circuit diagram according to the present invention.

제2도를 참조하면, 본 고안에 의한 영상증폭회로는 튜너(TU1)의 IF출력은 코일(L2) 및 저항(R1)으로 구성되는 임피던스 매칭회로와 결합콘덴서(C1)를 거쳐 프래앰프의 증폭 트랜지스터(Q1)의 베이스로 제공되게 구성하고, 상기 증폭 트랜지스터(Q1)의 베이스 및 콜렉터에 각각 베이스 바이어스 전류와 콜렉터 전류를 공급하는 저항(R2, R3)과 피킹 코일(L2)및 콘덴서(C3)에서 AGC트랜지스터(Q2)를 통한 B+전압이 제공되게 구성하고, 상기 증폭 트랜지스터(Q1)의 에미터에는 바이패스 저항(R4) 및 콘덴서(C2)를 연결하여 구성한다.Referring to FIG. 2, in the image amplification circuit according to the present invention, the IF output of the tuner TU1 is amplified by a amplifier through a coupling capacitor C1 and an impedance matching circuit composed of a coil L2 and a resistor R1. Resistors R2, R3, peaking coil L2, and capacitor C3 configured to be provided as a base of transistor Q1, and supplying a base bias current and a collector current to base and collector of amplifying transistor Q1, respectively. The B + voltage through the AGC transistor Q2 is configured to be provided, and the bypass resistor R4 and the capacitor C2 are connected to the emitter of the amplifying transistor Q1.

상기 AGC 트랜지스터(Q2)의 베이스에는 저항(R6)을 통한 AGC신호가 제공되게 구성한다.The AGC signal through the resistor R6 is provided to the base of the AGC transistor Q2.

한편, 상기 프리앰프의 증폭 트랜지스터(Q1)의 콜렉터 출력은 결합 콘덴서(C4)를 거쳐 쏘필터(F1)에서 필터링되어 출력되게 구성한다.Meanwhile, the collector output of the amplifying transistor Q1 of the preamplifier is configured to be filtered and output from the saw filter F1 via the coupling capacitor C4.

이와같이 구성된 본고안의 작용 및 효과를 설명하면 다음과 같다.Referring to the operation and effects of the present proposal thus constructed are as follows.

제2도를 참조하면, 튜너(TU1)에서 출력되게 IF신호가 코일(L1), 저항(R1)의 임피던스 매칭회로와 결합콘덴서(C1)를 통하여 증폭 트랜지스터(Q1)에 입력되면, 이 신호는 AGC 트랜지스터(Q2)를 거친 B+전압과 저항(R2, -R4) 및 콘덴서(C2)의 값으로 결저오디는 바이어스 정수에 비례하여 증폭되는데, 가령 수신지역이 강전계 지역이어서 AGC신호 전압이 낮게 발생되면 AGC트랜지스터 (Q2)에 흐르게 되는 B+전류가 줄어들게 되는 증폭 트랜지스터(Q1)를 포함하는 프리앰프의 증폭도가 낮아지게 되고, 수신지역이 약 전계 지역이라면 AGC신호전압이 높게 발생되어 AGC 트랜지스터(Q2)를 통과하는 B+전류가 증가하게 되므로 상기 프리앰프는 증폭도가 높아지게 된다.Referring to FIG. 2, when the IF signal is input to the amplifying transistor Q1 through the coupling capacitor C1 and the impedance matching circuit of the coil L1, the resistor R1 to be output from the tuner TU1, the signal is output. Due to the B + voltage through the AGC transistor (Q2) and the values of the resistors (R2, -R4) and the capacitor (C2), the combined audio is amplified in proportion to the bias constant.For example, the receiving area is a strong electric field, resulting in low AGC signal voltage. In this case, the amplification degree of the preamplifier including the amplifying transistor Q1, which reduces the B + current flowing through the AGC transistor Q2, is reduced. If the receiving area is a weak electric field, the AGC signal voltage is generated and the AGC transistor Q2 is high. Since the B + current passing through increases, the amplification degree of the preamplifier is increased.

따라서 증폭트랜지스터(Q1)의 콜렉터 출력은 지역별 전계강도의 강, 약에 무관하게 항상 일정한 레벨의 IF신호를 출력하게 되므로 결합콘덴서(C4)를 거쳐 쏘필터(F1)에서 필터링 되어 출력되는 최종 IF신호가 안정하게 된다.Therefore, the collector output of the amplifying transistor (Q1) always outputs a constant level IF signal regardless of the strength or weakness of the electric field strength for each region, so that the final IF signal is filtered and output from the saw filter (F1) through the coupling capacitor (C4). Becomes stable.

이상에서 설명한 바와같은 본 고안은 지역별 전계 강도차에 따른 영상 IF신호레벨의 변동을 방지 할수 있어 폭 넓은 다이내믹 레인지의 확보를 통하여 오디오 비트 및 노이즈 유입없는 양질의 화면상태를 유지할수 있게 되는 특유의 효과가 있는 것이다.As described above, the present invention can prevent the variation of the image IF signal level according to the electric field intensity difference of each region. Therefore, the unique effect of maintaining a high quality screen without inflow of audio bits and noise through securing a wide dynamic range can be achieved. There is.

Claims (1)

고주파를 입력받아서 중간주파수(IF)를 출력하는 튜너(TU1)와 상기 튜너(TU1)로 부터 출력되는 중간주파수(IF)를 증폭하며, 바이어스 저항(R2 - R4)과 콘덴서(C2) 및 증폭트랜지스터(Q1)를 포함한 프리앰프와, 상기 프리앰프에서 증폭되어 출력되는 신호중에서 중간주파수만을 선택하는 쏘필터(F1)로 이루어진 영상 중간주파수(RIF) 신호처리회로에 있어서, 상기 프리엠프에 포함된 증폭트랜지스터(Q1)로 공급되는 바이어스전압(B+)단을 클렉터단지에서 접속하고, 그 에미터단자는 상기 증폭트랜지스터(Q1)의 클렉터단자에 접속하며, 그 베이스단자에는 자동이득조절(AGC)접압이 제공되도록 접속한 자동이득조절 트랜지스터(Q2)를 구성함을 특징으로 하는 광대역 다이내믹 레인지를 갖는 영상증폭회로.Amplifies the tuner TU1 for receiving the high frequency and outputs the intermediate frequency IF and the intermediate frequency IF output from the tuner TU1, and the bias resistors R2-R4, the capacitor C2, and the amplifying transistor. An image intermediate frequency (RIF) signal processing circuit comprising a preamplifier including (Q1) and a saw filter (F1) for selecting only an intermediate frequency among signals amplified and output from the preamplifier, the amplification included in the preamplifier. The bias voltage B + terminal supplied to the transistor Q1 is connected at the selector terminal, and the emitter terminal is connected to the selector terminal of the amplifying transistor Q1, and the base terminal has an automatic gain control (AGC). An image amplification circuit having a wideband dynamic range, comprising: an automatic gain control transistor (Q2) connected so as to provide a contact voltage.
KR92024910U 1992-12-09 1992-12-09 Video signal amplifier circuit with wide dynamic range KR960002705Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR92024910U KR960002705Y1 (en) 1992-12-09 1992-12-09 Video signal amplifier circuit with wide dynamic range

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR92024910U KR960002705Y1 (en) 1992-12-09 1992-12-09 Video signal amplifier circuit with wide dynamic range

Publications (2)

Publication Number Publication Date
KR940018403U KR940018403U (en) 1994-07-30
KR960002705Y1 true KR960002705Y1 (en) 1996-03-30

Family

ID=19346103

Family Applications (1)

Application Number Title Priority Date Filing Date
KR92024910U KR960002705Y1 (en) 1992-12-09 1992-12-09 Video signal amplifier circuit with wide dynamic range

Country Status (1)

Country Link
KR (1) KR960002705Y1 (en)

Also Published As

Publication number Publication date
KR940018403U (en) 1994-07-30

Similar Documents

Publication Publication Date Title
US4704738A (en) Transistor amplifier and mixer input stage for a radio receiver
US4492926A (en) Amplitude modulation detector
JPH0414525B2 (en)
US4298884A (en) Chroma amplifier and color killer
JPH0728180B2 (en) amplifier
US4229707A (en) Automatic gain control circuit
US4218659A (en) Amplifier circuit for a hall-effect head
US4255716A (en) Automatic gain control circuit
US4432097A (en) Tone control circuit
KR960002705Y1 (en) Video signal amplifier circuit with wide dynamic range
US6037759A (en) Voltage regulator capable of improving system response
US3628168A (en) Differential amplifying circuit
US4945314A (en) Amplifier arrangement with saturation detection
US4146842A (en) Noise muting circuit in fm receiver
US3927382A (en) Amplifying circuit
KR950005512Y1 (en) Video amplifier circuit has wide band dynamic range
KR950005511Y1 (en) Video amplifier circuit has wide band dynamic range
US3500222A (en) Semiconductor amplifier gain control circuit
EP0742642B1 (en) Level control circuit for receiver
US5160897A (en) Push-pull power amplifying circuit
KR0177676B1 (en) Agc delay time tuning circuit
KR960007561Y1 (en) A.g.c control circuit
JPH0349482Y2 (en)
KR960008165Y1 (en) Circuit for regulating volume of tv
US5239702A (en) Tuning detector

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010117

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee