KR950024417A - Compatible fade stage muting circuit - Google Patents

Compatible fade stage muting circuit Download PDF

Info

Publication number
KR950024417A
KR950024417A KR1019940000512A KR19940000512A KR950024417A KR 950024417 A KR950024417 A KR 950024417A KR 1019940000512 A KR1019940000512 A KR 1019940000512A KR 19940000512 A KR19940000512 A KR 19940000512A KR 950024417 A KR950024417 A KR 950024417A
Authority
KR
South Korea
Prior art keywords
value
fade
sample
count value
signal
Prior art date
Application number
KR1019940000512A
Other languages
Korean (ko)
Other versions
KR0157484B1 (en
Inventor
정성현
Original Assignee
김광호
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 김광호, 삼성전자 주식회사 filed Critical 김광호
Priority to KR1019940000512A priority Critical patent/KR0157484B1/en
Publication of KR950024417A publication Critical patent/KR950024417A/en
Application granted granted Critical
Publication of KR0157484B1 publication Critical patent/KR0157484B1/en

Links

Classifications

    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/20Automatic control
    • H03G3/30Automatic control in amplifiers having semiconductor devices
    • H03G3/34Muting amplifier when no signal is present or when only weak signals are present, or caused by the presence of noise signals, e.g. squelch systems
    • H03G3/348Muting in response to a mechanical action or to power supply variations, e.g. during tuning; Click removal circuits
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03GCONTROL OF AMPLIFICATION
    • H03G3/00Gain control in amplifiers or frequency changers
    • H03G3/002Control of digital or coded signals

Landscapes

  • Control Of Amplification And Gain Control (AREA)
  • Amplifiers (AREA)

Abstract

본 발명은 오디오기기의 뮤트(Mute)기능에 관한 것으로, 특히 오디오 기기에 사용자가 페이드(fade)단계를 설정하도록 하는 페이드단계 뮤팅회로에 관한 것이다.The present invention relates to a mute function of an audio device, and more particularly, to a fade step muting circuit for allowing a user to set a fade step in an audio device.

오디오에서 페이드 단계를 가지는 페이드단계 뮤팅회로에 있어서, 본 발명의 호환성을 가지는 페이드 단계 뮤팅회로는, 주제어수단에서 제공되는 소정의 샘플값을 임시 저장하는 샘플값 저장수단과, 샘플될값을 상기 주제어수단에서 제공되는 샘플링주파수 클럭신호에 의하여 소정 샘플 카운팅 수행하는 샘플카운팅수단과, 상기 샘플값과 상기 샘플카운팅수단에서 카운팅되는 카운트값율 비교하여 갈은 상태에서 단계 클럭신호를 출력하는 샘플비교수단과, 상기 주제어수단에서 제공되는 소정 단계값으로 임시 저장하는 단계값 저장수단과, 상기 샘플비교수단에서 출력되는 단계 클럭신호에 의하여 소정단계 카운팅을 수행하는 단계카운팅수단과, 상기 단계값 저장수단의 상기 단계값과 상기 단계카운팅수단에서 카운팅되는 카운트값을 비교함으로써 제1, 제2, 제3 페이드 플레그신호를 출력하는 단계값 비교수단과, 상기 단계카운팅수단에서 카운팅되는 상기 카운트값을 제3페이드 플레그신호에 설정상태에서 페이딩 동작신호를 출력하는 페이드 검출수단으로 구성한다.A fade step muting circuit having a fade step in audio, the fade step muting circuit having compatibility of the present invention comprises: sample value storing means for temporarily storing a predetermined sample value provided by the main control means, and a value to be sampled. A sample counting means for performing a predetermined sample counting according to a sampling frequency clock signal provided by the means, a sample comparing means for outputting a step clock signal in a ground state by comparing the sample value and the count value rate counted by the sample counting means; Step value storing means for temporarily storing the predetermined step value provided by the main control means, step counting means for performing a predetermined step counting by the step clock signal output from the sample comparing means, and the step of the step value storing means. By comparing the value and the count value counted in the step counting means Step value comparing means for outputting first, second, and third fade flag signals; and fade detection means for outputting a fading operation signal in a state where the count value counted by the step counting means is set to a third fade flag signal; Consists of.

Description

호환성을 가지는 페이드 단계 뮤팅회로Compatible fade stage muting circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 호환성을 가지는 페이드 단계 뮤팅회로1 is a fade step muting circuit with compatibility of the present invention.

Claims (5)

오디오에서 페이드 단계를 가지는 페이드단계 뮤팅회로에 있어서, 주제어수단에서 제공되는 소정의 샘플값을 임시 저장하는 샘플값 저장수단과, 샘플될 값을 상기 주제어수단에서 제공되는 샘플링주파수 클럭신호에 의하여 소정 샘플 카운팅 수행하는 샘플카운팅수단과, 상기 샘플값과 상기 샘플카운팅수단에서 카운팅되는 카운트값을 비교하여 같은 상태에서 단계클럭신호를 출력하는 샘플비교수단과, 상기 주제어수단에서 제공되는 소정 단계값을 임시 저장하는 단계값 저장수단과, 상기 샘플비교수단에서 출력되는 단계클럭신호에 의하여 소정단계 카운팅을 수행하는 단계카운팅수단과, 상기 단계값 저장수단의 상기 단계값과 상기 단계카운팅수단에서 카운팅되는 카운트값을 비교함으로써 제1, 제2, 제3페이드 플레그신호를 출력하는 단계값 비교수단과, 상기 단계 카운팅수단에서 카운팅되는 상기 카운트값을 제3페이드 플레그신호에 설정상태에서 페이딩동작신호를 촐력하는 페이드 검출수단으로 구성함을 특징으로 하는 페이드단계 뮤팅회로.A fade step muting circuit having a fade step in audio, comprising: sample value storage means for temporarily storing a predetermined sample value provided by the main control means, and a value to be sampled by a sampling frequency clock signal provided by the main control means; A sample counting means for performing counting, a sample comparing means for outputting a step clock signal in the same state by comparing the sample value and the count value counted by the sample counting means, and temporarily storing a predetermined step value provided by the main control means A step value storing means, a step counting means for performing a predetermined step counting according to a step clock signal output from the sample comparing means, the step value of the step value storing means and a count value counted in the step counting means. Step value ratio for outputting the first, second and third fade flag signals by comparison And a fade detecting means for outputting a fading operation signal in a setting state of the faculty group and the count value counted by the step counting means to a third fade flag signal. 제1항에 있어서, 상기 주제어수단은 오디오에서 사용자가 임의로 상기 샘플값과 상기 단계값을 설정하도록 프로그래밍된 마이크로 프로세서로 구성함을 특징으로 하는 페이드 단계 뮤팅회로.2. A fade step muting circuit as claimed in claim 1, wherein said main control means is constituted by a microprocessor programmed in audio to allow a user to arbitrarily set said sample value and said step value. 제2항에 있어서, 상기 단계값비교수단은 상기 단계값 저장수단의 상기 단계값과 상기 단계카운팅수단에서 카운팅되는 카운트값을 비교하여 상기 카운트값이 상기 단계값보다 크면 페이드가 현재진행되는 있는 상태를 나타내는 상기 제1페이드 플레그신호를 출력하고, 상기 카운트값이 상기 단계값보다 적으면 페이드완료를 알리는 상기 제2페이드 플레그신호를 촐력하며, 상기 카운트값이 상기 단계값보다 크거나 같으면 상기 카운트값으로 상기 페이딩동작신호를 출력함을 특징으로 하는 페이드단계 뮤팅회로.3. The method according to claim 2, wherein the step value comparing means compares the step value of the step value storing means with a count value counted by the step counting means, and if the count value is larger than the step value, fade is currently in progress. Outputs the first fade flag signal indicating a; and outputs the second fade flag signal indicating a fade completion when the count value is less than the step value, and outputs the count value if the count value is greater than or equal to the step value. And outputting the fading operation signal to the fading step muting circuit. 오디오에서 페이드 단계를 가지는 페이드단계 뮤팅회로에 있어서, 마이크로프로세서(MP)로 부터 출력되는 소정의 샘플값을 임시저장하는 샘플 #N 레지스터(2)와, 샘플될 값을 미이크로 프로세서 출력되는 초기시작신호(ST)시점에서 샘플카운팅 수행하는 샘플카운터(4), 상기 샘플 #N 레지스터(2)의 샘플값과 상기 샘플카운터(4)의 카운트값을 비교하여 같을 경우 신호를 출력하는 샘플비교부(6)와, 마이크로 프로세서(MP)로부터 출력되는 소정의 단계값을 임시 저장하는 단계 #N 레지스터(8)와, 마이크로 프로세서(MP)로부터 출력되는 초기시작신호(SF)시점에서 상기 샘플 비교부(6)에서 출력되는 신호에 응답하여 단계카운팅을 수행하는 단계카운터(10)와, 상기 단계 #N 레지스터(8)의 소정 단계값과 상기 단계 카운터(10)의 단계카운트값과 비교하여 제1∼제3페이드 제어신호를 출력하는 단계 비교부(12),와, 상기 단계카운터(10)의 단계 카운트값과 상기 단계비교부(12)로부터 출력되는 제3페이드 제어신호를 비교하여 페이드 인에이블신호(FDEN)를 출력하는 페이드 검출부(14)와, 소정의 병렬 오디오데이타(PD)를 소정 샘플링주파수 (fs)에 응답하여 직렬로 변환되는 직렬오디오 데이타(SD)를 페이드 인에이블신호(F DEN)에 의하여 쉬프트됨으로써 상기 직렬오디오 데이타(SD)를 페이드 아웃하는 병렬에서 직렬로의 변환부(60)으로 구성함을 특징으로 하는 페이드단계 뮤팅회로.A fade step muting circuit having a fade step in audio, comprising: a sample #N register (2) for temporarily storing a predetermined sample value output from a microprocessor (MP), and an initial start at which a microprocessor outputs a value to be sampled; A sample comparator (4) for performing sample counting at the time of the signal (ST), and a sample comparison unit for outputting a signal when the sample value of the sample #N register (2) is equal to the count value of the sample counter (4) ( 6), the step #N register 8 for temporarily storing a predetermined step value output from the microprocessor MP, and the sample comparator at the time of the initial start signal SF output from the microprocessor MP. A step counter 10 which performs step counting in response to the signal output from 6), and compares the predetermined step value of the step #N register 8 with the step count value of the step counter 10 to 1st to 1st. The third A fade enable signal FDEN is compared by comparing the step comparison unit 12 outputting the id control signal with the step count value of the step counter 10 and the third fade control signal output from the step comparison unit 12. A fade enable signal (F DEN) for outputting a fade detection unit (14) for outputting the audio signal (SD) and serial audio data (SD) converted in series in response to a predetermined sampling frequency (fs). And a converting unit (60) in parallel to serial to fade out the serial audio data (SD) by being shifted. 제4항에 있어서, 상기 단계비교부(12)는 상기 단계 #N 레지스터(8)의 상기 단계값과 상기 단계 카운더(10)에서 카운팅되는 카운트값을 비교하여 상기 카운트값이 상기 단계값보다 크면 페이드가 현재 진행되고 있는 상태를 나타내는 상기 제1페이드 플레그신호를 출력하고, 상기 카운트값이 상기 단계값보다 적으면 페이드완료를 알리는 상기 제2페이드 플레그신호를 출력하며, 상기 카운트값이 상기 단계값보다 크거나 같으면 상기 카운트값으로 상기 페이드 인에블신호(FDEN)를 출력함을 특징으로하는 페이드단계 뮤팅회로.5. The method of claim 4, wherein the step comparing unit 12 compares the step value of the step? N register 8 with a count value counted by the step counter 10 so that the count value is greater than the step value. If larger, outputs the first fade flag signal indicating that the fade is currently in progress; if the count value is less than the step value, outputs the second fade flag signal to indicate completion of the fade; And a fade enable signal (FDEN) is output as the count value if greater than or equal to a value. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019940000512A 1994-01-13 1994-01-13 Fade stage muting circuit having interchangeability KR0157484B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019940000512A KR0157484B1 (en) 1994-01-13 1994-01-13 Fade stage muting circuit having interchangeability

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019940000512A KR0157484B1 (en) 1994-01-13 1994-01-13 Fade stage muting circuit having interchangeability

Publications (2)

Publication Number Publication Date
KR950024417A true KR950024417A (en) 1995-08-21
KR0157484B1 KR0157484B1 (en) 1999-02-18

Family

ID=19375599

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019940000512A KR0157484B1 (en) 1994-01-13 1994-01-13 Fade stage muting circuit having interchangeability

Country Status (1)

Country Link
KR (1) KR0157484B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010105073A (en) * 2000-05-18 2001-11-28 권흥원 Manufacture of the Nicotine Removed Tobacco Filter by using ore mineral

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR20010105073A (en) * 2000-05-18 2001-11-28 권흥원 Manufacture of the Nicotine Removed Tobacco Filter by using ore mineral

Also Published As

Publication number Publication date
KR0157484B1 (en) 1999-02-18

Similar Documents

Publication Publication Date Title
DE69221526D1 (en) Sampling frequency converter
KR940006073A (en) Electronic volume
JP3220029B2 (en) Input signal reading circuit
SE0003058D0 (en) A state machine
KR950024417A (en) Compatible fade stage muting circuit
DE60137636D1 (en) TWO-WAY M / N COUNTERS
EP0215515A1 (en) Wave form analyser, especially transient recorder
WO2002050656A3 (en) Apparatus and method for generating fifo fullness indicator signals
WO2002099443A3 (en) Device for measuring frequency
JPS605653A (en) Character reproducing circuit
KR100299541B1 (en) Apparatus for detecting digital peak having double input terminal
JPS6435500A (en) Voice recognition
JPS5491042A (en) Discrimination circuit for pulse position
KR960025310A (en) Music accompaniment scoring device
KR940027357A (en) Data receiving apparatus and method
KR970013637A (en) Broadcast State Discrimination Circuit in Dual Carrier Voice Multiple Broadcasting
JPS6441996A (en) Vehicle discriminating device
KR970056727A (en) External ring signal receiver for improving data reception
KR970029585A (en) How to prevent howling in a song accompaniment video cassette recorder
KR960027818A (en) Idle packet removal device for fixed length packet communication
KR910006952A (en) How to prevent power consumption when detecting end and start point of magnetic tape
KR970007640A (en) How to measure program run time on a computer
EP0908733A3 (en) Electro-optic sampling oscilloscope
KR940002790A (en) Synchronous Detection Circuit of Optical Recording & Reproducing Device
JPS6395500A (en) Voice detection circuit

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20050629

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee