KR950007158Y1 - Pip screen selecting circuit of vcr - Google Patents

Pip screen selecting circuit of vcr Download PDF

Info

Publication number
KR950007158Y1
KR950007158Y1 KR2019890011393U KR890011393U KR950007158Y1 KR 950007158 Y1 KR950007158 Y1 KR 950007158Y1 KR 2019890011393 U KR2019890011393 U KR 2019890011393U KR 890011393 U KR890011393 U KR 890011393U KR 950007158 Y1 KR950007158 Y1 KR 950007158Y1
Authority
KR
South Korea
Prior art keywords
output
signal
video
selection
switch
Prior art date
Application number
KR2019890011393U
Other languages
Korean (ko)
Other versions
KR910003646U (en
Inventor
정한식
Original Assignee
엘지전자 주식회사
이헌조
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 엘지전자 주식회사, 이헌조 filed Critical 엘지전자 주식회사
Priority to KR2019890011393U priority Critical patent/KR950007158Y1/en
Publication of KR910003646U publication Critical patent/KR910003646U/en
Application granted granted Critical
Publication of KR950007158Y1 publication Critical patent/KR950007158Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/445Receiver circuitry for the reception of television signals according to analogue transmission standards for displaying additional information
    • H04N5/45Picture in picture, e.g. displaying simultaneously another television channel in a region of the screen

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Studio Circuits (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음No content

Description

브이씨알의 피아이피 화면 선택회로VRF's PI Screen Selection Circuit

제1도는 본 고안 피아이피 화면 선택회로의 비디오 소스 블럭도.1 is a video source block diagram of the present invention PIP screen selection circuit.

제2도는 본 고안의 피아이피 화면 선택 회로도.2 is a circuit diagram of a PIP screen of the present invention.

제3도는 제2도 출력제어부의 상세 회로도.3 is a detailed circuit diagram of the output control unit of FIG.

제4도는 본 고안의 모드선택 상태도.4 is a mode selection state diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 튜너비디오 검출부 2 : 튜너비디오 출력부1: Tuner video detection unit 2: Tuner video output unit

3 : 텔레텍스트 스라이서 4 : 텔레넥스트 처리부3: teletext slicer 4: telenext processor

5 : 마이콤 6 : 엔코더 및 합성부5: Micom 6: Encoder and Synthesis Unit

7 : 텔레텍스트 비디오 출력부 8 : 외부 입력 비디오 출력부7: Teletext video output unit 8: External input video output unit

9 : 휘도/색신호 처리부 10 : 재생 비디오 출력부9: luminance / color signal processing unit 10: playback video output unit

11 : 출력제어부 12 : 스위치 절환제어부11: output control unit 12: switch switching control unit

13 : 선택스위치부 14 : 서브화면 처리부13: selection switch unit 14: sub-screen processing unit

15 : 메인화면 처리부 16 : 피아이피 블럭15: main screen processing unit 16: PIP block

SW1∼SW5: 스위치 FF1∼FF4: 플립플롭SW 1 to SW 5 : switch FF 1 to FF 4 : flip-flop

OR1∼OR8: 오아게이트 AD1∼AD13: 앤드게이트OR 1 -OR 8 : Oagate AD 1 -AD 13 : And gate

본 고안은 브이씨알(VCR)에 관한 것으로, 특히 텔레텍스트(Teletext) 비디오를 포함한 여러개의 비디오신호를 선택모드에 의해 피아이피(PIP) 기능을 수행하도록 한 브이씨알의 피아이피 화면 선택회로에 관한 것이다.The present invention relates to VCR, and more particularly, to VPI's PIP screen selection circuit which performs PIP function by selecting mode of several video signals including teletext video. will be.

종래 브이싸알의 피아이피 기능은 EE모드상태에서 튜너비디오, 외부 입력 비디오가 선택되어 메인화면, 서부화면을 선택하는 피아이피(Picture in Picture : PIP)기능을 수행하고, 현상태가 외부 입력 비디오모드이면 재생비디오이고, 외부 입력 비디오가 선택되어 피아피 기능을 수행한다.Conventional VISA's PI function performs a picture in picture (PIP) function to select a main screen and a western screen by selecting a tuner video or an external input video in the EE mode. This is a playback video, and the external input video is selected to perform the piapi function.

또한 VV모드상태에서는 현상태가 튜너모드이면 재생(Play Back)비디오, 튜너비디오가 선택되어 피아이피 기능을 수행하였다.In the VV mode, the play back video and the tuner video were selected when the current status was in the tuner mode, and the PIP function was performed.

그런데 상기와 같은 종래의 피아이피 기능에 있어서는 EE모드 튜너 수신상태에서 텔레넥스트방송을 수신하였을 때 튜너비디오와 텔레텍스트 비디오를 동시에 내보낼 수 없으며, VV모드상태에서 튜너모드, 외부 입력모드로 한정되어 메인, 서브화면을 선택할 수 밖에 없고, VV모드나 EE모드상태에서 텔레텍스트 수신비디오를 디스플레이할 수 없게 되는 문제점이 있었다.However, in the conventional PIP function as described above, when the telenext broadcast is received in the EE mode tuner reception state, the tuner video and the teletext video cannot be exported at the same time. There is a problem in that the sub picture cannot be selected and the teletext received video cannot be displayed in the VV mode or the EE mode.

본 고안은 이와같은 종래의 문제점을 해결하기 위해서, 브이씨알에서 카운터를 이용해 각 선택모드를 설정하여 튜너비디오, 외부 입력비디오, 텔렌텍스트 비디오, 재생비디오 중 두개의 화면을 피아이피로 선택하도록 한 브이씨알의 피아이피 화면 선택회를 안출한 것으로, 이하 첨부한 도면에 의해 상세히 설명한다.In order to solve such a conventional problem, V is set to each selection mode using a counter in V-CAL to select two screens of tuner video, external input video, teletext text, and playback video as PIP. The PIP screen selection session of the seed was devised, which will be described in detail with reference to the accompanying drawings.

제1도는 본 고안 피아이피 화면 선택회로의 비디오 소스 블럭도로서, 이에 도시한 바와 같이 튜너비디오 신호를 검출하는 튜너 비디오 검출부(1)와, 그 튜너비디오 검출부(1)의 출력신호를 인가받아 튜너비디오 신호를 출력하는 튜너비디오 출력부(2)와, 상기 튜너비디오 검출부(1)의 출력신호를 인가받아 동기분리 후 데이타를 검출하는 텔레텍스트 슬라이서(3)와, 그 텔레텍스트 슬라이서(3)의 출력신호를 인가받아 처리하는 텔레텍스트 처리부, 그 텔레텍스트 처리부(4)의 데이타를 인가받아 색신호(R-Y, B-Y) 및 휘도신호(Y)를 출력하는 마이콤(5)과, 그 마이콤(5)의 색신호(R-Y, B-Y) 및 휘도신호(Y) 믹싱하는 엔코더 및 합성부(6)와, 그 엔코더 및 합성부(6)의 출력신호를 인가받아 텔레텍스트 비디오신호를 출력하는 텔레텍스트 비디오 출력부(7)와, 외부 입력 비디오 신호를 출력하는 외부입력비디오 출력부(8)와, 테이프의 재생신호를 휘도신호와 색신호로 분리하여 처리하는 휘도/색신호 처리부(9)와, 그 휘도/색신호 처리부(9)의 출력신호를 인가받아 재생 비디오 신호를 출력하는 재생 비디오 출력부(1)로 구성한다.FIG. 1 is a video source block diagram of a PIP screen selection circuit of the present invention. As shown in FIG. 1, a tuner video detection unit 1 for detecting a tuner video signal and an output signal from the tuner video detection unit 1 are applied to the tuner. A tuner video output unit 2 for outputting a video signal, a teletext slicer 3 for detecting data after synchronization separation by receiving the output signal of the tuner video detection unit 1, and the teletext slicer 3 A teletext processing unit for receiving and processing an output signal, a microcomputer 5 for receiving the data of the teletext processing unit 4 and outputting color signals RY and BY and a luminance signal Y, and An encoder and combiner 6 for mixing color signals RY, BY and luminance signal Y, and a teletext video output unit for receiving a signal output from the encoder and combiner 6 and outputting a teletext video signal ( 7) with external input ratio An external input video output unit 8 for outputting an erroneous signal, a luminance / color signal processing unit 9 for separating and processing a playback signal of a tape into a luminance signal and a color signal, and an output signal of the luminance / color signal processing unit 9 And a reproduction video output unit 1 which is supplied and outputs a reproduction video signal.

제2도는 본 고안의 피아이피 화면 선택회로도로서, 이에 도시한 바와 같이 상기 튜너 비디오 출력부(2), 텔레텍스트 비디오 출력부(7), 외부 입력 비디오 출력부(8) 및 재생 비디오 출력부(10)의 출력신호 전송을 제어하는 스위치(SW1)와, 그 스위치(SW1)를 통한 상기 출력부(2),(7),(8),(10)의 출력을 제어하는 출력제어부(11)와, 그 출력제어부(11) 제어신호를 논리조합하여 스위치의 절환을 제어하는 스위치 절환제어부912)와, 그 스위치 절환제어부(12)의 제어신호에 의해 상기 출력부(2),(7),(8),(10)의 출력을 선택적으로 전송하는 선택스위치부(13)와, 그 선택스위치부(13)의 출력신호를 서브화면, 메인화면으로 처리하는 서브, 메인화면 처리부(14)(15)의 출력신호를 인가받아 화면의 서브, 메인 비디오로 분리하여 출력하는 피아이피 블럭(16)으로 구성한다.2 is a diagram of a PIP screen selection circuit of the present invention, and as shown therein, the tuner video output unit 2, the teletext video output unit 7, the external input video output unit 8, and the playback video output unit ( A switch SW 1 for controlling the output signal transmission of 10 and an output controller for controlling the outputs of the output units 2, 7, 8, and 10 through the switch SW 1 ; 11), a switch switching controller 912 for controlling switching of the switch by logical combination of the control signals of the output control unit 11, and the output units 2, 7 by the control signals of the switch switching controller 12; ), (8) and (10) a selection switch section 13 for selectively transmitting the output, and a sub screen and a main screen processing section 14 for processing the output signal of the selection switch section 13 as a sub screen and a main screen. And an output signal of " 15 "

제3도는 제2도의 출력 제어부(11)의 상세 회로도로서, 이에 도시한 바와 같이 저항(R), 콘덴서(C)에 입력되는 펄스가 직렬접속된 플립플롭(FF1∼FF4)을 연속구동하고, 그의 출(Q1∼Q4)을 4비트 데이타로 처리하며, 상기 플립플롭(FF3)(FF4)의 출력()()은 인버터(I1)(I2)를 각기 통해 앤드게이트(AD13)에 인가되고, 그 앤드게이트(AD13)의 출력은 상기 플리플(FF1∼FF4)의 리세트단자(R)에 인가되게 구성한다.FIG. 3 is a detailed circuit diagram of the output control unit 11 of FIG. 2 and continuously drives flip-flops FF 1 to FF 4 in which pulses input to the resistor R and the capacitor C are connected in series. The outputs Q 1 to Q 4 are processed into 4-bit data, and the output of the flip-flop FF 3 (FF 4 ) ) ( ) Is applied to the AND gate AD 13 through the inverters I 1 and I 2 , respectively, and the output of the AND gate AD 13 is a reset terminal R of the flip-flops FF 1 to FF 4 . Is configured to be applied).

이와같이 구성한 본 고안 브이씨알의 피아이피 화면 선택회로의 동작과정 및 작용효과를 본 고안의 모드선택 상태도인 제4도를 참조하여 상세히 설명하면 다음과 같다.Referring to FIG. 4, the mode selection state diagram of the present invention, the operation process and the effect of the PPI screen selection circuit of the present invention VDL configured as described above will be described in detail as follows.

방속극에서 블랭킹 기간 필드에 텔레텍스트 데이타를 실어서 송신하면, 튜너비디오 검출부(1)는 튜너비디오 신호를 검출하여 튜너비디오 출력부(2)를 통해 튜너비디오 신호를 출력하고, 상기 튜너비디오 검출부(1)의 출력신호를 텔레텍스트 슬라이서(3)에서 입력받아 복합동기를 분리하고 필드에 있는 데이타를 검출하여 텔레텍스트 처리부(4)를 통해 마이콤(5)에 인가하면 그 마이콤(5)은 색신호(R-Y, B-Y) 및 휘도신호(Y)를 출력하여 엔코더 및 합성부(6)에 인가한다.When the teletext data is loaded and transmitted in the blanking period field at the discharge pole, the tuner video detection unit 1 detects the tuner video signal and outputs the tuner video signal through the tuner video output unit 2, and the tuner video detection unit ( The output signal of 1) is inputted from the teletext slicer 3, the compound synchronous is separated, the data in the field is detected and applied to the microcomputer 5 through the teletext processing unit 4, and the microcom 5 receives the color signal ( RY, BY) and the luminance signal Y are output and applied to the encoder and synthesis section 6.

이때 엔코더 및 합성부(6)는 색신호(R-Y, B-Y)와 휘도신호(Y)를 합성한 후 텔레텍스트 비디오 출력부(7)를 통해 텔레텍스트 비디오 신호를 출력한다.At this time, the encoder and synthesizer 6 synthesizes the color signals R-Y and B-Y and the luminance signal Y, and then outputs the teletext video signal through the teletext video output unit 7.

한편 외부 입력 비디오 출력부(8)와, 테이프 재생신호를 휘도/색신호로 처리하는 휘도/색신호 처리부(9)의 출력신호를 인가받은 재생 비디오 출력부(10)는 외부 입력 비디오 신호와, 재생 비디오 신호를 각기 출력한다.On the other hand, the reproduced video output unit 10, which receives the output signal of the external input video output unit 8 and the luminance / color signal processing unit 9 which processes the tape reproduction signal as the luminance / color signal, receives the external input video signal and the reproduced video. Output each signal.

이때 스위치(SW1)의 제어단자(C1)에 고전위의 신호가 인가되고, 출력제어부(11)의 저항(R)과 콘덴서(C)에 펄스가 한번 인가되어 플립플롭(FF1)의 입력단자(J1)에 펄스신호가 인가되면, 플립플롭(FF1)의 출력단자(Q1)에는 고전위신호가 출력되고 그외의 플립플롭(FF2∼FF4)의 출력단자(Q2∼Q4)에는 저전위신호가 출력된다.At this time, a high potential signal is applied to the control terminal C 1 of the switch SW 1 , and a pulse is applied to the resistor R and the condenser C of the output control unit 11 once to generate the flip-flop FF 1 . the output terminal of the input terminal (J 1) to a pulse when a signal is applied, flip-flop output terminal (Q 1) has a high potential signal is output to a flip-flop of other (FF 2 ~FF 4) of (FF 1) (Q 2 ~Q 4) is output to the low-potential signal.

이로인해 스위치 절환제어부(12)의 인버터(I4∼I6)를 통한 고전위와 상기 플립플(FF1)의 출력단자(Q1)에서 출력되는 고전위신호를 인가받은 앤드게이트(AD2)는 고전위의 신호를 출력하고, 그 외의 앤드게이트(AD1,AD3∼AD12)는 저전위의 신호를 출력하여, 상기 앤드게이트(AD2)의 출력신호를 인가받은 오아게이트(OR1)(OR6)는 고전위의 신호를 출력하여 선택스위치부(13)의 스위치(SW2)(SW3)를 튜너비디오 출력(2)와 텔레텍스트 비디오 출력부(7)측으로 절환하게 되고, 이에 따라 제4도에 도시한 바와 같이 서부화면 처리부(14)와 메인화면 처리부(15)에 상기 텔레텍스트 비디오 출력부(7)와 튜너비디오 출력부(2)의 출력신호가 각기 인가된다.As a result, the AND gate AD 2 receiving the high potential signal output from the output terminal Q 1 of the flip-flop FF 1 and the high potential through the inverters I 4 to I 6 of the switch switching controller 1 2 . ) Outputs a high potential signal, and the other AND gates AD 1 and AD 3 to AD 12 output a low potential signal, and the OR gate OR to which the output signal of the AND gate AD 2 is applied. 1 ) (OR 6 ) outputs a high potential signal to switch the switch SW 2 (SW 3 ) of the selector switch 13 to the tuner video output 2 and the teletext video output 7. Accordingly, as shown in FIG. 4, the output signals of the teletext video output unit 7 and the tuner video output unit 2 are applied to the western screen processing unit 14 and the main screen processing unit 15, respectively.

이후 출력제어부(11)에 펄스신호가 다시 인가되면 그 출력제어부(11)의 플립플롭(FF4∼FF1)의 출력단자(Q4∼Q1)에 "0010"의 신호가 출력된다.Thereafter, if the pulse signal is applied again to the output control unit 11 that the output flip-flop signal of the "0010" to the output terminal (Q 4 ~Q 1) of (FF 4 ~FF 1) of the controller 11 is output.

이때 상기 서부화면 처리부(14)와 메인화면 처리부(15)에서 처리된 신호는 피아이피 블럭(16)을 통해 메인비디오의 서브비디오로 분리되어 출력된다.In this case, the signals processed by the western screen processor 14 and the main screen processor 15 are separated and output as sub-videos of the main video through the IP block 16.

결국, 출력제어부(11)의 플립플롭(FF4∼FF1)의 출력단자(Q4∼Q1)에 출력되는 신호는 제4도에서 알 수 있는 바와 같이 펄스신호를 카운트한 값으로 되고, 이 카운트값에 의해 스위치 절환제어부(12)는 상기 출력제어부(11)의 플립플롭(FF1∼FF4)의 출력단(Q1∼Q4)신호와 인버(I3∼I6)를 다시 통한 신호를 앤드게이트(AD1∼AD12)로 조합한 후 오아게이트(OR1∼OR8)로 오아링하여 선택스위치부(13)의 절환을 제어함으로써 제4도와 동일한 모드를 선택하여 메인 화면 및 서브 화면을 선택하게 된다.As a result, the signal outputted to the output terminal (Q 4 ~Q 1) of the flip-flop (FF 4 ~FF 1) of the output control section 11 is to count the pulse signal as seen in FIG. 4 values, switch changeover control section 12 by the count value is output through a flip-flop (Q 1 ~Q 4) and the inverted signal (I 3 ~I 6) of (FF 1 ~FF 4) of the output controller 11 again By combining the signals into the AND gates AD 1 to AD 12 and then ringing the OR gates OR 1 to OR 8 to control the switching of the selector switch 13, the same mode as in FIG. 4 is selected to select the main screen and The sub screen is selected.

이상에서 상세히 설명한 바와 같이 본 고안은 티브이화면에 튜너비디오, 외부 입력 비디오 신호, 재생 비디오신호, 텔레텍스트 비디오 신호를 자유로이 메인, 서브화면으로 처리하여 시청할 수 있으므로 두개의 튜너가 필요하지 않게 되는 이점이 있게 된다.As described in detail above, the present invention can freely process and view a tuner video, an external input video signal, a playback video signal, and a teletext video signal on a TV screen, thereby eliminating the need for two tuners. Will be.

Claims (3)

튜너 비디오신호, 텔레텍스트 비디오신호, 외부 입력 비디오 신호 및 재생 비디오신호를 포함하고 있는 복수 비디오 신호를 입력신호로 하여 서브화면 처리부 및 메인화면 처리부로 선택 출력하는 브이씨알의 피아이피 화면 선택회로에 있어서, 상기 입력 비디오신호를 입력으로 하여, 출력 또는 차단하는 제1스위치와, 상기 제1스위치로 출력된 상기 복수 비디오신호중 2개의 비디오 신호를 선택함과 아울러 그 선택된 2개의 비디오신호를 상기 서브 화면 처리부와 메인 화면 처리부로 각각 출력 선택하는 제2스위치와, 외부입력에 따라 상기 제2스위치의 신호선택 및 출력선택동작을 제어하는 선택 제어부를 포함하여 구성된 것을 특징으로 하는 브이씨알의 피아이피 화면 선택회로.In the PI picture screen selection circuit for selecting and outputting a plurality of video signals including a tuner video signal, a teletext video signal, an external input video signal, and a reproduction video signal as input signals, to a sub picture processing unit and a main screen processing unit. The sub-screen processing unit selects two video signals from among the plurality of video signals outputted from the first switch and the first switch to input or output the input video signal. And a second switch for output selection to the main screen processing unit, and a selection control unit for controlling signal selection and output selection operation of the second switch according to an external input. . 제1항에 있어서, 선택제어부는 외부키입력을 플립플롭(FF1∼FF4)으로 카운트하여 제어하게 구성된 것을 특징으로 하는 브이씨알의 피아이피 화면 선택회로.2. The PPI screen selection circuit of claim 1, wherein the selection control unit is configured to count and control the external key input by flip-flops (FF 1 to FF 4 ). 제1항에 있어서, 제2스위치는 선택 제어부의 4비트 카운트 출력과 그 카운트 출력을 인버터(I3∼I6)를 통한 후 앤드게이트(AD1∼AD12) 앤드조합하고, 그 앤드게이트(AD1∼AD12)의 출력신호를 오아게이트(OR1∼OR8)로 다시 모아 조합하여 신호선택 및 출력선택을 제어하게 구성된 것을 특징으로 하는 브이씨알의 피아이피 화면 선택회로.2. The second switch of claim 1, wherein the second switch and-combines the 4-bit count output of the selection controller and the count output through the inverters I 3 to I 6 , and then the AND gates AD 1 to AD 12 . And a PPI screen selection circuit configured to control the signal selection and the output selection by combining the output signals of AD 1 to AD 12 back to the oragates (OR 1 to OR 8 ).
KR2019890011393U 1989-07-31 1989-07-31 Pip screen selecting circuit of vcr KR950007158Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890011393U KR950007158Y1 (en) 1989-07-31 1989-07-31 Pip screen selecting circuit of vcr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890011393U KR950007158Y1 (en) 1989-07-31 1989-07-31 Pip screen selecting circuit of vcr

Publications (2)

Publication Number Publication Date
KR910003646U KR910003646U (en) 1991-02-27
KR950007158Y1 true KR950007158Y1 (en) 1995-08-30

Family

ID=19288818

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890011393U KR950007158Y1 (en) 1989-07-31 1989-07-31 Pip screen selecting circuit of vcr

Country Status (1)

Country Link
KR (1) KR950007158Y1 (en)

Also Published As

Publication number Publication date
KR910003646U (en) 1991-02-27

Similar Documents

Publication Publication Date Title
RU2129757C1 (en) Television set
US4725888A (en) Picture-in-picture television receiver
EP0928539B1 (en) Television with integrated receiver decoder
EP0660601A2 (en) Video processing circuit for a simultaneous display of two pictures
KR19990008711A (en) TV receiver capable of simultaneous viewing of multiple screens with different broadcasting methods
US5982453A (en) Reduction of visibility of spurious signals in video
KR100206114B1 (en) Advanced video line connector
CA2002555A1 (en) Television receiver
JP2551615B2 (en) IDTV receiver
US6307597B1 (en) Apparatus for sampling and displaying an auxiliary image with a main image
US5233422A (en) Apparatus for selectively enlarging or reducing an area of a reproduced television picture
KR950007158Y1 (en) Pip screen selecting circuit of vcr
JPH05336503A (en) Video additional information discriminating device
KR920002834B1 (en) Synchronization input for tv receiver on-screen alphanumeric display
US6414723B1 (en) Double/multi window processing apparatus for television system
JPH0723304A (en) Signal detecting circuit for video signal selecting circuit
JPH0516787Y2 (en)
KR0159531B1 (en) Muse/ntsc tv signal converter
KR950010391Y1 (en) Sound/ video signal mode converting circuit of specific address in tv
KR0148525B1 (en) Circuit for detecting no-signal in tv
KR960004258Y1 (en) Auto tuner converting apparatus of pip tv
KR960012011B1 (en) On-screen switching circuit of pip tv sub-screen
CA2080887A1 (en) Television receiver
KR950006860Y1 (en) Multi screen viewing and writing apparatus
JPH067637Y2 (en) Television receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020726

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee