KR940011759B1 - 원격제어 디지탈루프백 시험 장치 - Google Patents

원격제어 디지탈루프백 시험 장치 Download PDF

Info

Publication number
KR940011759B1
KR940011759B1 KR1019900014852A KR900014852A KR940011759B1 KR 940011759 B1 KR940011759 B1 KR 940011759B1 KR 1019900014852 A KR1019900014852 A KR 1019900014852A KR 900014852 A KR900014852 A KR 900014852A KR 940011759 B1 KR940011759 B1 KR 940011759B1
Authority
KR
South Korea
Prior art keywords
rdlb
request
data
confirmation
pattern
Prior art date
Application number
KR1019900014852A
Other languages
English (en)
Other versions
KR920007488A (ko
Inventor
상영준
정우경
이영천
Original Assignee
금성정보통신주식회사
이만용
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성정보통신주식회사, 이만용 filed Critical 금성정보통신주식회사
Priority to KR1019900014852A priority Critical patent/KR940011759B1/ko
Publication of KR920007488A publication Critical patent/KR920007488A/ko
Application granted granted Critical
Publication of KR940011759B1 publication Critical patent/KR940011759B1/ko

Links

Images

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04QSELECTING
    • H04Q9/00Arrangements in telecontrol or telemetry systems for selectively calling a substation from a main station, in which substation desired apparatus is selected for applying a control signal thereto or for obtaining measured values therefrom

Abstract

내용 없음.

Description

원격제어 디지탈루프백 시험 장치
제1도는 본 발명의 블록 구성도.
제2도는 본 발명장치의 동작 설명을 위한 플로우차느.
제3도는 종래 장치의 동작 설명을 위한 플로우차느.
* 도면의 주요부분에 대한 부호의 설명
2 : RDLB 요구패턴 비교수단 3 : RDLB 확인패턴 비교수단
4 : RDLB 종료패턴 비교수단
5 : 연속된 RDLB 요구패턴판단수단
6 : 연속된 RDLB 확인패턴판단수단
7 : 연속된 RDLB 종료패턴판단수단
14, 16, 18 : 최대치판단수단 15, 17, 19 : 최소치판단수단
20 : CPU
본 발명은 원격제어 디지탈루프백(REMOTE DIGITAL LOOP BACK)(이하 RDLB라 약칭함) 시험장치에 관한 것으로 특히 RDLB 요구패턴을 송출하면서 동시에 연속된 RDLB 확인패턴을 수신하도록하며 타기종과의 호환성을 높이 수 있도록 한 것이다.
종래의 전화망을 이용한 데이타 통신에서 변·복조기(모뎀) 루프시험에 관한 장치는 제3도에서와 같이 마스터모뎀이 RDLB 요구패턴(2048±100비트)을 송출하면 원격제어 모뎀이 RDLB 요구패턴을 수신하여 규정장치에 적합하면 확인패턴(1948±100비트)을 송출한다.
이때 마스터모뎀은 확인패턴을 요구패턴 송출이 끝난 다음부터 수신하여 인식하여 종료절차는 마스터모뎀이 RDLB 종료패턴(8192±100비트+64개의 하이레벨:논리 "1")을 규정치에 적합하게 송출한 다음 시험을 마치고 정상 동작으로 복귀하게 된다.
그러나 이와 같은 종래장치는 RDLB 시험용 패턴의 길이가 요구·확인, 종료 단계에서 각각 ±100비트 차이가 나므로 규정치 인식기준이 ±100비트 차이가 발생하기 때문에 타기종의 통신기기 사이의 인식기준 차이로 인하여 호환성이 결여되고 오동작하는 경우가 빈번하여 신뢰도가 낮은 단점이 있었다.
본 발명은 이와 같은 종래의 단점을 감안하여 RDLB 요구패턴을 송출하는 도중에도 RDLB 확인패턴을 수신하여 규정치에 적합한가를 판별하도록하여 원격제어 모뎀의 RDLB 요구패턴 인식기준이 1948비트-2148비트 사이에 있고 확인패턴 송출시 확인패턴이 1848비트-2048비트 사이에 있더라도 정확히 인식하기 때문에 통신기기의 수신 인식기준이 기종마다 차이가 있어도 호환성을 높일 수 있고 시험용 패턴의 ±100비트 차이를 오인식하지 않아서 기기의 신뢰성을 높일 수 있게함을 목적으로 하는 것으로 이하 첨부된 도면에 의하여 본 발명의 구성 및 작용 효과를 상세히 설명하면 다음과 같다.
우선 제1도에서와 같이 본 발명의 구성은 복조된 수신데이타를 입력 받아 디스클램블된 수신데이타를 출력하는 신호변환수단(1)과; 상기 신호 변환수단(1)에서 출력되는 디스크램블된 수신데이타에서 RDLB 요구·확인, 종료패턴의 데이타수를 각각 비교하는 RDLB 요구 패턴 비교수단(2), RDLB 확인패턴 비교수단(3) 및 RDLB 종료패턴 비교수단(4)과; 상기 RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)의 출력 데이타중에서 에러데이타수를 각각 계수하는 RDLB 요구·확인 및 종료 에러데이타 계수수단(5, 6, 7)과; 상기 RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)의 출력데이타중에서 정상 데이타수를 계수하는 RDLB 요구·확인 및 정상 데이타 계수수단(8, 9, 10)과; 상기 RDLB 요구·확인 및 정상데이타가 연속된 데이타 패턴인가를 판단하여 상기 RDLB 요구·확인 및 정상 데이타 계수수단(8, 9, 10)을 각각 온·오프시키는 제어신호를 출력하는 연속된 RDLB 요구·확인 및 종료패턴 판단수단(11, 12, 113)과; 상기 RDLB 요구·확인 및 종료 정상데이타 계수수단(8, 9, 10)의 출력 데이타수의 최대치와 최소치를 각각 판단하는 RDLB 요구·확인, 종료 최대치 판단수단(14, 15, 16) 및 최소치판단수단(17, 18, 19)과, 각 회로부의 동작을 제어하는 RDLB 제어용 CPU(20)로 구성한 것이다.
이와 같이 구성된 본 발명의 작용효과는 제1도 및 제2도에서와 같이 신호변환수단(1)은 복조된 수신데이타가 스크램블된 데이타이므로 이를 다시 디스클램블하여 디스클램블된 수신데이타를 출력한다.
이와 같이 디스크램블된 수신데이타는 RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)에 각각 입력되어 RDLB 요구·확인 및 종료패턴이 동시에 비교된다.
RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)은 입력된 수신 데이타를 비교하여 에러데이타와 정상데이타로 구분하여 출력한다.
RDLB 요구패턴 비교수단(2)에서 출력된 에러데이타는 RDLB 요구 데이타와 계수수단(5)에서 계수되어 계수된 출력값(D2)이 CPU(20)에 입력되고, RDLB 요구패턴 비교수단(2)에서 출력된 정상데이타는 RDLB 요구 정상 데이타 계수수단(8)에서 계수되어 계수된 출력값(C1)이 RDLB 요구 최대치 판단수단(14)에 입력되며 또한 정상데이타는 연속된 RDLB 요구패턴 판단수단(11)에 입력되어 RDLB 요구패턴이 연속된 데이타 패턴인가를 판단하여 연속된 RDLB 요구패턴이며 RDLB 요구 정상데이타 계수수단(8)을 온시키고 연속된 RDLB 요구패턴이 아니면 RDLB 요구 정상 데이타 계수수단(8)을 오프시킨다. RDLB 요구 정상 데이타 계수수단(8)의 출력값(C1)이 RDLB 요구 최대치 판단수단(14)에 입력되면 RDLB 요구 최대치 판단수단(14)은 입력된 정상데이타수가 RDLB 요구패턴의 최대치(2048÷100비트)인가를 판단하고 이와 같이 판단한 데이타(D1)를 CPU(20)에 입력시킨다. 또한 RDLB 요구정상데이타 계수수단(8)의 출력값(C1)이 RDLB 요구 최소치 판단수단(17)에 입력되면 RDLB 요구 최소치 판단수단(17)은 입력된 정상데이타수가 RDLB 요구패턴의 최소치(2048-100비트)인가를 판단하고 이와 같이 판단한 데이타(D0)를 CPU(20)에 입력시킨다. 그리고 RDLB 확인패턴 비교수단(3)에서 출력된 에러데이타와 정상데이타에 대하여도 상기한 RDLB 요구패턴 비교수단(2)의 데이타 처리과정과 동일하게 RDLB 확인에러데이타 계수수단(6)과 RDLB 확인정상데이타 계수수단(9) 및 연소된 RDLB 확인패턴 판단수단(12)에서 데이타 처리되고 RDLB 확인 최대치 판단수단(15)과 RDLB 확인 최소치 판단수단(18)에서 각각 최대치와 최소치가 판단되고 이와 같이 판별된 데이타(D3, D4)가 CPU(20)에 입력된다.
또한 상기한 바와 동일한 과정으로 RDLB 종료패턴 비교수단(4), RDLB 종료 에러데이타 계수수단(7), RDLB 종료 정상데이타 계수수단(10), 연속된 RDLB 종료패턴 판단수단(13), 최대치 판단수단(16), 최소치 판단수단(19)에 의하여 RDLB 종료정상 데이타수와 에러데이타수가 계수되며 RDLB 종료최대치 데이타(C7)와 최소치 데이타(D6)와 에러데이타수(D8)가 CPU(20)에 입력된다.
따라서 CPU(20)는 RDLB 요구·확인 및 종료 에러데이타수(D2, D5, D8)와 RDLB 요구·확인 및 종료 최대치 판별데이타(D1, D4, D7)와 최소치 판별데이타(D0, D3, D6)에 의하여 RDLB 제어과정을 수행한다.
여기서 CPU(20)는 RDLB 요구·확인 및 종료 에러데이타수(D2, D5, D8)가 소정치 이상이 되면 리세트신호(R1, R2, R3)를 출력하여 RDLB 요구·확인, 종료 정상데이타 계수수단(8, 9, 10)을 리세트시킨다음 계수동작을 재차 수행하도록 한다.
이상에서와 같이 본 발명에 의하면 RDLB 시험용 패턴의 차이(예로서 ±100비트)를 오인식하지 않고 시험용 패턴의 데이타수가 최대치와 최소치사이에 존재하면 RDLB 시험을 할수가 있기 때문에 시험용 패턴의 인식기준이 ±100 차이를 갖는 타 기종의 모뎀과 호환성을 가질수가 있는 것이다.

Claims (1)

  1. 복조된 수신데이타는 입력받아 디스클램블된 수신데이타를 출력하는 신호변환수단(1)과, 상기 신호변환수단(1)에서 출력되는 디스크램블된 수신데이타에서 RDLB 요구·확인, 종료패턴의 데이타수를 각각 비교하는 RDLB 요구패턴 비교수단(2); RDLB 확인패턴 비교수단(3) 및 RDLB 종료패턴 비교수단(4)과; 상기 RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)의 출력 데이타중에서 에러데이타수를 각각 계수하는 RDLB 요구·확인 및 종료에러데이타 계수수단(5, 6, 7)과; 상기 RDLB 요구·확인 및 종료패턴 비교수단(2, 3, 4)의 출력데이타중에서 정상데이타수를 계수하는 RDLB 요구·확인 및 정상데이타 계수수단(8, 9, 10)과; 상기 RDLB 요구·확인 및 정상데이타가 연속된 데이타 패턴인가를 판단하여 상기 RDLB 요구·확인 및 정상데이타(8, 9, 10)을 각각 온·오프시키는 제어신호를 출력하는 연속된 RDLB 요구·확인 및 종료패턴 판단수단(11, 12, 13)과; 상기 RDLB 요구·확인 및 종료 정상데이타 계수수단(8, 9, 10)의 출력데이타의 최대치와 최소치를 각각 판단하는 RDLB 요구·확인, 종료 최대치 판단수단(14, 15, 16) 및 최소치 판단수단(17, 18, 19)과; 각 회로부의 동작을 제어하는 RDLB 제어용 CPU(20)로 구성한 것을 특징으로 하는 원격제어 디지탈루프백 시험장치.
KR1019900014852A 1990-09-19 1990-09-19 원격제어 디지탈루프백 시험 장치 KR940011759B1 (ko)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900014852A KR940011759B1 (ko) 1990-09-19 1990-09-19 원격제어 디지탈루프백 시험 장치

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900014852A KR940011759B1 (ko) 1990-09-19 1990-09-19 원격제어 디지탈루프백 시험 장치

Publications (2)

Publication Number Publication Date
KR920007488A KR920007488A (ko) 1992-04-28
KR940011759B1 true KR940011759B1 (ko) 1994-12-23

Family

ID=19303797

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900014852A KR940011759B1 (ko) 1990-09-19 1990-09-19 원격제어 디지탈루프백 시험 장치

Country Status (1)

Country Link
KR (1) KR940011759B1 (ko)

Also Published As

Publication number Publication date
KR920007488A (ko) 1992-04-28

Similar Documents

Publication Publication Date Title
US7548581B2 (en) At-command analyzing device
US5274679A (en) Hardware arrangement for specifying data format in asynchronous transmission
US5115451A (en) Local area network modem
US6581100B1 (en) System and method for communication parameter determination
GB2351421A (en) Improved auto-negotiation process for a link between network devices
US6414968B1 (en) Transmission and detection of data in a dual channel transceiver
AU650947B2 (en) Digital communications systems
EP0606413B1 (en) Method and means for automatically detecting and correcting a polarity error in twisted-pair media
US4815105A (en) Selective signalling encoder/decoder for multipoint data communication networks
US4070554A (en) Digital testing and power control in a digital communication system
KR940011759B1 (ko) 원격제어 디지탈루프백 시험 장치
US7130274B2 (en) Method for detecting connection polarity of network transmission lines and associated detection circuit
US4095045A (en) Method and apparatus for signaling in a communication system
US5003390A (en) Search and lock technique for reliable acquisition of data transmitted via television signals
US5003556A (en) Squelch circuit
US5285459A (en) HDB3 code violation detector
CA2052811C (en) Framing bit sequence detection in digital data communication systems
US5712983A (en) Digital device for connecting multiple workstations to a token ring local area network
KR100778876B1 (ko) 자동 보드 레이트 검출 장치 및 검출 방법
KR950009413B1 (ko) 원격디지탈 궤환장치의 가변신호 검출장치 및 방법
US4752943A (en) Frequency of occurrence retraining decision circuit
KR0167910B1 (ko) 원격 데이타 서비스 유니트 제어 장치
US6314162B1 (en) Digital telephone link margin verification
SU1307600A1 (ru) Устройство дл приема сигналов данных
JPS6010838A (ja) 送受信ネツトワ−クシステム

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20091127

Year of fee payment: 16

EXPY Expiration of term