KR940006402A - Video player - Google Patents

Video player Download PDF

Info

Publication number
KR940006402A
KR940006402A KR1019930009774A KR930009774A KR940006402A KR 940006402 A KR940006402 A KR 940006402A KR 1019930009774 A KR1019930009774 A KR 1019930009774A KR 930009774 A KR930009774 A KR 930009774A KR 940006402 A KR940006402 A KR 940006402A
Authority
KR
South Korea
Prior art keywords
reproducing apparatus
image
memory storage
storage means
microprogram
Prior art date
Application number
KR1019930009774A
Other languages
Korean (ko)
Other versions
KR100308586B1 (en
Inventor
도시야끼 미사와
Original Assignee
아이자와 스스무
세이꼬 엡슨 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 아이자와 스스무, 세이꼬 엡슨 가부시끼가이샤 filed Critical 아이자와 스스무
Publication of KR940006402A publication Critical patent/KR940006402A/en
Application granted granted Critical
Publication of KR100308586B1 publication Critical patent/KR100308586B1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Controls And Circuits For Display Device (AREA)
  • Image Processing (AREA)

Abstract

목적 TV게임 설비, 개인용 컴퓨터 표시장치 및 아주 소형의 하드웨어를 사용하는 다중매체 설비와 같은 설비에서 가능하게 여러 표시를 실행하도록 복잡하는 영상 처리와 같은 다중 형태의 표시 색모드, 다중스크린 표시, 고레벨 기능을 이루기 위함이다.Multi-color display color mode, multi-screen display, high-level features such as image processing that is complex to perform multiple displays, possibly in facilities such as TV game equipment, personal computer displays and multimedia equipment using very small hardware To achieve this.

마스터 카운터를 동작시키는 좌표 신호들은 스크롤 수단(11), 역 어파인 변환기(12), 영역 결정 수단(15), BAT 및 CG어드레스 발생 수단(17,18)을 통해 메모리 기억 수단(24)에 대한 어드레스로 변환된다. 이들 하드웨어 항목의 동작과 메모리 기억수단(24)에 대한 엑세스는 마이크로프로그램의 기억을 제어한다. 지연수단(29)은 지연 조절의 양을 제어한다.The coordinate signals for operating the master counter are sent to the memory storage means 24 via the scroll means 11, the inverse affine converter 12, the area determining means 15, the BAT and the CG address generating means 17, 18. Converted to an address. The operation of these hardware items and access to the memory storage means 24 control the storage of the microprogram. Delay means 29 controls the amount of delay adjustment.

Description

영상 재생장치Video player

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 본 발명의 제1실시예의 구조를 설명하는 블럭 다이어그램,1 is a block diagram illustrating the structure of a first embodiment of the present invention;

제2도는 원래의 영상 영역과 표시 영역을 기술하는 도면,2 is a diagram describing an original image area and a display area;

제3도는 마스터 카운터에 의해 발생된 표시 영역내의 좌표를 기술하는 도면.3 is a diagram describing coordinates in the display area generated by the master counter.

Claims (14)

영상 재생 장치에 있어서, 표시 스크린상에 좌표를 발생하는 수단과, 영상 형성을 위해 사용된 데이타를 축적하는 메모리 기억수단과, 전술된 메모리 기억 수단을 억세싱하는 목적으로 어드레스를 발생하는 수단과, 다수의 스크린 및 다수의 표시 모드와, 전술된 다수의 스크린에 대응하는 제어 데이타를 포함하도록 야기된 마이크로프로그램을 목적으로 어드레스를 발생하는 수단을 구비하는 것을 특징으로 하는 영상 재생장치.A video reproducing apparatus comprising: means for generating coordinates on a display screen, memory storage means for accumulating data used for image formation, means for generating an address for the purpose of accessing the memory storage means described above; And means for generating an address for the purpose of a microprogram caused to contain a plurality of screens, a plurality of display modes, and control data corresponding to the plurality of screens described above. 제1항에 있어서, 상기 영상 재생장치는 전술된 다수의 스크린에 대응하는 스크롤 파라미터를 기억하는 래지스터와, 전술된 스크롤 파라미터를 사용하여 재생 영상을 스크롤하는 스크롤 수단을 구비하는 것을 특징으로 하는 영상 재생장치.The video reproducing apparatus according to claim 1, wherein the video reproducing apparatus includes a register for storing scroll parameters corresponding to the plurality of screens described above, and scroll means for scrolling a reproduced video using the above-described scroll parameters. Playback device. 제1항에 있어서, 상기 영상 재생장치는 역 어파인 변형 피라미터를 기억하는 래지스터와, 전술된 역 어파인 변형 피라미터를 사용하여 재생영상을 확대, 축소 회전시키는 역 어파인 변형 수단을 구비하는 것을 특징으로 하는 영상 재생 장치.2. The apparatus of claim 1, wherein the image reproducing apparatus comprises a register for storing the reverse affine transformation parameters, and reverse affine transformation means for enlarging and reducing the rotated playback image using the above-described reverse affine transformation parameters. And a video reproducing apparatus. 제1항에 있어서, 상기 영상 재생장치는 전술된 다수의 스크린에 대응하는 원래의 영상 크기를 기억하는 래지스터와 전술된 마이크로프로그램을 제어하는 동안 전수된 원래 영상 크기를 사용하여 좌표가 원래 영상내에 있는지 밖에 있는지를 결정하는 영역 결정수단을 구비하는 것을 특징으로 하는 영상 재생 장치.The image reproducing apparatus according to claim 1, wherein the image reproducing apparatus uses a register for storing the original image size corresponding to the plurality of screens described above, and coordinates in the original image using the original image size transmitted while controlling the aforementioned microprogram. And an area determining means for determining whether or not there is. 제1항에 있어서, 상기 재생장치는 상기 마이크로프로그램을 기억하는 수단의 출력이 병렬-직렬 변환기를 통해 마이크로프로그램을 지연시키는 수단의 입력에 접속되는 것을 특징으로 하는 영상 재생 장치.2. An apparatus according to claim 1, wherein the playback device is connected to an input of a means for delaying the microprogram via a parallel-to-serial converter, wherein the output of the microprogram is stored. 제1항에 있어서, 상기 영상 재생장치는 기본 순서내의 현재 상태를 표시하는 프로그램 카운터를 선택하고 전술된 현재 상태에 대응하여 싸이클 순서 마이크로프로그램을 선택하는 선택기로부터 형성된 지연 수단과, 메모리내의 마이크로프로그램을 기억하는 수단을 구비되어 있는 것을 특징으로 하는 영상 재생 장치.2. The apparatus according to claim 1, wherein the video reproducing apparatus selects a program counter for displaying a current state in a basic order and selects a delay means formed from a selector for selecting a cycle order microprogram corresponding to the above-described current state, And a means for storing the video reproducing apparatus. 제1항에 있어서, 상기 영상 재생 장치는 마이크로프로그램 시프트 래지스터의 기록 및 보존을 제어하는 제어신호를 입력시키기 위해 형성된 선택기와 링 형태로 접속된 시프트 래지스터로부터 형성된 전술된 마이크로프로그램 메모리 기억수단과 지연수단을 특징으로 하는 영상 재생 장치.2. The image reproducing apparatus according to claim 1, further comprising: the above-described microprogram memory storage means formed from a shift register connected in a ring form with a selector formed for inputting a control signal for controlling the recording and preservation of the microprogram shift register; An image reproduction apparatus comprising delay means. 영상 재생 장치에 있어서, 표시 스크린상에 좌표를 발생하는 수단과, 영상 형성을 위해 사용된 데아타를 축적하는 메모리 기억수단과, 전술된 메모리 기억수단을 억세싱할 목적으로 어드레스를 발생하는 수단을 구비하며, 여기서 영상 재생장치는 적어도 확대, 축소, 회전 모드 및 정상 모드를 포함하는 다수의 모드를 가지며, 확대, 축소 및 회전을 발생하는 역 어파인 변형 변환기와, 각 돗트의 역 어파인 계산전에 적어도 역 어파인 계산부분을 실행하는 수단과 정상 모드로 전술된 메모리 기억 수단을 억세싱한후 표시순서로 영상 데이타를 재배열하는 회로 수단과, 전술된 확대, 축소 및 회전 모드와 정상 모드로 효과적인 표시 기간과 어울리는 수단을 구비하는 것을 특징으로 하는 영상 재생 장치.A video reproducing apparatus comprising: means for generating coordinates on a display screen, memory storage means for accumulating data used for image formation, and means for generating an address for the purpose of accessing the memory storage means described above. Wherein the image reproducing apparatus has a plurality of modes including at least magnification, reduction, rotation mode, and normal mode, and includes a reverse affine transducer for generating magnification, reduction, and rotation, and before calculating the reverse affine of each dot. Means for executing at least an inverse affine calculation portion and circuit means for rearranging image data in display order after accessing the above-described memory storage means in the normal mode, and effective in the above-described enlargement, reduction and rotation modes and the normal mode. And a means for matching the display period. 제8항에 있어서, 상기 재생 장치는 다수의 색모드의 픽셀당 데이타 워드 길이의 공통 멀티플이 되도록 규정된 전술된 영상 형성에 대해 사용된 데이타를 축적하는 메모리 기억 수단의 워드당 비트번호를 특징으로 하는 재생 영상 장치.9. The reproducing apparatus according to claim 8, characterized in that the reproducing apparatus is characterized by a bit number per word of memory storage means for accumulating data used for the above-described image formation defined to be a common multiple of data word length per pixel in a plurality of color modes. Playback video device. 제8항에 있어서, 상기 재생 장치는 마이크로프로그램에 의해 제어되며 상기 마이크로프로그램의 기본 싸이클에 포함된 싸이클번호는 캐리커터의 수평 픽셀의 번호중 적분 멀티플로 규정되는 것을 특징으로 하는 재생 영상 장치.9. The reproducing apparatus according to claim 8, wherein the reproducing apparatus is controlled by a microprogram, and the cycle number included in the basic cycle of the microprogram is defined as an integral multiple of the number of horizontal pixels of the caricator. 제8항에 있어서, 상기 재생 장치는 상기 표시 모드와 정상 모드나 확대, 축소, 또는 회전 모드 중 하나를 표시하는 수단을 가지며, 상기 표시가 정상 모드에 대한 것인 경우, 메모리 억세스가 표시부가 시작되는것보다 빠른 적어도 캐릭터로 시작하며, 상기 표시가 확대, 축소 또는 회전 모드에 대한 것인 경우, 어파인 변형 초기값의 계산은 표시가 시작되기 전에 발생되며, 상기 메모리 억세스가 그후에 발생되는 것을 특징으로 하는 영상 재생 장치.10. The display apparatus according to claim 8, wherein the reproducing apparatus has means for displaying the display mode and one of a normal mode, an enlarged, reduced, or rotated mode, and when the display is for a normal mode, the memory access is started. Starting with at least a character that is faster than is possible and wherein the display is for an enlarged, reduced or rotated mode, the calculation of the affine deformation initial value occurs before the display starts, and the memory access is subsequently generated. Video playback device. 영상 재생 장치에 있어서, 표시 스크린상에 좌표를 발생하는 수단과 영상 형성을 위해 사용된 데이타를 축적하는 메모리 기억수단과, 전술된 메모리 기억 수단을 억세싱할 목적으로 어드레스를 발생하는 수단과, 영상 재생 장치를 제어하는 마이크로프로그램, 전술된 마이크로프로그램을 덮는 제어 데이타가 입력되는 디코더와, 상기 디코더로부터 출력된 제어 신호에 근거하여 전술된 메모리 기억수단으로 부터 판독된 영상 데이타를 선택적으로 전환시키는 스위칭 영상 데이타를 일시적으로 기억하는 제1버퍼 메모리와, 병렬-직렬 반환기를 구비하는 것을 특징으로 하는 영상 재생 장치.A video reproducing apparatus comprising: means for generating coordinates on a display screen, memory storage means for accumulating data used for image formation, means for generating an address for the purpose of accessing the memory storage means described above, and an image; A micro-program controlling a reproduction device, a decoder into which control data covering the micro-program described above is input, and a switching image for selectively switching image data read from the above-described memory storage means based on a control signal output from the decoder. And a first buffer memory for temporarily storing data, and a parallel-serial return device. 제12항에 있어서, 상기 영상 재생 장치는 외부적으로 셋된 파라미터에 따른 종속 타이밍에서 전술된 병렬-직렬 변환기에 대해, 전술된 제1버퍼와 전술된 병렬-직렬 변환기 사이에 위치된 제2버퍼 메모리에 축척된 다수의 데이타의 각각의 개별 부분을 전달하는 수단을 특징으로 하는 재생 장치.The second buffer memory of claim 12, wherein the image reproducing apparatus is disposed between the first buffer and the above-described parallel-serial converter, for the aforementioned parallel-to-serial converter at the dependent timing according to an externally set parameter. Means for conveying each individual portion of the plurality of data accumulated in the apparatus. 영상 재생 장치에 있어서, 표시 스크린상에 좌표를 발생하는 수단과 영상 형성을 위해 사용된 데이타를 축적하는 메모리 기억수단과, 전술된 메모리 기억수단을 엑세싱할 목적으로 어드레스를 발생하는 수단과, 상기 영상 재생 장치를 제어하는 마이크로프로그램과 ,제어 데이타가 입력되는 디코더와, 장착된 병렬-직렬 변환기와 전술된 마이크로프로그램에 따라 전술된 메모리 기억 수단으로부터 판독된 영상 데이타를 선택적으로 전환하는 스위칭 회로와 선택기와 메모리 기억 회로 셀을 포함하여 유닛 회로를 사용하여 형성된 버퍼 메로리 기능부를 포함하는것을 특징으로 하는 영상 재생 장치.A video reproducing apparatus comprising: means for generating coordinates on a display screen, memory storage means for accumulating data used for image formation, means for generating an address for the purpose of accessing the above-described memory storage means, and A microprogram controlling a video reproducing apparatus, a decoder to which control data is input, a built-in parallel-to-serial converter and a switching circuit and selector for selectively converting image data read from the above-described memory storage means in accordance with the microprogram described above. And a buffer memory function formed by using a unit circuit including a memory memory circuit cell. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019930009774A 1992-06-01 1993-06-01 Image regeneration device KR100308586B1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP92-140336 1992-06-01
JP14033692 1992-06-01

Publications (2)

Publication Number Publication Date
KR940006402A true KR940006402A (en) 1994-03-23
KR100308586B1 KR100308586B1 (en) 2002-07-02

Family

ID=37530597

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019930009774A KR100308586B1 (en) 1992-06-01 1993-06-01 Image regeneration device

Country Status (1)

Country Link
KR (1) KR100308586B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100339568B1 (en) * 1999-10-28 2002-06-03 구자홍 Filter and method for removing noise of a magnetron

Family Cites Families (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
JPH02220097A (en) * 1989-02-21 1990-09-03 Nippon Telegr & Teleph Corp <Ntt> Image data display system
JPH0388022A (en) * 1989-08-31 1991-04-12 Toshiba Corp Image display device

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100339568B1 (en) * 1999-10-28 2002-06-03 구자홍 Filter and method for removing noise of a magnetron

Also Published As

Publication number Publication date
KR100308586B1 (en) 2002-07-02

Similar Documents

Publication Publication Date Title
US5495266A (en) Still picture display apparatus and external storage device used therein
US6172669B1 (en) Method and apparatus for translation and storage of multiple data formats in a display system
US6118413A (en) Dual displays having independent resolutions and refresh rates
US5742274A (en) Video interface system utilizing reduced frequency video signal processing
US5883610A (en) Graphics overlay device
US6091429A (en) Video/graphics memory system
JPH05210383A (en) Method and device for merging independently formed internal video signal with external video signal
JPH09281933A (en) Data driver and liquid crystal display device and information processing device using it.
KR100196686B1 (en) Apparatus for fast copy between frame buffers in a double buffered output display system
US4941127A (en) Method for operating semiconductor memory system in the storage and readout of video signal data
US5459485A (en) Image and sound processing apparatus
JPH04174497A (en) Display controlling device
JPH07262367A (en) Apparatus and method for processing of digital image signal
US5774108A (en) Processing system with display screen scrolling
KR950703188A (en) Image Processing Device and Method There for, and Game Machine Having Image Processing Part
KR940006402A (en) Video player
JP3021810B2 (en) Multi-port memory
JP4807910B2 (en) On-screen display device
KR100472478B1 (en) Method and apparatus for controlling memory access
JPH08211849A (en) Display control device
US5812829A (en) Image display control system and memory control capable of freely forming display images in various desired display modes
JPS62113193A (en) Memory circuit
JPH0830254A (en) Display effect generation circuit
GB2291320A (en) Video/graphics memory system
JP3265791B2 (en) OHP display device

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20090824

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee