KR940001923Y1 - Analog switch circuit - Google Patents

Analog switch circuit Download PDF

Info

Publication number
KR940001923Y1
KR940001923Y1 KR2019910010786U KR910010786U KR940001923Y1 KR 940001923 Y1 KR940001923 Y1 KR 940001923Y1 KR 2019910010786 U KR2019910010786 U KR 2019910010786U KR 910010786 U KR910010786 U KR 910010786U KR 940001923 Y1 KR940001923 Y1 KR 940001923Y1
Authority
KR
South Korea
Prior art keywords
signal
video signal
analog switch
decoder
pin
Prior art date
Application number
KR2019910010786U
Other languages
Korean (ko)
Other versions
KR930003766U (en
Inventor
차용래
Original Assignee
삼성전기 주식회사
황선두
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전기 주식회사, 황선두 filed Critical 삼성전기 주식회사
Priority to KR2019910010786U priority Critical patent/KR940001923Y1/en
Publication of KR930003766U publication Critical patent/KR930003766U/en
Application granted granted Critical
Publication of KR940001923Y1 publication Critical patent/KR940001923Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/20Adaptations for transmission via a GHz frequency band, e.g. via satellite

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Astronomy & Astrophysics (AREA)
  • General Physics & Mathematics (AREA)
  • Two-Way Televisions, Distribution Of Moving Picture Or The Like (AREA)

Abstract

내용 없음.No content.

Description

아날로그 스위치 회로Analog switch circuit

제1도는 종래의 회로 구성도.1 is a conventional circuit configuration diagram.

제2도는 본 고안의 회로 구성도.2 is a circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 튜너의 베이스밴드 입력단 10 : 컴퍼지트 신호 처리부1: Tuner baseband input terminal 10: Composite signal processor

20 : 비디오신호 처리부 30 : 핀잭 연결부20: video signal processing unit 30: pin jack connection unit

40 : 디코더 연결부 50 : 아날로그 스위치40: decoder connection 50: analog switch

60 : 볼륨 콘트롤부60: volume control unit

본 고안은 위성방송 수신기(SVR)와 디코더를 연결하기 위한 아날로그 스위치 회로에 관한 것으로, 특히 수신되는 방송신호에 스크램블이 걸렸는가 여부에 따라 신호를 선택해주는 기능을 갖는 아날로그 스위치 회로에 관한 것이다.The present invention relates to an analog switch circuit for connecting a satellite broadcasting receiver (SVR) and a decoder, and more particularly, to an analog switch circuit having a function of selecting a signal according to whether or not a received broadcast signal is scrambled.

최근에는 방송시스템의 기술이 고도화됨에 따라서 텔레텍스트와 정지화방송이나 고품위 텔레비젼방송 및 디지탈 신호에 의한 방송시스템이 개발되는 등 방송 프로그램도 다양해지고 있는바, 방송프로그램중에는 유료방송 시스템으로 방송되어지는 유료프로그램(예컨대 텔레비젼 프로그램)이 있다.Recently, as the technology of the broadcasting system is advanced, broadcasting programs have been diversified, such as teletext and still picture broadcasting, high quality television broadcasting and digital signal broadcasting systems. (Such as a television program).

그런데 유로프로그램은 프로그램 제공자와 계약을 맺은 계약자가입자만이 수신할 수 있는 프로그램으로서, 계약가입자는 프로그램 제공자에게 유료프로그램을 시청하기 위한 요금을 지불하는 것이기 때문에, 유료방송시스템에서는 유료프로그램이 미계 유료프로그램을 시청하기 위한 요금을 지불하는 것이기 때문에, 유료 방송시스템에서는 유료프로그램이 미계약자에 의해 도시청(盜視聽)되는 것을 방지할 필요가 있으므로 유료프로그램은 방송국으로부터 스크램블(Scramble)되어 전송되고, 이 프로그램은 계약가입자의 수신기에서 디스크램블되도록 되어 있다.However, the Euro program is a program that can only be received by subscribers who have a contract with the program provider, and the subscribers pay the fee to watch the paid program to the program provider. In order to pay a fee to watch the video, the paying broadcasting system needs to prevent the paying program from being city-run by a non-contractor, so that the paying program is scrambled from the broadcasting station and transmitted. Is descrambled at the subscriber of the contract.

즉, 가입자가 유료프로그램에 관하여 방송국과 계약을 맺은 경우에 가입자는 예컨대 전화를 통해 희망하는 유료프로그램을 방송국에 알리고, 이에 따라 방송국에서는 계약가입자의 식별정보와 계약 유료프로그램의 스크램블신호를 해독하기 위한 키데이타가 메모리에 기억되며, 계약유료프로그램의 방송이 시작되었을때 방송국으로부터 상기 키데이타가 계약가입자의 수신기로 전송되는 것이다.That is, when a subscriber has a contract with a broadcasting station for a paid program, the subscriber informs the broadcasting station of the desired paid program, for example, by telephone, and the broadcasting station thus decodes the subscriber's identification information and the scramble signal of the contract paid program. The key data is stored in the memory, and when the broadcasting of the contract fee program is started, the key data is transmitted from the broadcasting station to the receiver of the contract subscriber.

제1도는 종래의 SVR(Satellite Video Receiver)에서의 비디오 신호 및 오디오 신호 출력을 도시한 것이다.1 shows a video signal and an audio signal output in a conventional satellite video receiver (SVR).

여기에서는, 튜너의 베이스밴드단(1)을 통해 입력딘 베이스밴드의 비디오 신호 및 오디오 신호는 컴포지트 신호 처리부(10)와 비디오 신호 처리부(20) 및 트랜지스터(Q1∼Q3)를 통해 핀잭 연결부(30)에 접속되어 TV와 연결된다.Here, the video signal and the audio signal of the baseband input through the baseband stage 1 of the tuner are connected through the composite signal processing unit 10, the video signal processing unit 20, and the transistors Q 1 to Q 3 . 30 is connected to the TV.

이러한 종래의 구성은 스크램블이 걸려서 전송되는 신호를 수신할 수 없는 문제가 있다.This conventional configuration has a problem that it is not possible to receive a signal that is transmitted by being scrambled.

따라서 본 고안은 상기한 종래의 문제점을 해결하기 위하여 안출한 것으로 본 고안의 목적은 전송되는 방송 신호중 스크램블이 걸린 비디오 신호 및 오디오 신호를 디스크램블링 하기 위하여 디코더에 연결한 아날로그 스위치 회로를 제공함에 있다.Accordingly, an object of the present invention is to provide an analog switch circuit connected to a decoder for descrambling a scrambled video signal and an audio signal among transmitted broadcast signals.

상기한 본 고안의 목적을 달성하기 위한 기술적 구성은, SVR을 디코더에 접속하기 위한 아날로그 스위치와, 전송되는 비디오 신호에 스크램블이 걸렸을때 디코더를 통하여 디스크램블링하는 디코더 디스크램블링 수단과, 디코더로부터 제어전압을 SVR로 전송하는 제어전압 전송수단과, 상기 제어전압 전송수단에 의해 상기 아날로그 스위치가 작동되어 상기 디스크램블된 신호를 처리하도록 한 것을 특징으로 한다.The technical configuration for achieving the object of the present invention is an analog switch for connecting the SVR to the decoder, decoder descrambling means for descrambling through the decoder when the video signal to be transmitted is scrambled, and the control voltage from the decoder The analog switch is operated by the control voltage transmitting means for transmitting the SVR to the SVR and the control voltage transmitting means to process the descrambled signal.

이하 첨부된 도면에 의하여 본 고안의 바람직한 실시예를 상세히 설명하면 다음과 같다.Hereinafter, exemplary embodiments of the present invention will be described in detail with reference to the accompanying drawings.

제2도는 본 고안의 회로 구성도로서, 튜너의 베이스 밴드단(1)에 컴퍼지트 신호 처리부(10)와 비디오 신호 처리부(20)가 연결된다.2 is a circuit configuration diagram of the present invention, in which a composite signal processing unit 10 and a video signal processing unit 20 are connected to the base band end 1 of the tuner.

상기 컴퍼지트 신호 처리부(10)는 트랜지스터(Q6)를 통해 핀짹 연결부(30)와 디코더 연결부(40)의 연결핀(34)(44)에 접속된다.The composite signal processing unit 10 is connected to the pin connection unit 30 and the connection pins 34 and 44 of the decoder connection unit 40 through the transistor Q 6 .

상기 비디오 신호 처리부(20)는 트랜지스터(Q7)를 통하여 상기 디코더 연결부(40)의 연결핀(45)에 접속된다.The video signal processor 20 is connected to the connection pin 45 of the decoder connector 40 through the transistor Q 7 .

상기 디코더 연결부(40)의 연결핀(44)은 컴퍼지트신호 접속핀이고 연결핀(45)은 비디오 신호 접속핀이다.The connection pin 44 of the decoder connection unit 40 is a composite signal connection pin and the connection pin 45 is a video signal connection pin.

상기 디코더 연결부(40)의 연결핀(41)은 리턴레프트(Returm Left)핀으로 아날로그 스위치부(50)의 단자핀(13)에 연결된다.The connection pin 41 of the decoder connection unit 40 is connected to the terminal pin 13 of the analog switch unit 50 by a return left pin.

상기 디코더 연결부(40)의 연결핀(42)은 리턴 비디오핀으로 상기 아날로그 스위치부(50)의 단자핀(3)에 연결된다.The connection pin 42 of the decoder connection unit 40 is connected to the terminal pin 3 of the analog switch unit 50 as a return video pin.

상기 디코더 연결부(40)의 연결핀(43)(47)은 비디오 신호 스위치핀으로 상기 아날로그 스위치부(50)의 단자핀(9-11)에 연결된다.The connection pins 43 and 47 of the decoder connection unit 40 are connected to the terminal pins 9-11 of the analog switch unit 50 by a video signal switch pin.

상기 디코더 연결부(40)의 연결핀(49)은 라이트(Right) 단자핀으로 상기 아날로그 스위치부(50)의 단자핀(2)에 연결된다.The connection pin 49 of the decoder connection unit 40 is a right terminal pin and is connected to the terminal pin 2 of the analog switch unit 50.

상기 디코더 연결부(40)의 연결핀(48)은 레프트(Left) 단자핀으로 상기 아날로그 스위치부(50)의 단자핀(12)에 연결된다.The connection pin 48 of the decoder connection unit 40 is connected to the terminal pin 12 of the analog switch unit 50 by a left terminal pin.

상기 디코더 연결부(40)의 단자핀(46)은 리턴라이트(Return Right)핀으로 상기 아날로그 스위치부(50)의 단자핀(1)에 연결된다.The terminal pin 46 of the decoder connection unit 40 is connected to the terminal pin 1 of the analog switch unit 50 by a return right pin.

상기 아날로그 스위치부(50)의 연결핀(4)는 트랜지스터(Q8)(Q9)를 통하여 상기 핀잭 연결부(40)에 접속된다.The connecting pin 4 of the analog switch unit 50 is connected to the pin jack connecting unit 40 through transistors Q 8 and Q 9 .

상기 핀짹 연결부(30)의 단자(32)(31)는 콘덴서(C1)(C2)를 통하여 트랜지스터(Q11)(Q10)를 거쳐 볼륨 콘트롤부(60)의 단자핀(63)(67)에 연결된다.The terminals 32 and 31 of the pinned connection part 30 pass through the transistors Q 11 and Q 10 through the capacitors C 1 and C 2 , and the terminal pins 63 of the volume control part 60 ( 67).

상기 볼륨 콘트롤부(60)의 단자핀(64)(66)은 상기 아날로그 스위치부(50)의 단자핀(14)(15)에 연결된다.The terminal pins 64 and 66 of the volume control unit 60 are connected to the terminal pins 14 and 15 of the analog switch unit 50.

이하 본 고안의 작용 및 효과를 SVR인 제2도를 참조하여 설명한다.Hereinafter, the operation and effects of the present invention will be described with reference to FIG.

튜너의 베이스밴드단(1)으로 입력되는 신호는 베이스밴드 비디오 신호이다.The signal input to the baseband stage 1 of the tuner is a baseband video signal.

이 베이스 밴드 비디오 신호는 오디오 신호와 에너지 확산(Energy Dispersal) 신호 모두를 포함하고 있다.This baseband video signal contains both an audio signal and an energy dispersal signal.

상기 베이스 밴드 비디오 신호는 컴퍼지트 신호와 비디오 신호로 크게 나누어져 컴퍼지트 신호 처리부(10)와 비디오 신호 처리부(20)에 인가된다.The baseband video signal is largely divided into a composite signal and a video signal and applied to the composite signal processor 10 and the video signal processor 20.

상기 컴퍼지트 신호는 주로 MAC와 SKY 디코딩용 신호로서 사용되고 이는 오디오 신호와 에너지 확산신호 모두 포함하고 있다.The composite signal is mainly used as a signal for MAC and SKY decoding, and includes both an audio signal and an energy spread signal.

상기 컴퍼지트 신호 처리부(10)에서 출력된 컴퍼지트 신호는 트랜지스터(Q6)에서 증폭된 후 핀짹 연결부(30)와 디코더 연결부(40)에 인가된다.The composite signal output from the composite signal processor 10 is amplified by the transistor Q 6 and then applied to the pin connection unit 30 and the decoder connection unit 40.

상기 비디오 신호 처리부(20)에서 출력된 비디오 신호는 트랜지스터(Q70에서 증폭된 후 상기 디코더 연결부(40)의 비디오 단자핀(5)에 인가된다.The video signal output from the video signal processor 20 is amplified by the transistor Q 7 0 and then applied to the video terminal pin 5 of the decoder connection unit 40.

이때, SVR로부터 스크램블이 걸린 비디오 신호 및 오디오 신호가 디코더 연결부(40)를 통해 입력된다.At this time, the scrambled video signal and the audio signal are input through the decoder connection unit 40.

즉, 디코더로부터 SVR로 들어오는 신호는 제어전압과, 리턴 비디오 신호와, 리턴 레프트 입력, 리턴 라이트 입력이며, 반대로 SVR로부터 디코더로 들어가는 신호는 비디오 출려과, 레프트 오디오 출력, 라이트 오디오 출력이다.In other words, the signal coming into the SVR from the decoder is the control voltage, the return video signal, the return left input and the return light input. On the contrary, the signals entering the decoder from the SVR are the video output, the left audio output and the light audio output.

여기에서, 상기 비디오 신호 처리부(20)의 비디오 신호에 스크램블이 걸리면 디코더는 제어신호를 SVR로 보내어 SVR내의 아날로그 스위치(50)를 절환시켜 주며, 디스크램블된 리턴 비디오 신호 및 오디오 신호를 SVR로 보내준다.When the video signal of the video signal processor 20 is scrambled, the decoder sends a control signal to the SVR to switch the analog switch 50 in the SVR, and sends the descrambled return video signal and the audio signal to the SVR. give.

즉, 상기 아날로그 스위치(50)의 단자핀(5)과 상기 디코더 연결부(40)의 단자핀(45) 사이의 트랜지스터(Q7)를 통하여 비디오 신호가 전달된다.That is, the video signal is transmitted through the transistor Q 7 between the terminal pin 5 of the analog switch 50 and the terminal pin 45 of the decoder connection 40.

상기 트랜지스터(Q7)는 디코더와 연결시 임피던스를 매칭시켜 준다.The transistor Q 7 matches an impedance when connected to the decoder.

상기 비디오신호에 스크램블이 걸렸다면 디코더는 이를 감지하고 디코더 연결부(40)의 단자핀(43)(47)을 통하여 아날로그 스위치(50)의 단자핀(9∼11)에 하이신호를 보낸다.If the video signal is scrambled, the decoder detects this and sends a high signal to the terminal pins 9 to 11 of the analog switch 50 through the terminal pins 43 and 47 of the decoder connection unit 40.

즉, 상기 아놀로그 스위치(50)의 단자핀(9,10,11)이 모두 로우(0,0,0)이거나 하이(1,1,1)이면 스위치(50)의 단자핀(14,15,4)을 통해 로우신호 또는 하이신호를 보낸다.That is, when the terminal pins 9, 10, 11 of the analog switch 50 are all low (0, 0, 0) or high (1, 1, 1), the terminal pins 14, 15 of the switch 50 are used. (4) send low or high signal.

상기 하이신호일때는 디코더로부터 디스크램블링된 리턴 비디오 신호와 리턴 레프트, 리턴 라이트 신호가 SVR의 아날로그 스위치(50)로 들어온다.When the signal is the high signal, the descrambled return video signal, the return left signal, and the return write signal enter the analog switch 50 of the SVR.

반대로, 스크램블이 걸리지 않으면 상기 아날로그 스위치(50)의 단자핀(9∼11)으로 로우가 인가되어 단자핀(14,15,4)이 로우되므로 상기 리턴 비디오신호와, 리턴 레프트신호, 리턴 라이트 신호가 디코더를 통하지 않고 직접 SVR로부터 출력된다.On the contrary, if scramble is not applied, a low is applied to the terminal pins 9 to 11 of the analog switch 50 so that the terminal pins 14, 15, and 4 are low, so that the return video signal, the return left signal, and the return write signal are Is output directly from the SVR without going through a decoder.

이와같이 아날로그 스위치를 이용하여 비디오 신호에 스크램블이 걸렸는지 안걸렸는지 검출하여 처리함으로써 디코더 인터페이스의 기술이 확보되고 관련 제품의 기능 확보 및 유사 모델에 광범위하게 응용할 수 있는 유익한 효과가 있다.By detecting and processing whether the video signal is scrambled or not using the analog switch, the technology of the decoder interface is secured, and there is a beneficial effect that it can be widely applied to securing the functions of related products and similar models.

Claims (1)

전송되는 비디오 신호와 오디오 신호에 스크램블이 걸렸는가 여부에 따라 신호를 선택해주는 회로에 있어서, 튜너의 베이스밴드 신호(1)중 컴퍼지트 신호를 처리하는 컴퍼지트 신호 처리부(10)와, 튜너의 베이스밴드 신호(1)중 비디오 신호를 처리하는 비디오신호처리부(20)와, 상기 컴퍼지트 신호와 비디오 신호를 각각 증폭시켜주는 증폭 트랜지스터(Q6)(Q7)와, 상기 증폭된 컴퍼지트 신호를 외부기기와 연결해주는 핀짹연결부(30) 및 디코더 연결부(40)와, 상기 비디오 신호 처리부(20)의 비디오 신호에 스크램블이 걸리면 상기 디코더 연결부(40)를 통해 해당 제어신호를 주고받는 아날로그 스위치(50)와, 상기 핀짹 연결부(30)와 아날로그 스위치(50)에 볼륨신호를 제어해주는 볼륨 콘트롤부(60)를 구비하여 튜너에 입력되는 스크램블신호와 디스크램블신호를 처리해 주도록 한 것을 특징으로 하는 아날로그 스위치 회로.A circuit for selecting a signal according to whether or not a video signal and an audio signal are scrambled, comprising: a composite signal processing unit 10 for processing a composite signal of the baseband signal 1 of the tuner, and a baseband of the tuner; A video signal processing unit 20 for processing a video signal of the signal 1, an amplifying transistor Q 6 and Q 7 for amplifying the composite signal and the video signal, respectively, and the amplified composite signal Pin switch 30 and decoder connection unit 40 for connecting to the device and the analog signal switch 50 to send and receive the corresponding control signal through the decoder connection unit 40 when scrambled video signal of the video signal processor 20 And a volume control unit 60 for controlling the volume signal at the pin connection unit 30 and the analog switch 50 to provide a scramble signal and a descramble signal input to the tuner. The analog switch circuit characterized by the above-mentioned.
KR2019910010786U 1991-07-13 1991-07-13 Analog switch circuit KR940001923Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019910010786U KR940001923Y1 (en) 1991-07-13 1991-07-13 Analog switch circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019910010786U KR940001923Y1 (en) 1991-07-13 1991-07-13 Analog switch circuit

Publications (2)

Publication Number Publication Date
KR930003766U KR930003766U (en) 1993-02-26
KR940001923Y1 true KR940001923Y1 (en) 1994-03-26

Family

ID=19316401

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019910010786U KR940001923Y1 (en) 1991-07-13 1991-07-13 Analog switch circuit

Country Status (1)

Country Link
KR (1) KR940001923Y1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100238213B1 (en) * 1996-11-06 2000-01-15 윤종용 A slurry supply apparatus and method for suppling the slurry using the same

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100238213B1 (en) * 1996-11-06 2000-01-15 윤종용 A slurry supply apparatus and method for suppling the slurry using the same

Also Published As

Publication number Publication date
KR930003766U (en) 1993-02-26

Similar Documents

Publication Publication Date Title
US7784070B2 (en) Satellite signal receive and method of conditionally accessing digital TV program by using the same
US6321385B1 (en) Data receiving-processing apparatus and method, and broadcasting method
NZ329943A (en) Providing digital program signals to subscribers using receiver with digital logic circuitry
KR100243448B1 (en) Signal processing system in television receiver
US4509210A (en) Television receiver adaptable for descrambler module
US4736421A (en) System for displaying the subscription state of a pay broadcasting program
KR940001923Y1 (en) Analog switch circuit
EP0557313B1 (en) Television receiver including a picture-in-picture processor
JPH0969987A (en) Television signal receiver
KR100229035B1 (en) Method for storaging pay-per-view program by smart crad
KR0144987B1 (en) Signal roof apparatus of video and audio
KR100192787B1 (en) Apparatus and method of processing scramble-signal in a tv receiver
JP3378800B2 (en) Satellite broadcast receiver
KR200160629Y1 (en) Catv receiving channel restrictive system
JPH0514622Y2 (en)
EP0432676B1 (en) Descrambling accessory for television signal receiver
JP2669960B2 (en) Satellite broadcast reception signal switching device
JP2697491B2 (en) MUSE scramble decoder
JPH0546386Y2 (en)
JPH0434623Y2 (en)
KR940006734B1 (en) Catv apparatus
JPH0434622Y2 (en)
GB2242591A (en) Television receiver/decoder for scrambled broadcast reception
JP2961847B2 (en) Channel selection device
JPH08191443A (en) Scramble broadcast receiver

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee