KR930017002A - Audio interface circuit - Google Patents

Audio interface circuit Download PDF

Info

Publication number
KR930017002A
KR930017002A KR1019920000524A KR920000524A KR930017002A KR 930017002 A KR930017002 A KR 930017002A KR 1019920000524 A KR1019920000524 A KR 1019920000524A KR 920000524 A KR920000524 A KR 920000524A KR 930017002 A KR930017002 A KR 930017002A
Authority
KR
South Korea
Prior art keywords
data
mute
audio interface
interface circuit
signal
Prior art date
Application number
KR1019920000524A
Other languages
Korean (ko)
Other versions
KR940003393B1 (en
Inventor
심재성
Original Assignee
강진구
삼성전자 주식회사
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 강진구, 삼성전자 주식회사 filed Critical 강진구
Priority to KR1019920000524A priority Critical patent/KR940003393B1/en
Publication of KR930017002A publication Critical patent/KR930017002A/en
Application granted granted Critical
Publication of KR940003393B1 publication Critical patent/KR940003393B1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B20/00Signal processing not specific to the method of recording or reproducing; Circuits therefor
    • G11B20/10Digital recording or reproducing

Landscapes

  • Engineering & Computer Science (AREA)
  • Signal Processing (AREA)
  • Signal Processing For Digital Recording And Reproducing (AREA)

Abstract

데이타 기록 재생장치에서의 제안된 오디오 인터페이스 회로는 입력되는 직렬 데이타를 인가되는 클럭에 응답하여 병렬 데이타로 변환하기 위한 변환수단과, 상기 직렬데이타의 특정 영역을 선택하기 위한 제1, 2 선택신호 및 오디오 뮤트선택 신호를 디코딩하여 래치 제어신호 및 뮤트 신호를 출력하는 디코딩 수단과, 상기 직렬 데이타의 채널 클럭의 천이에 응답하여 상기 변환 수단으로 부터 출력되는 상기 병렬 데이타 중에서 상기 디코딩 수단의 래치 제어신호가 지정하는 특정 영역 데이타를 래치 출력하기 위한 데이타 래치 수단과, 상기 뮤트 신호가 상기 데이타의 뮤트를 지정하는 레벨의 신호로써 출력되었을 경우에 상기 데이타 래치 수단의 출력단을 뮤트시키기 위한 뮤트데이타를 생성하는 뮤트 데이타 생성수단을 구비함으로써 데이타의 유실이 방지되며 간단한 회로가 얻어진다.The proposed audio interface circuit in the data recording and reproducing apparatus includes conversion means for converting input serial data into parallel data in response to an applied clock, first and second selection signals for selecting a specific region of the serial data, and Decoding means for decoding an audio mute selection signal and outputting a latch control signal and a mute signal; and among the parallel data output from the conversion means in response to a transition of a channel clock of the serial data, a latch control signal of the decoding means Mute for generating mute data for muting the output end of the data latch means when the mute signal is output as a signal having a level specifying muting of the data, and the data latch means for latching out the specified specific area data; By means of data generation means Chamber is prevented and a simple circuit can be obtained.

Description

오디오 인터페이스 회로Audio interface circuit

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제5도는 본 발명에 따른 오디오 인터페이스 블럭도. 제6도는 제5도에 따른 일실시예의 회로도. 제7도는 제6도에 따른 각부의 동작 타이밍도.5 is an audio interface block diagram according to the present invention. 6 is a circuit diagram of an embodiment according to FIG. 7 is an operation timing diagram of each part according to FIG.

Claims (7)

데이타 기록 재생장치에 있어서, 입력되는 직렬 데이타를 인가되는 클럭에 응답하여 병렬 데이타로 변환하기 위한 변환수단과, 상기 직렬 데이타의 특정 영역을 선택하기 위한 제1, 2선택신호 및 오디오 뮤트선택 신호를 디코딩하여 래치 제어신호 및 뮤트 신호를 출력하는 디코딩 수단과, 상기 직렬 데이타의 채널 클럭의 천이에 응답하여 상기 변환 수단으로부터 출력되는 상기 병렬 데이타 중에서 상기 디코딩 수단의 래치 제어신호가 지정하는 특정 영역 데이타를 래치 출력하기 위한 데이타 래치 수단과, 상기 뮤트 신호가 상기 데이타의 뮤트를 지정하는 레벨의 신호로써 출력되었을 경우에 상기데이타 래치 수단의 출력단을 뮤트시키기 위한 뮤트 데이타를 생성하는 뮤트 데이타 생성 수단으로 구성됨을 특징으로 하는 오디오 인터페이스 회로.A data recording and reproducing apparatus, comprising: converting means for converting input serial data into parallel data in response to an applied clock, first and second selection signals and an audio mute selection signal for selecting a specific area of the serial data; Decoding means for decoding and outputting a latch control signal and a mute signal; and specific region data designated by the latch control signal of the decoding means among the parallel data outputted from the converting means in response to a transition of the channel clock of the serial data. Data latch means for latch output, and mute data generating means for generating mute data for muting the output end of the data latch means when the mute signal is output as a signal having a level specifying muting of the data. Audio interface circuit. 제1항에 있어서, 상기 변환수단이 제1-4직병렬 시프트 레지스터(111-114)로 구성됨을 특징으로 하는 오디오 인터페이스회로.2. An audio interface circuit as claimed in claim 1, wherein said converting means comprises first to fourth parallel shift registers (111-114). 제2항에 있어서, 상기 디코딩 수단이 제1멀티플렉서(121)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.The audio interface circuit according to claim 2, wherein said decoding means comprises a first multiplexer (121). 제3항에 있어서, 상기 데이타 래치 수단이 제1-4래치(131-134)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.4. An audio interface circuit as claimed in claim 3, wherein said data latching means comprises first to fourth latches (131-134). 제4항에 있어서, 상기 뮤트 데이타 생성수단이 제1라인 드라이버(141)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.5. An audio interface circuit as claimed in claim 4, wherein said mute data generating means comprises a first line driver (141). 제2항에 있어서, 상기 디코딩 수단이 인버터(INV1)와, 상기 인버터(INV1)에 연결된 제1멀티플렉서(121)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.The audio interface circuit according to claim 2, wherein said decoding means comprises an inverter (INV1) and a first multiplexer (121) connected to said inverter (INV1). 데이타 기록 재생장치의 오디오 인터페이스 회로에 있어서, 입력되는 직렬 데이타를 인가되는 클럭에 응답하여 병렬 데이타로 변환하기 위한 변환 수단과, 상기 직렬 데이타의 특정 영역을 선택하기 위한 제1, 2선택 신호를 디코딩하여 래치 제어신호를 출력하는 디코딩 수단과, 상기 직렬 데이타의 채널 클럭의 천이에 응답하여 상기 변환 수단으로 부터 출력되는상기 병렬 데이타중에서 상기 디코딩 수단의 래치 제어신호가 지정하는 특정 영역 데이타를 래치 출력하기 위한 데이타래치 수단으로 구성됨을 특징으로 하는 오디오 인터페이스 회로.An audio interface circuit of a data recording and reproducing apparatus, comprising: conversion means for converting input serial data into parallel data in response to an applied clock, and decoding first and second selection signals for selecting a specific region of the serial data; Latching outputting a latch control signal, and latching specific region data designated by the latch control signal of said decoding means among the parallel data output from said converting means in response to a transition of a channel clock of said serial data. Audio interface circuitry comprising data latching means for data latching. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019920000524A 1992-01-16 1992-01-16 Audio interface circuit KR940003393B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019920000524A KR940003393B1 (en) 1992-01-16 1992-01-16 Audio interface circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019920000524A KR940003393B1 (en) 1992-01-16 1992-01-16 Audio interface circuit

Publications (2)

Publication Number Publication Date
KR930017002A true KR930017002A (en) 1993-08-30
KR940003393B1 KR940003393B1 (en) 1994-04-21

Family

ID=19327938

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019920000524A KR940003393B1 (en) 1992-01-16 1992-01-16 Audio interface circuit

Country Status (1)

Country Link
KR (1) KR940003393B1 (en)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100448089B1 (en) * 1997-09-03 2004-11-16 삼성전자주식회사 Digital audio interface unit, enabling a simple hardware configuration and a reduction in a chip area during integration

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
KR100448089B1 (en) * 1997-09-03 2004-11-16 삼성전자주식회사 Digital audio interface unit, enabling a simple hardware configuration and a reduction in a chip area during integration

Also Published As

Publication number Publication date
KR940003393B1 (en) 1994-04-21

Similar Documents

Publication Publication Date Title
KR920005493A (en) High speed output buffer device to temporarily shift output voltage levels
KR910008964A (en) Frequency division circuits where the division ratio can be changed
KR920015364A (en) Output buffer circuit
KR920018640A (en) LCD driving circuit
KR930017002A (en) Audio interface circuit
KR960027364A (en) Digital Audio Signal Mixing Circuit
KR910006986A (en) Function selection circuit
KR920017511A (en) Integrated speakerphone circuit and serial port interface for speakerphone
KR890015244A (en) Digital clip circuit
KR930001087A (en) Digital signal processor
KR930018844A (en) Shift clock generation circuit for adjusting the interval of shift signal
KR960038988A (en) Address buffer of semiconductor memory device
KR940004642A (en) Column address latch signal generator
SU1599969A1 (en) Single-phase d flip-flop
KR960003497A (en) Mixer with attenuator
JP3135742B2 (en) Recorder input device
KR920015712A (en) Selective pulse generator circuit device
KR970055398A (en) Latch and Flip-Flop Circuits
KR970024623A (en) Wideband Digital / Analog Converters for Low and High Frequency
KR940013025A (en) Pulse Code Modulation Digital Multi-Frequency Generator
JPS5760553A (en) Producing device of muting signal in recording system
KR890001310A (en) Digital data transmission circuit by PWM coding / decoding
KR920008666A (en) Instrument sound wave interpolation device of sound source device for electronic instrument
KR910017375A (en) Digital audio data input system of optical disc
KR900001150A (en) PCM data generation circuit

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20060330

Year of fee payment: 13

LAPS Lapse due to unpaid annual fee