Claims (7)
데이타 기록 재생장치에 있어서, 입력되는 직렬 데이타를 인가되는 클럭에 응답하여 병렬 데이타로 변환하기 위한 변환수단과, 상기 직렬 데이타의 특정 영역을 선택하기 위한 제1, 2선택신호 및 오디오 뮤트선택 신호를 디코딩하여 래치 제어신호 및 뮤트 신호를 출력하는 디코딩 수단과, 상기 직렬 데이타의 채널 클럭의 천이에 응답하여 상기 변환 수단으로부터 출력되는 상기 병렬 데이타 중에서 상기 디코딩 수단의 래치 제어신호가 지정하는 특정 영역 데이타를 래치 출력하기 위한 데이타 래치 수단과, 상기 뮤트 신호가 상기 데이타의 뮤트를 지정하는 레벨의 신호로써 출력되었을 경우에 상기데이타 래치 수단의 출력단을 뮤트시키기 위한 뮤트 데이타를 생성하는 뮤트 데이타 생성 수단으로 구성됨을 특징으로 하는 오디오 인터페이스 회로.A data recording and reproducing apparatus, comprising: converting means for converting input serial data into parallel data in response to an applied clock, first and second selection signals and an audio mute selection signal for selecting a specific area of the serial data; Decoding means for decoding and outputting a latch control signal and a mute signal; and specific region data designated by the latch control signal of the decoding means among the parallel data outputted from the converting means in response to a transition of the channel clock of the serial data. Data latch means for latch output, and mute data generating means for generating mute data for muting the output end of the data latch means when the mute signal is output as a signal having a level specifying muting of the data. Audio interface circuit.
제1항에 있어서, 상기 변환수단이 제1-4직병렬 시프트 레지스터(111-114)로 구성됨을 특징으로 하는 오디오 인터페이스회로.2. An audio interface circuit as claimed in claim 1, wherein said converting means comprises first to fourth parallel shift registers (111-114).
제2항에 있어서, 상기 디코딩 수단이 제1멀티플렉서(121)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.The audio interface circuit according to claim 2, wherein said decoding means comprises a first multiplexer (121).
제3항에 있어서, 상기 데이타 래치 수단이 제1-4래치(131-134)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.4. An audio interface circuit as claimed in claim 3, wherein said data latching means comprises first to fourth latches (131-134).
제4항에 있어서, 상기 뮤트 데이타 생성수단이 제1라인 드라이버(141)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.5. An audio interface circuit as claimed in claim 4, wherein said mute data generating means comprises a first line driver (141).
제2항에 있어서, 상기 디코딩 수단이 인버터(INV1)와, 상기 인버터(INV1)에 연결된 제1멀티플렉서(121)로 구성됨을 특징으로 하는 오디오 인터페이스 회로.The audio interface circuit according to claim 2, wherein said decoding means comprises an inverter (INV1) and a first multiplexer (121) connected to said inverter (INV1).
데이타 기록 재생장치의 오디오 인터페이스 회로에 있어서, 입력되는 직렬 데이타를 인가되는 클럭에 응답하여 병렬 데이타로 변환하기 위한 변환 수단과, 상기 직렬 데이타의 특정 영역을 선택하기 위한 제1, 2선택 신호를 디코딩하여 래치 제어신호를 출력하는 디코딩 수단과, 상기 직렬 데이타의 채널 클럭의 천이에 응답하여 상기 변환 수단으로 부터 출력되는상기 병렬 데이타중에서 상기 디코딩 수단의 래치 제어신호가 지정하는 특정 영역 데이타를 래치 출력하기 위한 데이타래치 수단으로 구성됨을 특징으로 하는 오디오 인터페이스 회로.An audio interface circuit of a data recording and reproducing apparatus, comprising: conversion means for converting input serial data into parallel data in response to an applied clock, and decoding first and second selection signals for selecting a specific region of the serial data; Latching outputting a latch control signal, and latching specific region data designated by the latch control signal of said decoding means among the parallel data output from said converting means in response to a transition of a channel clock of said serial data. Audio interface circuitry comprising data latching means for data latching.
※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.