KR930006494Y1 - Selecting circuit of b/w recording mode in vtr - Google Patents

Selecting circuit of b/w recording mode in vtr Download PDF

Info

Publication number
KR930006494Y1
KR930006494Y1 KR2019870022450U KR870022450U KR930006494Y1 KR 930006494 Y1 KR930006494 Y1 KR 930006494Y1 KR 2019870022450 U KR2019870022450 U KR 2019870022450U KR 870022450 U KR870022450 U KR 870022450U KR 930006494 Y1 KR930006494 Y1 KR 930006494Y1
Authority
KR
South Korea
Prior art keywords
recording
killer
signal
vtr
lpf
Prior art date
Application number
KR2019870022450U
Other languages
Korean (ko)
Other versions
KR890015494U (en
Inventor
이승훈
Original Assignee
주식회사 금성사
최근선
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 주식회사 금성사, 최근선 filed Critical 주식회사 금성사
Priority to KR2019870022450U priority Critical patent/KR930006494Y1/en
Publication of KR890015494U publication Critical patent/KR890015494U/en
Application granted granted Critical
Publication of KR930006494Y1 publication Critical patent/KR930006494Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N23/00Cameras or camera modules comprising electronic image sensors; Control thereof
    • H04N23/60Control of cameras or camera modules
    • H04N23/667Camera operation mode switching, e.g. between still and video, sport and normal or high- and low-resolution modes
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/76Television signal recording
    • H04N5/765Interface circuits between an apparatus for recording and another apparatus
    • H04N5/77Interface circuits between an apparatus for recording and another apparatus between a recording apparatus and a television camera

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

VTR에서의 흑백 기록모드 설정회로Monochrome recording mode setting circuit in VTR

제1도는 종래의 회로도.1 is a conventional circuit diagram.

제2도는 본 고안의 회로도.2 is a circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 휘도 신호(Y) 기록 프로세스 2 : 믹스1: Luminance signal (Y) recording process 2: Mix

3 : 기록암프 4 : 3.58㎒ 밴드패스필터3: recording amplifier 4: 3.58 MHz band pass filter

5 : Acc암프 6 : Acc검파기5: Acc amp 6: Acc detector

7 : 기록버스트 앰퍼시스 메인 컨버터 및 킬러 암프7: Burst Emphasis Main Converter and Killer Amp

8 : 킬러 검파기 9 : 3.58㎒ VCO8: Killer detector 9: 3.58MHz VCO

10 : 기록 APC 11 : 버스트 게이트 펄스10: recording APC 11: burst gate pulse

12 : LPF 13 : 서브컨버터12: LPF 13: Sub-Converter

13 : LPF의 출력단자 15 : 기록휘도신호13: LPF output terminal 15: Recording luminance signal

H : 회전 헤드 In : 비디오신호 입력단자H: Rotating head In: Video signal input terminal

SW : 기록모드 스위치SW: Record Mode Switch

본 고안은 카메라 일체형 VTR에 적합하도록 한 흑백 기록모드에 관한 것이다.The present invention relates to a black and white recording mode suitable for a camera integrated VTR.

종래에는 제1도에서와 같이 휘도신호(Y)기록 프로세스(1)에 믹서단(2)이 연결되고, 이에 기록암프(3)를 통하여 회전헤드(H)가 연결되며, 3.58㎒ BPF(4)는 Acc암프 (5), 기록 버스트 앰퍼시스 메인 컨버터 및 킬러암프(7), LPF(12)를 통하여 상기 믹서단(2)에 연결하고, 3.58㎒ VCO(9)에 기록 APC(10)와 버스트 게이트 펄스(Burst Gate Pulse)(11)를 거쳐 킬러 검파기(Killer Detector)(8)를 연결하고, 상기 킬러 검파기(8)와 서브컨버터(13)에는 상기 기록 버스트 앰퍼시스 메인컨버터, 킬러암프(7) 및 LFP(12)를 통하여 상기 믹서단(2)을 연결한 회로 구성으로서, 그의 동작 관계는 다음과 같다.Conventionally, as shown in FIG. 1, the mixer stage 2 is connected to the luminance signal Y recording process 1, and the rotating head H is connected to the recording amplifier 3, and the 3.58 MHz BPF 4 ) Is connected to the mixer stage 2 via an Acc amp (5), a recording burst emphasis main converter and a killer amp (7), an LPF (12), and a recording APC (10) with a 3.58 MHz VCO (9). A killer detector (8) is connected via a burst gate pulse (11), and the killer detector (8) and the sub-converter (13) are connected to the recording burst emphasis main converter and killer amp ( 7) and a circuit configuration in which the mixer stage 2 is connected via the LFP 12, the operation relationship of which is as follows.

우선, 입력단자(In)에 입력되는 비디오 신호는 휘도(Y)신호와 칼라(C)신호로 나누어져 기록된다.First, the video signal input to the input terminal In is divided into a luminance Y signal and a color C signal and recorded.

여기에서, 3.58㎒ FBF(4)에 입력된 영상신호는 칼라신호만 인출되어 Acc암프(5)를 거쳐서 일정한 레벨로 증폭 또는 감소되고, 이어서 기록버스트 앰퍼시스 메인 컨버터 및 킬러암프(7)를 거쳐 낮은 주파수로 변환되고 LPF(12)를 거친 다음 믹서단(2)에 입력되어 기록휘도신호(15)와 혼합되며, 이어서 기록암프(3)를 통하여 회전헤드(H)에 의하여 테이프상에 기록된다.Here, the video signal inputted to the 3.58 MHz FBF 4 is extracted with only the color signal and amplified or reduced to a constant level via the Acc amp 5, and then through the recording burst emphasis main converter and the killer amp 7. Converted to a low frequency, passed through the LPF 12, input to the mixer stage 2, mixed with the recording luminance signal 15, and then recorded on the tape by the rotating head H through the recording amplifier 3 .

한편 Acc암프(5)를 통한 칼라신호는 Acc검파기(6) 및 킬러검파기(8), 기록 APC(10)에 입력되어 Acc암프(5) 이득의 조절 및 입력된 칼라신호에 대하여 비교 판정하여 킬러암프(7)의 구동여부를 결정하게 된다.On the other hand, the color signal through the Acc amp 5 is input to the Acc detector 6, the killer detector 8, and the recording APC 10 to control the gain of the Acc amp 5 and to compare and determine the input color signal. The driving of the amp 7 is determined.

즉 자동 칼라 킬러(Automatic Color Killer) 신호단자(a)의 전위를 정상적인 칼라신호 입력시에는 하이 상태로, 비정상적인 칼라신호 입력시에는 로우 상태로 하여 킬러암프(7)의 동작여부를 결정하게 된다.That is, the operation of the killer amp 7 is determined by setting the potential of the automatic color killer signal terminal a to a high state when a normal color signal is input and a low state when an abnormal color signal is input.

그러나 상기한 종래의 장치에서는 입력되는 비디오 신호 중 칼라신호의 유무 및 정상, 비정상 상태를 칼라 프로세서가 판단하여 칼라 킬러암프의 구동 여부를 결정하기 때문에 사용자가 임의로 조작 사용할 수가 없는 문제점이 있었다.However, the above-described conventional apparatus has a problem in that the user cannot arbitrarily operate the color killer amp by determining whether the color killer amp is driven by determining whether the color signal is present, normal or abnormal among the input video signals.

본 고안은 이러한 종래의 문제점을 감안하여 간단한 회로 구성에 의하여 칼라 신호의 녹화 여부를 결정하게 되므로 사용자의 임의 조작이 가능하도록 하여 특수한 효과등을 얻을 수가 있는 것이어서, 다양한 예술성이 추구되는 캠 코오더(Camcorder)등에 적합하게 사용할 수 있도록 한 것으로서, 이를 첨부한 도면에 의하여 상세히 설명하면 다음과 같다.The present invention is to determine whether the recording of the color signal by a simple circuit configuration in consideration of such a conventional problem, so that the user can operate arbitrarily to obtain a special effect, etc. Camcorder) to be used suitably, and described in detail by the accompanying drawings as follows.

제2도는 본 고안의 회로도서, 제1도와 동일 부분에 대하여는 동일 부호를 부여하고 있으며, 제1도의 킬러검파기(8)의 출력단에 앤드 게이트(A1)의 일측입력단을 접속하고 상기 앤드게이트(A1)의 타측입력단에는 모드선택스위치(SW)가 접속된 그의 출력단과 상기 LPF(12)의 출력단 사이에 인버터(I1), 저항(R1), (R2)및 콘덴서(C1)를 통하여 트랜지스터(Q1)를 연결하여 구성한 것이다.FIG. 2 is a circuit diagram of the present invention, and the same reference numerals are given to the same parts as those of FIG. 1, and one input terminal of the AND gate A 1 is connected to the output terminal of the killer detector 8 of FIG. Inverter I 1 , resistor R 1 , R 2 , and capacitor C 1 between the output terminal of the LPF 12 and its output terminal to which the mode selection switch SW is connected to the other input terminal of A 1 ). It is configured by connecting the transistor (Q 1 ) through.

이와 같이 구성된 본 고안의 작용효과를 설명하면 다음과 같다.Referring to the effect of the present invention configured as described above are as follows.

전술한 바와 같이 입력된 영상신호가 휘도신호와 칼라 신호로 구분되고 각각의 프로세스를 거쳐 기록이 되는 회로 동작은 종래와 같으며, 이 부분에 대한 설명은 생략하기로 한다.As described above, a circuit operation in which the input video signal is divided into a luminance signal and a color signal and recorded through each process is the same as in the related art, and a description thereof will be omitted.

제2도에서 사용자가 기록모드 스위치(SW)로서 칼라모드측으로 전환시켜 녹화하는 경우에는 입력되는 영상신호가 정상적인 합성 칼라신호이면 킬러검파기(8)의 출력단 신호(a)는 하이 상태가 됨에 따라, 단자(c)의 신호도 하이 상태가 되므로 앤드 게이트(A1)의 출력단 신호도 하이상태가 되어 기록 버스트, 앰퍼시스 메인컨버터 및 킬러암프(7)에 입력되므로 정상적인 녹화 상태로 되어 저역 변환된 칼라 신호가 출력되며, 또한 앤드 게이트(A1) 출력단의 하이 신호가 인버터(I1)를 거쳐 로우신호로 변환되어 이에 따라 트랜지스터(Q1)가 차단되므로 이 경우에는 LPF(12)의 출력신호(14)가 믹서단(2)에 입력되도록 한다.In FIG. 2, when the user switches to the color mode by using the recording mode switch SW, if the input video signal is a normal composite color signal, the output terminal signal a of the killer detector 8 becomes high, Since the signal of the terminal c also becomes high, the output terminal signal of the AND gate A 1 also becomes high, and is input to the recording burst, the emphasis main converter, and the killer amp 7 so that it is in a normal recording state and the low-frequency converted color is obtained. Signal is outputted, and the high signal at the output terminal of the AND gate A 1 is converted into a low signal through the inverter I 1 , so that the transistor Q 1 is blocked accordingly, in this case, the output signal of the LPF 12 ( 14) is input to the mixer stage (2).

한편 사용자가 기록모드 전환스위치(SW)를 흑/백모드 상태로 전환하면 기록시에는 단자(c)신호가 로우 상태로 되고, 여기에서 입력되는 칼라 신호가 정상적인 상태이면 단자(a)신호가 하이 상태가 되므로 이 경우에는 앤드 게이트(A1)의 출력단 신호는 로우상태가 되어 기록 버스트 앰파시스 메인 컨버터 및 킬러암프(7)의 입력단에 가해지나 로우 상태인 칼라신호는 로우 패스필터(LPF)(12)를 통과하지 못하므로 인버터(I1)의 출력단 신호는 하이 상태가 되고 이 신호는 저항(R1)(R2)및 콘덴서(C1)를 통하여 상기한 트랜지스터(Q1)를 도통시키게 되므로 LPF(12)의 출력단에 나타나는 미세한 잡음이 믹서단(2)에 입력되지 못하도록 한다.On the other hand, if the user switches the recording mode switch SW to the black / white mode, the terminal (c) signal goes low during recording, and if the color signal input here is normal, the terminal (a) signal goes high. In this case, the output terminal signal of the AND gate A 1 becomes low and is applied to the input terminals of the write burst ampassis main converter and the killer amp 7, but the color signal in the low state is the low pass filter LPF ( Since it does not pass 12), the output terminal signal of the inverter I 1 becomes high and this signal causes the transistor Q 1 to conduct through the resistor R 1 (R 2 ) and the capacitor C 1 . Therefore, the minute noise appearing at the output stage of the LPF 12 is prevented from being input to the mixer stage 2.

여기에서 저항(R1)(R2) 및 콘덴서(C1)는 트랜지스터(Q1)의 베이스측 전압을 조정하기 위한 것이다.Here, the resistors R 1 (R 2 ) and the capacitor C 1 are for adjusting the base side voltage of the transistor Q 1 .

이상에서와 같이 동작되는 본 고안은 사용자가 캠코오더(Camcorder)등을 이용하여 녹화를 행할때에 간단한 조작에 의하여 칼라신호의 녹화 여부를 결정할 수가 있는 것이어서, 다양한 예술성을 추구할 수가 있는 효과를 제공하는 것이다.The present invention, which operates as described above, allows the user to determine whether to record a color signal by simple operation when recording using a camcorder or the like, thereby providing various artistic effects. It is.

Claims (1)

영상신호 입력단자(In)에 휘도신호(Y) 기록프로세스(1), 믹서단(2) 및 기록암프(3)를 통하여 회전헤드(H)가 연결되고, 3.58㎒ BPF(4)를 통하여는 Acc암프(5), 기록버스트 앰퍼시스 메인 컨버터 및 킬러암프(7) 및 LPF(12)를 통하여 상기 믹서단(2)이 연결되며, 3.58㎒ VCO(9)에 기록 APC(10), 킬러검파기(8)를 통하여 상기 기록버스트 앰퍼시스 메인 컨버터 및 킬러암프(7)가 연결된 회로 구성으로 이루어지는 VTR에 있어서, 상기 킬러검파기(8)의 출력단에 앤드 게이트(A1)의 일측 입력단을 접속하고, 앤드게이트(A1)의 타측입력단에는 모드 선택스위치(SW)가 접속된 앤드 게이트(A1)의 출력단과 상기 LPF(12)의 출력단 사이에 인버터(I1), 저항(R1),(R|2) 및 콘덴서(C1)를 통하여 트랜지스터(Q1)를 연결하여서 구성된 VTR에서의 흑백 기록모드설정 회로.The rotating head H is connected to the video signal input terminal In through the luminance signal Y recording process 1, the mixer stage 2 and the recording amp 3, and through the 3.58 MHz BPF 4, The mixer stage 2 is connected via an Acc amp (5), a recording burst emphasis main converter and a killer amp (7) and an LPF (12), and a recording APC (10) and a killer detector on a 3.58 MHz VCO (9). (8), in the VTR having a circuit structure in which the recording burst amperesis main converter and the killer amp 7 are connected, an input terminal of the end gate A 1 is connected to an output terminal of the killer detector 8, aND gate (a 1) the other input terminal, the mode selection switch (SW) to the inverter (I 1) between the output terminal of the aND gate (a 1) the output and the LPF (12) of the connection, a resistor (R 1), the ( A circuit for setting a monochrome recording mode in a VTR configured by connecting a transistor Q 1 through R | 2 ) and a capacitor C 1 .
KR2019870022450U 1987-12-19 1987-12-19 Selecting circuit of b/w recording mode in vtr KR930006494Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870022450U KR930006494Y1 (en) 1987-12-19 1987-12-19 Selecting circuit of b/w recording mode in vtr

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870022450U KR930006494Y1 (en) 1987-12-19 1987-12-19 Selecting circuit of b/w recording mode in vtr

Publications (2)

Publication Number Publication Date
KR890015494U KR890015494U (en) 1989-08-12
KR930006494Y1 true KR930006494Y1 (en) 1993-09-24

Family

ID=19270492

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870022450U KR930006494Y1 (en) 1987-12-19 1987-12-19 Selecting circuit of b/w recording mode in vtr

Country Status (1)

Country Link
KR (1) KR930006494Y1 (en)

Also Published As

Publication number Publication date
KR890015494U (en) 1989-08-12

Similar Documents

Publication Publication Date Title
KR930006494Y1 (en) Selecting circuit of b/w recording mode in vtr
US4430674A (en) Color video signal processing circuit
KR950002653B1 (en) Apparatus for recording video signal on recording medium
US4068256A (en) Video recording apparatus with color killer
US4433255A (en) Signal sampling gate circuit
US5097345A (en) Magnetic video recording apparatus
US4500931A (en) Signal sampling gate circuit
JP2872882B2 (en) Video tape recorder power-on reset method and circuit, and video tape recorder
GB2094092A (en) Signal processing circuit
US5412482A (en) Signal line changeover circuit with emitter followers
JP2625675B2 (en) Integrated circuit
KR910003092Y1 (en) Signal selecting circuit of dual system
US5377012A (en) Color signal processing circuit for a video cassette recorder
KR900006014Y1 (en) Fielding signal muting circuit of the video tape record
KR900008511Y1 (en) Recording circuit of picture signals
KR940005013Y1 (en) High frequency removing cirucit for b/w signal recording and reproducing
KR910005011Y1 (en) Noise removing circuit
KR0134500B1 (en) Signal input/output switching apparatus for video camera
KR0138552Y1 (en) Color signal process circuit
KR930008449Y1 (en) Image regeneration signal level automic control circuit
KR100211251B1 (en) Play color flicker preventing circuit in a vcr at pause or low speed
EP0735539A1 (en) Double deck video cassette tape recorder
CA1193360A (en) Signal processing circuit
KR970009070B1 (en) Video cassette recorder with color killer function
KR940003460Y1 (en) Input/output interference preventing circuit of vcr

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020830

Year of fee payment: 10

EXPY Expiration of term