KR930004655Y1 - 수신 장치 - Google Patents

수신 장치 Download PDF

Info

Publication number
KR930004655Y1
KR930004655Y1 KR2019880009199U KR880009199U KR930004655Y1 KR 930004655 Y1 KR930004655 Y1 KR 930004655Y1 KR 2019880009199 U KR2019880009199 U KR 2019880009199U KR 880009199 U KR880009199 U KR 880009199U KR 930004655 Y1 KR930004655 Y1 KR 930004655Y1
Authority
KR
South Korea
Prior art keywords
circuit
tuning
color burst
video
intermediate frequency
Prior art date
Application number
KR2019880009199U
Other languages
English (en)
Other versions
KR890003929U (ko
Inventor
도요미 요네마루
Original Assignee
샤프 가부시끼가이샤
쓰지 하루오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 샤프 가부시끼가이샤, 쓰지 하루오 filed Critical 샤프 가부시끼가이샤
Publication of KR890003929U publication Critical patent/KR890003929U/ko
Application granted granted Critical
Publication of KR930004655Y1 publication Critical patent/KR930004655Y1/ko

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/50Tuning indicators; Automatic tuning control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Channel Selection Circuits, Automatic Tuning Circuits (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.

Description

수신 장치
제1도는 본 고안의 수신회로의 일 실시예를 나타낸 블록도.
제2a, b도는 동단 동조회로도 및 주파수 특성도.
제3a, b도는 동보 동조회로도 및 주파수 특성도.
제4도는 종래 기술의 예를 나타낸 블록도.
제5a도 내지 (d)는 영상주파수 특성을 보정하는 작용을 설명하기 위한 파형도.
* 도면의 주요부분에 대한 부호의 설명
2 : 입력동조회로 3 : 고주파 증폭회로
4 : 단간동조회로 5 : 혼합회로
6 : 국부발진회로 7 : 중간주파 출력동조회로
본 고안은 TV, 비디오 등에 사용되고 TV방송을 수신하기 위한 수신장치에 관한 것이다.
TV방송은 6~8MHz를 1개의 채널로 하여 50~900MHz의 대역이 할당되어 있다.
이 신호를 수신하는 튜너는 거의가 슈퍼헤테로다인을 방식을 채용하고 있기때문에 특히 전자동조 튜너에서는 동조의 트래킹을 잡기가 어렵고 전 채널의 비디오 주파수 특성을 동일하게 하는 것은 매우 곤란하다.
채널간에 비디오 주파수 특성이 변화하는 것은 화질(해상도, S/N, 색의 명암, 파형응답특성)의 변화가 일어나 바람직스럽지 않으며 특히 근년의 대화면화, 고성능화에 대응하기 위하여는 개선되지 않으면 안되는 항목이다.
제4도는 종래기술의 구성을 나타낸 블록도이다.
도면에 도시된 바와 같이 튜너(20)는 입력동조회로(21), 고주파 증폭회로(22), 단간동조회로(23), 혼합회로(24), 국부 발진회로(25), 중간주파출력 동조회로(26)에 의하여 구성되어 있다.
또 상기 튜너(20)는 VHF, UHF가 별도의 회로로 각각 구성되는 경우가 통상적이나 여기서는 개념만을 나타내기 위하여 1개의 회로로 하였다.
영상회로(27)는 중간주파 증폭회로(28), 비디오 주파수 특성 보정용 동조회로(29), 필터(30), 영상중간 주파증폭회로(31), 영상검파회로(32)로 구성되어 있다.
비디오 주파수 특성 보정회로(33)는 칼라 버스트 발취회로(35)와 직류전압 변환회로(34)로 구성되는데, 이 회로(33)에서는 상기 영상검파회로(32)에 의하여 복조된 비디오 신호로 부터 칼라 버스트 신호를 상기 칼라 버스트 신호 발취회로(35)에 의하여 발취하고, 이를 직류전압 변환회로(34)에서 직류전압으로 변환시킨 후 상기 비디오 주파수 특성 보정용 동조회로(29)로 피이드백시킨다.
이 비디오 주파수 특성 보정회로(33)는 칼라 버스트 신호의 레벨에 대응한 직류전압에 의하여 동조회로(29)의 공진점을 제어하여 일정한 칼라 버스트 레벨을 얻고 있다.
따라서 채널간에 의한 칼라 버스트 레벨의 변화가 없이 일정한 비디오 주파수 특성을 얻을 수 있다.
그러나 상기 구조에서는 영상회로(27)에 보정동조회로(29)를 새롭게 설정할 필요가 있다.
또 중간주파 증폭회로(28)가 없는 수신회로의 경우 제4도와 같이 회로를 구성하는 것이 곤란하였다.
본 고안의 목적은 간단한 회로구성으로 채널간에서 비디오 주파수 특성의 변화가 적은 수신장치를 제공하는 데 있다.
본 고안의 또다른 목적은 채널간에 의한 칼라 베스트의 변화가 없이 거의 일정한 비디오 주파수 특성을 얻을 수 있는 수신 장치를 제공하는 것이다.
본 고안의 다른 목적들과 본 고안을 적용할 수 있는 범위는 이후에 있을 상세한 설명으로 명백해 진다.
그러나 고안의 바람직한 실시예를 나타낼때 특성 실례를 들고 그것에 대해서만 상세히 설명하지만 고안의 정신과 범위내에서 다양한 변형과 개량이 있을 수 있다는 것이이 분야의 통상전문가들에게는 명백하게 이해될 것이다.
상기 목적을 달성하기 위하여 본 고안의 일실시예의 수신장치는 튜너와 영상회로와 해당 영상회로의 출력으로 부터 칼라 버스트 신호를 발취하여 해당칼라 버스트 신호의 레벨에 상응한 전압을 상기 튜너의 중간주파출력 동조회로에 피이드백하는 보정회로를 구비하고 있다.
따라서 상기 영상회로에 새롭게 보정용 회로를 설치할 필요없이 상기 튜너내의기존의 중간주파출력 동조회로를 사용한 간단한 구성으로 채널간의 비디오 주파수 특성의 변화보정을 하는 것이다.
이하 도면을 사용하여 본 고안의 일실시예를 상세히 설명한다.
제1도에 있어서, 튜너(1)는 입력동조회로(2), 고주파 증폭회로(3) 단간동조회로(4), 혼합회로(5), 국부발진회로(6), 중간주파출력 동조회로(7)에 의하여 구성되어 있다.
또 상기 튜너(1)는 VHF, UHF가 별도의 회로로서 구성되는 경우가 많으나 여기서는 개념만을 표시하기 위하여 1개의 회로로 하였다.
영상 회로(9)는 중간주파 증폭회로(8), 필터(10), 영상중간 주파증폭회로(11), 영상검파회로(12)로 구성되어 있다.
비디오 주파수 특성 보정회로(15)는 칼라 버스트 신호발취회로(13)와 직류전압 변환회로(14)로 구성된다.
비디오 주파출력 특성보정회로(15)에서는 상기 영상검파회로(12)에 의하여 복조된 비디오신호로 부터 칼라 버스터 신호를 상기 칼라 버스트 발취회로(13)에 의하여 발취하여 직류전압 변환회로(14)에서 직류전압으로 변환한 후 튜너(1)의 중간주파출력 동조회로(7)에 피이드백 되게 한다.
즉 제1도에 있어서는 칼라 버스트 신호에 따른 전압을 튜너(1)의 중간주파출력 동조회로(7)에 피이드백하여 비디오 주파수 특성의 보정용 회로와 겸용하고 있다.
이 같이하면 종래의 보정용 동조회로(29)를 신설하지 않아도 비디오 주파수 특성의 변화를 방지할 수 있다.
본 고안에 있어서는 칼라 버스트 신호의 레벨에 해당하는 직류전압에 의하여 튜너(1)의 동조회로(7)의 공진점을 제어하여 일정한 칼라 버스트레벨을 얻고 있다.
따라서, 채널간에 의한 칼라 버스트 레벨의 변화가 없이 일정한 비디오 주파수 특성을 얻을 수 있다.
제2a, b도의 혼합회로(5)와 접속되는 본 고안의 중간주파출력 동조회로(7)의 일예로서의 단동조회로도 및 그 주파수 특성도를 나타낸 것이고, 제3a, b도는 본 고안의 중간주파출력 동조회로(7)의 다른 예로서의 복동조회로도 및 그 주파수 특성도를 나타낸 것이다.
제2a도 및 제3a도를 참조하면서 본 고안에 따른 중간주파출력 동조회로의 구성을 살펴보도록 하겠다.
먼저, 제2a도에서 참조번호5로 나타낸 것을 혼합회로이고, 참조번호 7로 나타낸 것이 중간주파출력동조회로이다.
본 고안에 따른 중간주파출력 동조회로(7)의 구성을 살펴 보기에 앞서 혼합회로(5)의 구성을 살펴보도록 하겠다.
도시된 바와 같이 상기 혼합회로(5)는 연속적으로 연결된 (caseaded)2개의 혼합용 트랜지스터(A1, A2)와 4개의 바이어스저항(R1~R4)과, 2개의 바이패스 콘덴서(C1, C2)로 구성된다.
단(일)동조회로(single tuning ckrcuit)의 예를 나타낸 중간주파출력 동조회로(7)는 동조 및 임피던스 변환용 콘덴서(C3, C4)와, 가변동조코일(또는, 가변동조 인덕터)(T1)과, 이 코일(T1)과 병렬로 접속되고 통상 베리캡 다이오드라 불리는 가변용량다이오드(voltage-variable capacitance diode)(D1)와, 동조의 가변영역(variable range of tuning)을 보정하기 위한 2개의 결합콘덴서(C6, C7)와, 상기 배리캡 다이오드(D1)를 위한 바이어스저항(R6, R7) 및, 영상회로(9)와의 접속을 위한 결합콘덴서(C5)로 구성된다.
복동조회로(double tuning circuit)의 예를 나타낸 제3a도에서 C8로 나타낸 것을 복동조를 위한 결합콘덴서이고, C9 및 C10은 동조 및 임피던스 정합을 위한 콘덴서이며, T2는 복동조를 위한 2차 동조용 코일(또는, 동조용 인덕터)을 나타낸 것이다.
제3a도에서 설명되지 않은 구성요소들 즉, 제2a도에서와 동일한 참조부호가 붙혀진 구성요소들은 상호 동일하거나 동일한 기능을 수행하는 것들이다.
이상과 같은 구성을 갖는 본 고안의 작용에 대해 상세히 설명하도록 하겠다.
여기서, 단동조회로(제2a도 참조)와 복동조회로(제3a도 참조)의 동작원리는 동일하기 때문에 설명을 간략하게 하기 위하여 단동조회로의 동작에 대해서만 설명한다.
제2도에서, 혼합회로(5)내 홉합트랜지스터(Q1)의 베이스에는 단간동조회로(제1도의 4참조)로 부터 출력되는 RF신호와 국부발진회로(제1도의 6참조)로 부터 출력되는 국부발진 신호가 제공되는데, 이 혼합회로(5)에서 상기의 두신호들이 혼합된다.
이와같이 혼합회로(5)에 의해 혼합된 신호는 혼합용 트랜지스터(Q2)의 콜렉터를 통하여 중간주파출력 동조회로(7)로 제공된다.
중간주파출력 동조회로(7)의 중심주파수 및 선택도(selectivity)는 콘덴서(C3~C7)와, 트랜지스터(Q2)의 출력임피던스 및, 영상회로(9)의 입력임피던스에 의해 결정된다.
상기 동조회로(7)로 부터 출력된 중간주파수신호는 중간 주파 증폭회로(8)와, 비디오신호를 여파하기 위한 필터(10)와, 영상중간주파 증폭회로(11) 및 비디오신호를 복조하는 영상검파회로(12)를 거치게 된다.
영상검파회로(12)에 의해 복조된 비디오신호는 비디오 주파출력 특성 보정회로(15)로 제공되는데, 이 비디오신호는 칼라 버서트 발취회로(13)로 입력된다.
제5a도 내지 (d)는 비디오 주파출력 특성 보정회로(15)가 비디오 주파수 특성을 보정하는 작용을 설명하기 위한 파형도이다.
먼저, 제5a도는 상기 영상검파회로(12)로 부터 출력되는 비디오 신호의 파형을 나타낸 것이고, 제4(b)도는 비디오신호의 주파수 특성을 나타낸 것이다.
상기한 바와 같이 영상검파회로(12)에 의해 복조된 비디오 신호가 비디오 주파출력 특성 보정회로(15)내 칼라 버스트 발취회로(13)로 제공되면, 이 회로(13)는 상기 비디오신호로 부터 칼라 버스트 신호(제5a도 참조)를 발취하여 직류전압 변화회로(14)로 제공한다.
직류전압 변환회로(14)는 상기 칼라 버스트 발취회로(13)로 부터 제공되는 칼라 버스트 신호의 레벨에 따라서 그 크기가 변화되는 직류전압을 발생시켜 출력하는데, 상기 변환회로(14)에 의해 발생된 직류전압을 바이어스 저항(R7, R8)을 통하여 배리캡 다이오드(D1)로 인가된다.
비디오신호의 칼라 버스트 신호는 제5b도에 도시된 3.58MHz지점에 해당되며, 칼라 버스트 신호의 레벨은이 되는데, 제5a도에 도시된 칼라 버스트 신 A, B, C의 레벨은 제5b도에 나타낸 A′, B′, C′(dB)에 각각 해당된다.
따라서, 칼라 버스트 발취회로(13)로 부터 제공되는 칼라 버스트 신호의 레벨이 A′인 경우 직류전압 변환회로(14)는 직류전압VA를 발생시키고, B′인 경우에는 직류전압VB를 C′인 경우에는 직류전압VC를 발생시킨다.(제5도의 참조).
이와같이, 칼라 보스트 신호의 레벨에 따라서 발생되는 직류 전압(VA, VB, VC)은 배리캡 다이오드(D1)로 제공된다.
동조의 중심주파수는 공급전압에 따라서 용량이 변하는 가변용량수단인 상기 배리캡 다이오드(D1)의 용량에 의해 결정된다.
예를 들어, 직류전압 변환회로(14)로 부터 보정전압 VB가 배리캡 다이오드(D1)로 제공될 때 중간주파출력 동조회로(7)의 중심 주파수는 제5d도에 도시된 바와 같이 fB로 설정된다.
또한, 보정전압VA(또는 VC)가 제공될 때에는 다시 중심주파수가 변하게 되어 상기 레벌의 변화분(variation)이 A″(또는 B″)와 같도록 설정됨으로써 칼라 버스트 레벨의 편차가 없어지게 되어 일정한 칼라 버스트 레벨이 유전된다.
이와같이 직류전압 변환회로(14)로 부터의 출력을 바이어스 저항(R7)을 통하여 배리캡 다이오드(D1)에 인가하는 것에 의하여 공진점을 가변하여 보정을 행하는 것이다.
이상과 같이 본 고안에 의하면 중간주파출력 동조회로를 비디오 특성 보정회로로 하여서도 사용하므로서 비디오 주파수 특성의 보정을 간단한 회로로서 행할 수 있는 유용한 수신장치를 제공할 수 있다.
본 고안의 특정한 실시예를 설명였지만 여러 가지의 변경과 개량이 청구범위에 기재된 본 고안의 정신과 범위에 벗어나지 않는 범위내에서 가능하다는 것이 이 기술분야에서 통상의 지식을 가진자에게는 명백할 것이다.

Claims (1)

  1. 튜너와, 영상회로와, 비디오신호로 부터 칼라 버스트 신호를 발취하여 상기 칼라 버스트 신호의 레벨에 해당하는 보정전압을 출력하는 보정회로를 구비한 수신장치에 있어서, 상기 튜너의 중간주파출력 동조회로는 동조용 코일들과, 동조용 콘덴서들과, 상기 동조용 코일들과 병렬로 배치되고 상기 보정전압을 받아들이도록 연결된 가변용량 수단을 구비한 동조회로를 포함하고, 상기 가변용량수단은 상기 보정전압에 따라서 용량이 변화되어 상기 동조회로의 공진주파수를 변화시키는 것을 특징으로 하는 수신장치.
KR2019880009199U 1987-07-08 1988-06-15 수신 장치 KR930004655Y1 (ko)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP1987104775U JPS6411071U (ko) 1987-07-08 1987-07-08
JP?62-104775 1987-07-08

Publications (2)

Publication Number Publication Date
KR890003929U KR890003929U (ko) 1989-04-14
KR930004655Y1 true KR930004655Y1 (ko) 1993-07-22

Family

ID=14389854

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019880009199U KR930004655Y1 (ko) 1987-07-08 1988-06-15 수신 장치

Country Status (2)

Country Link
JP (1) JPS6411071U (ko)
KR (1) KR930004655Y1 (ko)

Families Citing this family (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US7703662B2 (en) 2007-03-07 2010-04-27 Shinko Electric Industries Co., Ltd. Conductive ball mounting apparatus and conductive ball mounting method

Also Published As

Publication number Publication date
KR890003929U (ko) 1989-04-14
JPS6411071U (ko) 1989-01-20

Similar Documents

Publication Publication Date Title
US4905306A (en) Filter switching arrangement for a tuner
US7756500B1 (en) Active inductor circuits for filtering in a cable tuner circuit
US4380828A (en) UHF MOSFET Mixer
KR100375397B1 (ko) 텔레비젼신호 수신튜너
US5428828A (en) Television receiver tuning circuit
US4442548A (en) Television receiver tuning circuit tunable over a wide frequency range
KR840000112B1 (ko) 텔레비젼 신호처리장치
CA2279566A1 (en) Receiver having a tuning circuit with a selectable input
US3742130A (en) Television receiver incorporating synchronous detection
KR920002761B1 (ko) 다중대역 텔레비젼 수상기용 동조 시스템
US3949306A (en) High frequency amplifier with frequency conversion
KR930004655Y1 (ko) 수신 장치
GB2240227A (en) Local oscillation circuit for band switching
US4628540A (en) Tuning arrangement having a substantially constant frequency difference between an RF-circuit and an oscillator circuit
US6665022B1 (en) Input circuit of TV tuner
US3922483A (en) Tunable television receiver circuits with automatic phase control
MXPA97002782A (en) Entry circuit for a televis tuner
US4850039A (en) Transistor mixer
JPH0730456A (ja) テレビジョンチューナ
US7158191B2 (en) Video signal processing apparatus
US20030124996A1 (en) Tuner comprising a selective filter
KR900002150Y1 (ko) Uhf 채널의 aft 보정회로
US4547805A (en) Television AFC system usable with offset carrier frequencies
JPS61103308A (ja) 複同調回路
JPH0453062Y2 (ko)

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20020709

Year of fee payment: 10

EXPY Expiration of term