KR920009446B1 - Multi input printer control circuit - Google Patents

Multi input printer control circuit Download PDF

Info

Publication number
KR920009446B1
KR920009446B1 KR1019900018508A KR900018508A KR920009446B1 KR 920009446 B1 KR920009446 B1 KR 920009446B1 KR 1019900018508 A KR1019900018508 A KR 1019900018508A KR 900018508 A KR900018508 A KR 900018508A KR 920009446 B1 KR920009446 B1 KR 920009446B1
Authority
KR
South Korea
Prior art keywords
printer
output
terminal
signal
strobe
Prior art date
Application number
KR1019900018508A
Other languages
Korean (ko)
Other versions
KR920010461A (en
Inventor
석주한
Original Assignee
금성일렉트론 주식회사
문정환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 금성일렉트론 주식회사, 문정환 filed Critical 금성일렉트론 주식회사
Priority to KR1019900018508A priority Critical patent/KR920009446B1/en
Publication of KR920010461A publication Critical patent/KR920010461A/en
Application granted granted Critical
Publication of KR920009446B1 publication Critical patent/KR920009446B1/en

Links

Classifications

    • GPHYSICS
    • G06COMPUTING; CALCULATING OR COUNTING
    • G06FELECTRIC DIGITAL DATA PROCESSING
    • G06F13/00Interconnection of, or transfer of information or other signals between, memories, input/output devices or central processing units
    • G06F13/14Handling requests for interconnection or transfer
    • G06F13/20Handling requests for interconnection or transfer for access to input/output bus

Landscapes

  • Engineering & Computer Science (AREA)
  • Theoretical Computer Science (AREA)
  • Physics & Mathematics (AREA)
  • General Engineering & Computer Science (AREA)
  • General Physics & Mathematics (AREA)
  • Accessory Devices And Overall Control Thereof (AREA)

Abstract

The data of number of personal computers is printed by one printer using the controller. The controller comprises interface units including a strobe signal generator (1d) for operating strobe signal transmitted from a personal computer and print on signal of a printer to transmit strobe signal to a printer, a decoder (1e) for decoding output storbe signal of the strobe signal generator and busy signal of a printer to transmit busy signal to a personal computer, and a strobe signal controller (1f) for cutting output strobe signals of other personal computers when a first strobe signal is received. The number of personal computer occupying a printer is displayed by decoding strobe signals of each personal computers.

Description

다중입력 프린터의 제어회로Control circuit of multi-input printer

제1도는 본 발명 다중입력 프린터의 제어회로에 대한 전체 블록도.1 is an overall block diagram of a control circuit of a multi-input printer of the present invention.

제2도는 인터페이스부(1I-4I)중에서 하나를 예로하여 상세 표현한 회로도.2 is a circuit diagram showing in detail one of the interface units 1I-4I as an example.

제3는 표시부(6)의 일실시예시도.Third is an exemplary view of the display unit 6.

* 도면의 주요부분에 대한 부호의 설명.* Explanation of symbols for the main parts of the drawings.

0-4 : 제1-4PC 1I-4I : 제1-4인터페이스부0-4: 1-4PC 1I-4I: 1-4 Interface Section

1a : 디코더 1b, 1c : 버퍼1a: decoder 1b, 1c: buffer

1d : 스트로브신호 출력부 1e : 디코딩부1d: strobe signal output section 1e: decoding section

1f : 스트로브신호 제어부 I1-I7 : 인버터1f: Strobe signal controller I1-I7: Inverter

AD1-AD2 : 앤드게이트 OR1-OR4, OR61-OR65 : 오아게이트AD1-AD2: AND gate OR1-OR4, OR61-OR65: OA gate

NR1 : 노아게이트 5 : 프린터NR1: Noah Gate 5: Printer

6 : 표시부6: display unit

본 발명은 피시(Pesonal Computer:PC)와 연결되는 프린터의 제어에 관한 것으로, 특히 한 대의 프린터를 가지고 여러대의 피씨로부터 입력되는 데이타를 프린터하는 데 적당하도록 한 다중입력 프린터의 제어회로에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to control of a printer connected to a PC (Pesonal Computer), and more particularly to a control circuit of a multi-input printer suitable for printing data input from multiple PCs with one printer.

일반적으로 한 대의 PC장비에 한 대의 프린터를 필요로 하지만, 실질적으로 현대의 PC장비가 프린터를 이용하는 시간은 특수한 경우를 제외하고는 얼마되지 않는다.In general, one PC device requires one printer, but practically, modern PC equipment uses the printer for a limited time except in special cases.

따라서 종래에 있어서는 여러대의 PC를 사용할 경우 그에 상응하여 프린터의 구입대수를 늘려야되므로 그만큼 사용자에게 경제적인 부담을 주게될뿐더러 많은 공간을 차지하여 공간 활용면에서도 불리한 문제점이 있었다.Therefore, in the conventional case, when using multiple PCs, the number of printers must be increased accordingly, which not only imposes an economic burden on the user, but also takes up a lot of space and has a disadvantage in terms of space utilization.

최근에는 로터리스위치를 이용하여 근접되고, 개활된 공간내에서 사용자들이 현재 프린터가 가동되고 있지 않음을 이목으로 확인한 후 그 로터리스위치를 절환시켜 원하는 프린팅데이타들을 프린트하고 있지만 이러한 시스템은 극히 제한적일 수 밖에 없어 본래의 문제점들을 충분히 해결하기란 어려운 실정이다.In recent years, users can check that the printer is not currently running in the adjacent, open space using the rotary switch, and then switch the rotary switch to print the desired printing data. However, such a system is extremely limited. It is difficult to solve the original problems sufficiently.

본 발명은 이러한 문제점을 해결하기 위해서 인터페이스 회로를 이용하여 공간적으로 제한을 받지않고 한 대의 프린터로 여러대의 프린터들을 커버할 수 있게 창안한 것으로 이를 첨부한 도면에 의하여 상세히 설명한다.In order to solve this problem, the present invention has been made so that a single printer can cover a plurality of printers without being spatially limited by using an interface circuit.

제1도는 본 발명 다중입력 프린터의 제어회로에 대한 블록도로서 이에 도시한 바와같이, 제1-제4PC(1-4)와 프린터(5)간에 전송되는 데이터(D0-D7) 및 제어신호(AUTO FED), (INIT), (SLCTIN), (ACKNLG), (PE), (SLCT), (ERROR)를 인터페이스 하는 제1-제4인터페이스부(1I-4I)와 상기 제104PC(1-4)중에서 현재 상기 프린터(5)에 선택된 PC를 표시하는 표시부(6)로 구성하였다.FIG. 1 is a block diagram of a control circuit of a multi-input printer of the present invention, as shown therein. AUTO FED), (INIT), (SLCTIN), (ACKNLG), (PE), (SLCT), (ERROR) to interface with the first to fourth interface unit (1I-4I) and the 104PC (1-4) ), A display unit 6 for displaying the PC currently selected in the printer 5.

제2도는 상기 제1도의 제1-4인터페이스부(1I-4I)중에서 제1인터페이스부(1I)를 예료하여 그의 상세회로를 보인 것으로 이에 도시한 바와 같이, 제1PC(1)의 스트로브단자()를 인버터(I1)를 통해 앤드게이트(AD1)의 일측입력단자에 접속하고, 이의 출력단자를 오아게이트(OR1)의 일측입력단자에 접속하며, 이의 출력단자를 인버터(I2)를 통해 프린터(5)의 스트로브단자()에 접속하며, 그 프린터(5)의 프린트온란인 단자(PE)를 일측입력단자가 상기 오아게이트(OR1)의 출력단자에 접속된 앤드게이트(AD2)의 타측입력단자에 접속하여 이의 출력단자를 다시 상기 오아게이트(OR1)의 타측입력단자에 접속하고, 상기 오아게이트(OR1)의 출력단자와 상기 프린터(5)의 비지단자(BUSY)를 디코더(1a)의 입력단자(P2), (P2)에 각기 접속한 후, 이의 출력단자(P4), (P5)를 인버터(I3), (I4)를 각각 통해 오아케이트(OR2)의 입력단자에 각기 접속하고, 이의 출력단자를 오아케이트(OR3)의 일측입력단자에 접속하며, 상기 디코더(1a)의 출력단자(P7)를 인버터(I5)를 통해 상기 오아게이트(OR3)의 타측입력단자에 접속하고, 이의 출력단자를 상기 제1PC(1)의 비지단자(BUSY)에 접속하며, 상기 오아게이트(OR1)의 출력단자를 인버터(I6,I7)를 통해서는 디스플레이 단자(DISI)에 접속하고, 직접 노아게이트(NR1)의 제1입력단자에 접속하며, 제2PC(2)에서 상기 오아게이트(OR1)의 그 노아게이트(NR1)의 제2입력단자에 접속한 다음 제3, 4PC(3), (4)에서 상기 오아게이트(OR1)의 출력단자를 각기 오아게이트(OR4)의 입력단자에 접속하여 이의 출력단자를 상기 노아게이트(NR1)의 제3입력단자에 접속하고, 이의 출력단자를 상기 앤드게이트(AD1)의 타측입력단자에 접속하였다.FIG. 2 shows a detailed circuit of the first interface unit 1I of the first through fourth interface units 1I-4I of FIG. 1, and shows a detailed circuit thereof. As shown in FIG. ) Is connected to one input terminal of the AND gate AD1 through the inverter I1, and its output terminal is connected to the one input terminal of the ORA gate OR1, and its output terminal is connected to the printer (Inverter I2). 5) strobe terminal ( ) Is connected to the other input terminal of the AND gate (AD2) whose one input terminal is connected to the output terminal of the OR gate OR1. Is connected to the other input terminal of the OR gate OR1, and the output terminal of the OR gate OR1 and the non-terminal terminal BUSY of the printer 5 are connected to the input terminals P2 of the decoder 1a, ( After each connection to P2), the output terminals P4 and P5 thereof are connected to the input terminals of the orate OR2 through the inverters I3 and I4, respectively, and the output terminals thereof are connected to the orate ( An output terminal P7 of the decoder 1a is connected to the other input terminal of the OR gate OR3 through an inverter I5, and its output terminal is connected to the first PC (OR3). 1 is connected to the non-terminal terminal BUSY, and the output terminal of the oragate OR1 is connected to the display terminal DISI through the inverters I6 and I7. Is connected to the first input terminal of the noah gate NR1, and is connected to the second input terminal of the noah gate NR1 of the oragate OR1 at the second PC 2, and then to the third, In 4PCs 3 and 4, the output terminal of the OR gate OR1 is connected to the input terminal of the OR gate OR4, respectively, and the output terminal thereof is connected to the third input terminal of the NOA gate NR1. Its output terminal was connected to the other input terminal of the AND gate AD1.

그리고 상기 제1PC(1)의 데이타 단자(D0-D7)를 버퍼(1b)를 통해 상기 프린터(5)의 데이타 단자(D0-D7)에 접속하고, 상기 제1PC(1)의 제어단자(), (), (), (), (PE), (SLCT), (ERROR)를 버퍼(1C)를 통해 상기 프린터(5)의 해당단자에 접속하여 구성한 것으로 이와 같이 구성된 본 발명의 작용 및 효과를 표시부(6)의 일실시예시도인 제3도를 참조하여 상세히 설명하면 다음과 같다.Then, the data terminals D0-D7 of the first PC 1 are connected to the data terminals D0-D7 of the printer 5 through the buffer 1b, and the control terminal (1) of the first PC 1 is connected. ), ( ), ( ), ( ), (PE), (SLCT), and (ERROR) are configured by connecting to the corresponding terminal of the printer 5 through the buffer 1C, and the display unit 6 shows the operation and effect of the present invention configured as described above. Referring to FIG. 3 which is an exemplary diagram, it will be described in detail as follows.

제1-4PC(1-4)가 프린터(5)를 이용하고 있지 않은 상태에서 사용자가 상기 제1PC(1)의 데이타들을 프린팅하기 위해 제1PC(1)의 키이보드상에서 프린터라는 명령어를 출력하게 되면, 상기 제1PC(1)의 스트로브단자()에 저전위가 출력되고, 이는 인버터(I1)를 통해 고전위로 반전되어 앤드게이트(AD1)의 일측입력단자에 인가되는데, 이때 제1-4PC(1-4)의 오아게이트(OR1)에는 아직 저전위가 출력되고 있으므로 노아게이트(NR1)의 출력단자에서 고전위가 출력되고, 이는 상기 오아게이트(OR1)의 타측입력단자에 공급된다.When the first to fourth PCs 1-4 are not using the printer 5, the user outputs a command of a printer on the keyboard of the first PC 1 to print the data of the first PC 1. When the strobe terminal of the first PC (1) Low potential is outputted to the input terminal of the AND gate AD1, which is inverted to a high potential through the inverter I1, but is not yet applied to the oragate OR1 of the 1-4 PC 1-4. Since the low potential is being output, the high potential is output from the output terminal of the noble gate NR1, which is supplied to the other input terminal of the oa gate OR1.

이에 따라 상기 앤드게이트(AD1)의 출력단자에 고전위가 출력되며, 이는 오아게이트(OR1) 및 인버터(I2)를 통해 저전위로 반전되어 프린터(5)의 스트로브단자(STB)에 공급되고, 이때 그 프린터(5)의 프린트 온라인단자(PE)에서 고전위가 출력된데, 이는 상기 오아게이트(OR1)에서 출력되는 고전위와 함께 앤드게이트(AD2)를 통해 그 오아게이트(OR1)의 타측 입력단자에 제공되므로 그 오아게이트(OR1)는 상기 프린터(5)의 프린터 온라인단자(PE)에서 고전위를 출력하는 동안 계속 고전위출력상태를 유지하게 된다.Accordingly, the high potential is output to the output terminal of the AND gate AD1, which is inverted to a low potential through the OR gate OR1 and the inverter I2 and supplied to the strobe terminal STB of the printer 5. The high potential is output from the print online terminal PE of the printer 5, which is connected to the other side of the oragate OR1 through the AND gate AD2 together with the high potential output from the oragate OR1. The oragate OR1 is maintained at the high potential output state while outputting the high potential at the printer online terminal PE of the printer 5.

이대, 디코더(74HC139)(La)의 입력단자(P2), (P3)에는 고전위, 저전위가 각기 입력되므로 그의 출력단자(P4), (P5), (P7)에 모두 고전위가 출력되고, 이들은 인버터(I3-I5)를 각기 통해 각각 저전위로 반점됨에 따라 상기 제1PC(1)의 비지단자(BUSY)에 저전위의 액티브신호가 공급된다.Since the high potential and low potential are input to the input terminals P2 and P3 of the decoder 74HC139 and La, respectively, the high potential is output to the output terminals P4, P5, and P7. They are spotted at low potentials through the inverters I3-I5, respectively, so that a low potential active signal is supplied to the non-terminal terminal BUSY of the first PC 1.

따라서 상기 제1PC(1)는 데이타단자(D0-D7)를 통해 프린트하고자하는 데이타를 상기 프린터(6)에 출력하여 그 데이타들을 프린트할 수 있게 된다.Therefore, the first PC 1 can print the data to be printed to the printer 6 through the data terminals D0-D7.

이와같이 상기 프린터(5)가 제1PC(1)의 데이타를 프린트하고 있는 도중에 만약, 사용자가 제2-4PC(2-4)의 데이타를 상기 프린터(5)를 이용해서 프린팅하기 위해 제2-4PC(2-4)의 키이보드상에서 프린트명령어를 출력하더라도 상기 제2PC(2)에 비지신호(BUSY)가 공급되지 않는데, 제2-4인터페이스부(2I-4I)도 상기 제2도에 도시한 제1인터페이스부(1I)와 동일한 구성으로 되어 있으므로(단, 디코더2a-4a의 출력단자는 서로 다름) 상기 제2도의 제1인터페이스부(1I)를 제2인터페이스부(2I)로 가정하고 제2PC(2)서 프린트명령을 출력하는 것을 예로하여 상기의 비지신호(BUSY)가 걸리지 않는 이유를 설명하면 다음과 같다.Thus, while the printer 5 is printing the data of the first PC 1, if the user prints the data of the 2-4 PC 2-4 by using the printer 5, the second 4PC Although the busy signal BUSY is not supplied to the second PC 2 even when the print command is output on the keyboard of (2-4), the 2-4 interface unit 2I-4I is also shown in FIG. Since it has the same configuration as the first interface unit 1I (the output terminals of the decoders 2a-4a are different from each other), it is assumed that the first interface unit 1I of FIG. The reason why the busy signal BUSY is not applied will be described below by taking a print command as an example.

제2PC(2)의 프린트명령에 의해 그의 스트로브단자(STB)에서 저전위가 출력되면, 이는 인버터(I1)를 통해 고전위로 반전되어 앤드게이트(AD1)의 일측입력단자에 공급되지만 상기 제1PC(1)의 스트로브단자(STB)에서 기 출력된 저전위에 의해 노아게이트(NR1)의 제1입력단자에 고전위가 입력되고 있으므로 그의 출력단자로부터 상기 앤드게이트(AD1)의 타측입력단자에 이미 저전위가 출력되고 있는 상태이다.When the low potential is output from the strobe terminal STB by the print command of the second PC 2, it is inverted to high potential through the inverter I1 and supplied to one side input terminal of the AND gate AD1, but the first PC ( Since the high potential is inputted to the first input terminal of the NOA gate NR1 by the low potential previously outputted from the strobe terminal STB of 1), the low potential is already low from the output terminal to the other input terminal of the AND gate AD1. Is being output.

이에따라 그 제2인터페이스부(2I)의 오아게이트(OR1) 일측입력단자에 저전위가 입력되고, 이에 의해 앤드게이트(AD2)가 출력단자에 저전위가 출력되므로 결국, 제2인터페이스부(2I)의 오아게이트 출력단자(B)에 저전위가 출력되고, 이때 상기 프린터(5)의 비지단자(BUSY)에는 계속해서 저전위를 출력하고 있는 상태이므로 제2인터페이스부(2I)의 디코더(2a) 입력단자(P13), (P14)에 모두 저전위가 입력되며, 이로인하여 제2인터페이스부(2I)의 디코더(2a) 출력단자(P9-P11), (P12)에 저전위, 고전위가 각기 출력됨에 따라 인버터(I3)에서 저전위가 출력되므로 오아게이트 (OR3)의 출력단자에서 제2PC(2)의 비지단자(BUSY)에 고전위가 출력되어 그 제2PC(2)는 상기 프린터(5)에 프린팅하고자하는 데이타를 출력할 수 없게 된다.As a result, the low potential is input to one input terminal of the ORA gate OR1 of the second interface unit 2I, and the low potential is output to the output terminal of the AND gate AD2, resulting in the second interface unit 2I. The low potential is output to the oragate output terminal B of the output terminal B, and the low potential is continuously output to the non-terminal terminal BUSY of the printer 5, so that the decoder 2a of the second interface unit 2I The low potential is input to both the input terminals P13 and P14, so that the low potential and the high potential are respectively supplied to the output terminals P9-P11 and P12 of the decoder 2a of the second interface unit 2I. As the low potential is output from the inverter I3 as it is output, the high potential is output from the output terminal of the OR gate OR3 to the non-terminal terminal BUSY of the second PC 2, and the second PC 2 is connected to the printer 5. ), You will not be able to print the data you want to print.

또한 상기 제1PC(1)가 프린터(5)를 이용하고 있는 상태에서 만약 제3, 4PC(3, 4)가 상기와 같이 스트로브신호(STB)를 출력하더라도 상기에서와 같이 제3인터페이스부(3I)의 디코더(3a) 입력단자(P2,P3)에 모두 저전위가 입력되므로 그의 출력단자(P4), (P5-P7)에 저전위, 고전위가 출력되므로 제3PC(3)의 비지단자(BUSY)에 고전위가 입력되어 그 제3PC(3)도 상기 프린터(5)를 이용할 수 없게 된다.In the state where the first PC 1 is using the printer 5, even if the third and fourth PCs 3 and 4 output the strobe signal STB as described above, the third interface unit 3I as described above. Since the low potential is inputted to the input terminals P2 and P3 of the decoder 3a of the PMI), the low potential and high potential are output to the output terminals P4 and P5-P7 of the non-terminal terminal of the third PC 3. The high potential is input to BUSY so that the third PC 3 also cannot use the printer 5.

이와같이 제4인터페이스부(4I)의 디코더(4a)의 입력단자(P13, P14)에 모두 저전위가 입력됨에 따라 그의 출력단자(P9-P11), (P12)에 고전위, 저전위가 각기 출력되므로 제4PC(4)의 비지단자(BUSY)에 고전위가 인가되어 그가 인액티브되고, 이로인하여 그 제4PC(4)도 상기 프린터(5)를 이용할 수 없게 된다.As the low potential is input to the input terminals P13 and P14 of the decoder 4a of the fourth interface unit 4I as described above, the high potential and the low potential are respectively output to the output terminals P9-P11 and P12 thereof. Therefore, the high potential is applied to the non-terminal terminal BUSY of the fourth PC 4 so that it is inactive, and thus the fourth PC 4 cannot use the printer 5 as well.

하지만, 상기 프린터(5)가 상기 제1PC(1)의 데이타를 모두 프린팅하여 그의 비지상태가 해제되는 순간부터 상기 제1-4PC(1-4)중 제일먼저 프린트명령을 출력하는 PC가 상기 제1PC(1)가 프린터(5)를 선택하는 것과 동일한 동작에 의하여 그의 비지단자(BUSY)가 액티브되므로 그 프린터(5)를 이용할 수 있게된다.However, from the moment when the printer 5 prints all the data of the first PC 1 and its busy state is released, the PC which first outputs a print command among the first-4 PCs 1-4 is the first. The non-terminal BUSY is activated by the same operation that the 1PC 1 selects the printer 5, so that the printer 5 can be used.

한편 표시부(6)는 제1-4PC(1-4)중에서 현재 프린터(5)를 사용하고 있는 PC를 표시하는데, 예를 들어 현재 제1PC(1)가 상기 프린터(5)를 사용하고 있다면, 상기의 설명에서와 같이, 제1인터페이스부(1I)의 오아게이트(OR1) 출력단자에 고전위가 출력되고, 나머지 인터페이스부(2I-4I)의 오아게이트(OR1) 출력단자에는 모두 저전위가 출력되므로 디스플레이 단자(DIS1)에만 고전위가 출력되고 나머지 디스플레이단자(DIS2-DIS4)에는 저전위가 출력된다.On the other hand, the display unit 6 displays a PC currently using the printer 5 among the 1-4 PCs 1-4. For example, if the first PC 1 is currently using the printer 5, As described above, the high potential is output to the oragate (OR1) output terminal of the first interface unit 1I, and the low potential is all applied to the oragate (OR1) output terminal of the remaining interface units 2I-4I. Since the high potential is output only to the display terminal DIS1 and the low potential is output to the remaining display terminals DIS2-DIS4.

이에따라 세븐세그먼트중에서 b, c세그먼트에 고전위가 인가되어 '1'을 디스플레이 하게된다(b세그먼트는 항상 온). 이와같은 동작에 의해 제2PC가 상기 프린터(5)를 사용하고 있는 중이라면, 디스플레이단자(DIS2)에 고전위가 출력되고, 나머지 디스플레이단자(DIS1,DIS3,DIS4)는 저전위 상태를 유지하므로 a, b, g, e, d세그먼트에 고전위가 공급되어 '2'자가 디스플레이되고, 제3PC(3), 또는 제4PC(4)가 상기 프린터(5)를 사용할때에도 상기와 같은 동작에 의해 각기 '3', '4'자가 표시된다.Accordingly, the high potential is applied to the b and c segments of the seven segments to display '1' (b segment is always on). If the second PC is using the printer 5 by this operation, the high potential is output to the display terminal DIS2, and the remaining display terminals DIS1, DIS3, DIS4 maintain the low potential state. When the high potential is supplied to the segments b, g, e, and d, '2' is displayed, and the third PC 3 or the fourth PC 4 uses the printer 5, respectively. '3' and '4' characters are displayed.

여기서는 편의상 4개의 PC가 하나의 프린터를 이용하는 경우를 예로하였으나 사용하는 PC가 더욱 증가되더라도 그에 따라 인터페이스부를 추가하면 된다.Here, for the sake of convenience, four PCs use one printer.

이상에서 상세히 설명한 바와 같이 본 발명은 한대의 프린터로 여러대의 PC에서 출력되는 데이타를 프린트할 수 있게함으로서 사용자의 경제적인 부담을 덜어주고, 공간을 보다 효율적으로 이용할 수 있게하는 이점이 있다.As described in detail above, the present invention can print data output from multiple PCs with a single printer, thereby reducing the economic burden of the user and using the space more efficiently.

Claims (2)

각각의 제1-4PC(1-4)를 제1-4인터페이스부(1I-4I)를 각기 통해 프린터(5)에 공통으로 접속하되, 상기 제1PC(1)의 스트로브신호(STB)와 상기 프린터(5)의 프린트 온신호(PE)를 논리조합하여 그 프린터(5)에 스트로브신호(STB)를 공급하는 스트로브신호 출력부(1d)와, 상기 스트로브신호 출력부(1d)의 출력신호와 상기 프린터(5)의 비지신호(BUSY)를 디코딩한 후 이를 상기 제1PC(1)의 비지신호(BUSY)로 제공하는 디코딩부(1e)와, 제1-4PC(1-4)중에서 하나의 PC에서 이미 스트로브 신호(STB)가 출력되었을 때 다른 PC의 스트로브신호(STB)출력을 차단하는 스트로브신호 제어부(1f)로 상기 제1인터페이스부(1I)를 구성하고 이와같이 제2-4인터페이스부(2I-4I)를 구성한 것을 특징으로 하는 다중입력 프린터의 제어회로.Each of the first to fourth PCs 1-4 is commonly connected to the printer 5 through the first to fourth interface units 1I-4I, and the strobe signal STB of the first PC 1 and the The strobe signal output unit 1d for logically combining the print on signal PE of the printer 5 to supply the strobe signal STB to the printer 5, and the output signal of the strobe signal output unit 1d. A decoding unit 1e for decoding the busy signal BUSY of the printer 5 and providing it as the busy signal BUSY of the first PC 1 and one of the first to fourth PCs 1-4. When the strobe signal STB has already been output from the PC, the strobe signal controller 1f blocks the output of the strobe signal STB of another PC, so that the first interface unit 1I is configured. 2I-4I). A control circuit for a multi-input printer, characterized by the above-mentioned. 제1항에 있어서, 인터페이스부(1I-4I)의 스트로브신호(A-D)를 논리조합하여 현재 프린터(5)를 사용하고 있는 PC의 번호를 표시하게 표시부(6)를 구성한 것을 특징으로 하는 다중입력 프린터의 제어회로.2. The multiple input according to claim 1, characterized in that the display unit 6 is configured to display the number of the PC currently using the printer 5 by logically combining the strobe signals AD of the interface units 1I-4I. Control circuit of the printer.
KR1019900018508A 1990-11-15 1990-11-15 Multi input printer control circuit KR920009446B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900018508A KR920009446B1 (en) 1990-11-15 1990-11-15 Multi input printer control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900018508A KR920009446B1 (en) 1990-11-15 1990-11-15 Multi input printer control circuit

Publications (2)

Publication Number Publication Date
KR920010461A KR920010461A (en) 1992-06-26
KR920009446B1 true KR920009446B1 (en) 1992-10-16

Family

ID=19306085

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900018508A KR920009446B1 (en) 1990-11-15 1990-11-15 Multi input printer control circuit

Country Status (1)

Country Link
KR (1) KR920009446B1 (en)

Also Published As

Publication number Publication date
KR920010461A (en) 1992-06-26

Similar Documents

Publication Publication Date Title
KR920009446B1 (en) Multi input printer control circuit
JPS60198623A (en) Data input device
KR900006665B1 (en) Crt display apparatus
JP2530880B2 (en) Graphic display device
JPS59178533A (en) Keyboard type input device
JP2640135B2 (en) Multi-item information input device
JPH0527732A (en) Picture display device
JPH04225423A (en) Printing device
KR20230080077A (en) Method and architecture for using multiiple systems with separate networks at the same time
JPH0216626A (en) Printer output control system
JPH01106642A (en) Keyboard operation caller
KR100186230B1 (en) Apparatus for connecting a personal computer to a high speed line printer
SU970351A1 (en) Device for operating communication with control programs
JPS6133522A (en) Display part of electronic apparatus
JPS61136155A (en) Terminal equipment
JPH01259413A (en) Decentralized processing system for computer system
JPH028079A (en) Interface control system of printer
JPH0324694B2 (en)
JPS62218168A (en) Printer controller
JPS605374A (en) Microminicomputer
Foster A teleprocessing system using the touchtone telephone as the primary input/output terminal
JPH04125177A (en) Printer setting apparatus
JPS63100534A (en) Picture switching system for multijob
JPS62251921A (en) Keyboard
JPH01166973A (en) Printer device

Legal Events

Date Code Title Description
A201 Request for examination
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 20000919

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee