KR920009127A - Message sending and receiving device and method - Google Patents

Message sending and receiving device and method Download PDF

Info

Publication number
KR920009127A
KR920009127A KR1019900016052A KR900016052A KR920009127A KR 920009127 A KR920009127 A KR 920009127A KR 1019900016052 A KR1019900016052 A KR 1019900016052A KR 900016052 A KR900016052 A KR 900016052A KR 920009127 A KR920009127 A KR 920009127A
Authority
KR
South Korea
Prior art keywords
message
transmission
receiving
processor
fifo
Prior art date
Application number
KR1019900016052A
Other languages
Korean (ko)
Other versions
KR930008501B1 (en
Inventor
백영식
이영희
이현태
강영만
김종문
Original Assignee
경상현
재단법인 한국전자통신연구소
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 경상현, 재단법인 한국전자통신연구소 filed Critical 경상현
Priority to KR1019900016052A priority Critical patent/KR930008501B1/en
Publication of KR920009127A publication Critical patent/KR920009127A/en
Application granted granted Critical
Publication of KR930008501B1 publication Critical patent/KR930008501B1/en

Links

Landscapes

  • Communication Control (AREA)

Abstract

내용 없음No content

Description

메시지 송수신 장치 및 방법Message sending and receiving device and method

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음As this is a public information case, the full text was not included.

제1도는 본 발명에 의한 메시지 송수신 장치의 구성을 나타낸 블럭도,1 is a block diagram showing the configuration of a message transmitting and receiving device according to the present invention;

제2도는 본 발명에 의하 메시지 수신처리 방법의 흐름도.2 is a flowchart of a message receiving processing method according to the present invention.

Claims (3)

100Mbits/sec 이상의 고속으로 메시지를 전송하는 다증폭 메시지 송수신 장치에 있어서, 메시지를 송수신하기 위해 처리하는 프로세스(100), 상기 프로세스(100)에 연결되어 상기 프로세서(100)로부터 메시지의 시작과 끝을 나타내는 제어 비트를 저장하는 송신 TAG수단(110a), 상기 송신 TAG수단(110a) 및 프로세서(100)에 연결되고 다중의 송신 FIFO로 구성되어 상기 송신 TAG수단(110a)으로부터의 제어비트와 프로세서(100)로부터의 송신메시지를 저장하는 송신 FIFO수단(130a), 상기 송신 FIFO수단(130a)에 연결되어 상기 송신 메시지 및 제어비트를 전송하는 송신수단(140a)과, 상기 송신수단(140a) 및 송신 FIFO 수단(130a)에 연결되어 상기 송신 FIFO수단(130a)의 메시지를 차례로 선택하여 송신하는 송신 제어수단(120a), 상기 프로세서(100)에 연결되어 상기 프로세서(100)가 읽는 수신 메시지중 메시지의 시작과 끝을 나타내는 제어비트를 저장하는 수신 TAG수단(110b), 상기 수신 TAG수단(110b) 및 상기 프로세서(100)에 연결되고 다중의 수신 FIFO로 구성되어 상기 수신 TAG수단(110b)으로 보낼 제어비트와 상기 프로세서(100)로 보낼 수신메시지를 저장하는 수신 FIFO 수단(130b)와, 상기 수신 FIFO 수단(130b)에 연결되어 상기 수신 메시지 및 제어비트를 수신하는 수신수단(140b), 및 상기 수신수단(140b) 및 수신 FIFO수단(130b)에 연결되어 상기 수신 FIFO수단(130b)에 상기 수신 메시지를 차례로 선택하여 분배하는 수신제어수단(120b)으로 구성되는 것을 특징으로 하는 메시지 송수신 장치.In the multi-amplification message transmission and reception apparatus for transmitting a message at a high speed of 100Mbits / sec or more, a process 100 for transmitting and receiving a message, connected to the process 100 to start and end the message from the processor 100 A control bit and a processor 100 from the transmission TAG means 110a, which are connected to the transmission TAG means 110a, the transmission TAG means 110a and the processor 100, and which comprise a plurality of transmission FIFOs for storing the control bits indicating. Transmission FIFO means (130a) for storing transmission messages from the transmitter, transmission means (140a) connected to the transmission FIFO means (130a) for transmitting the transmission message and control bits, and the transmission means (140a) and transmission FIFO. A transmission control means 120a connected to the means 130a to sequentially select and transmit a message of the transmission FIFO means 130a, a reception connected to the processor 100 and read by the processor 100 A receiving TAG means 110b, which is connected to the receiving TAG means 110b and the processor 100 and stores a plurality of receiving FIFOs to store control bits indicating the start and end of a busy message. Receiving FIFO means 130b for storing a control bit to be sent to the processor and a receiving message to be sent to the processor 100, and receiving means 140b connected to the receiving FIFO means 130b for receiving the received message and control bits. And reception control means 120b connected to the reception means 140b and the reception FIFO means 130b to sequentially select and distribute the reception message to the reception FIFO means 130b. Device. 제1항에 있어서, 상기 송수신 TAG수단(110a,110b)은 읽고 쓸수있는 레지스터로 구성되어 상기 메시지의 시작과 끝을 알리는 제어비트의 값을 사용자가 임의로 정의할수 있는 것을 특징으로 하는 메시지 송수신 장치.The message transmitting / receiving device according to claim 1, wherein the transmission / reception TAG means (110a, 110b) are configured with a read / write register so that a user can arbitrarily define a value of a control bit indicating the start and end of the message. 메시지를 송수신하기 위해 처리하는 프로세서(100), 상기 프로세서(100)에 연결되어 상기 프로세서(100)로부터 메시지의 시작과 끝을 나타내는 제어비트를 저장하는 송신 TAG수단(100a), 상기 송단 TAG수단(100a) 및 프로세서(100)에 연결되고 다중의 송신 FIFO로 구성되어 상기 송신 TAG수단(110a)으로부터의 제어비트와 프로세서(100)로부터의 송신메시지를 저장하는 송신 FIFO 수단(130a) 상기 송신 FIFO수단(130a)에 연결되어 상기 송신 메시지 및 제어비트를 전송하는 송신수단(140a), 상기 송신수단(140a) 및 송신 FIFO수단(130a)에 연결되어 상기 송신FIFO수단(130a)의 메시지를 차례로 선택하여 송신하는 송신제어수단(120a), 상기 프로세서(100)에 연결되어 상기 프로세서(100)가 읽는 수신메시지중 메시지의 시작과 끝을 나타내는 제어비트를 저장하는 수신TAG수단(110b), 상기 수신 TAG수단(110b) 및 상기 프로세서(100)에 연결되고 다중의 수신 FIFO로 구성되어 상기 수신 TAG수단(110b)으로 보낼 제어비트와 상기 프로세서(100)로 보낼 수신 메시지를 저장하는 수신 FIFO수단(130b), 상기 수신 FIFO수단(130b)에 연결되어 상기 수신 메시지 및 제어비트를 수신하는 수신수단(140b), 및 상기 수신수단(140b) 및 수신 FIFO 수단(130b)에 연결되어 상기 수신 FIFO수단(130b)에 상기 수신 메시지를 차례로 선택하여 분배하는 수신제어 수단(120b)으로 구성된 메시지 송수신 장치의 메시지 송수신 방법에 있어서;상기 메시지를 송신하기 위해 메시지의 시작을 나타내는 제어비트를 상기 송신 TAG수단(110a)에 저장하고 메시지의 처음을 송신하는 제1단계, 상기 송신 TAG수단(110a)에 보통의 바이트표시를 하고 마지막 메시지가 나올때까지 메시지의 바이트를 상기 송신 FIFO 수단(130a)에 쓰는 제2단계, 마지막 메시지에 도달하면 송신 TAG수단(110a)에 메시지의 마지막을 나타내는 제어비트를 상기 송신 TAG수단(110a)에 저장하고 마지막 바이트를 송신 FIFO 수단(130a)에 저장하므로써 하나의 메시지를 송신하는 제3단계, 상기 메시지를 수신하기 위해 상기 수신FIFO수단(130b)의 상태를 점검하는 제4단계, 수신된 메시지가 있으면 상기 수신 FIFO수단(130b)의 메시지를 읽고 수신된 제어비트를 점검하는 제5단계, 및 수신된 제어비트가 메시지 시작을 알리는 값이면 마지막을 알리는 제어비트가 검출될때까지 수신 FIFO수단(130b)의 메시지를 읽는 제6단계에 의해 수행되는 것을 특징으로 하는 송수신 방법.Processor 100 for transmitting and receiving a message, the transmission TAG means (100a) connected to the processor 100 to store the control bit indicating the start and end of the message from the processor 100, the transmission TAG means ( A transmission FIFO means 130a connected to the processor 100 and a plurality of transmission FIFOs for storing control bits from the transmission TAG means 110a and transmission messages from the processor 100. Connected to the transmitter 130a to transmit the transmission message and the control bits, the transmitter 140a and the transmitter FIFO means 130a are connected to select the messages of the transmitter FIFO means 130a Transmission tag means (110a) for transmitting and receiving tag means (110b) connected to the processor 100 to store the control bit indicating the start and end of the message received from the processor 100, the reception T Receive FIFO means 130b connected to an AG means 110b and the processor 100 and configured to store a control bit to be sent to the receive TAG means 110b and a receive message to be sent to the processor 100, comprising a plurality of receive FIFOs. ), A receiving means 140b connected to the receiving FIFO means 130b to receive the received message and control bits, and a receiving FIFO means 130b connected to the receiving means 140b and a receiving FIFO means 130b. A message transmitting and receiving method of a message transmitting and receiving apparatus, comprising: receiving control means (120b) for sequentially selecting and distributing the received message to each other; and transmitting a control bit indicating a start of a message to transmit the message. In the first step of storing the first message and transmitting the first message, the send TAG means 110a displays a normal byte and transmits the bytes of the message until the last message appears. In the second step of writing to 130a, when the last message is reached, the control TAG means 110a stores a control bit indicating the end of the message in the transmission TAG means 110a and the last byte to the transmission FIFO means 130a. A third step of transmitting one message by storing, a fourth step of checking the state of the receiving FIFO means 130b to receive the message, and reading the message of the receiving FIFO means 130b if there is a received message A fifth step of checking the received control bit, and a sixth step of reading the message of the reception FIFO means 130b until the last control bit is detected if the received control bit is a value indicating the beginning of the message. Transmitting and receiving method characterized by the above-mentioned. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019900016052A 1990-10-10 1990-10-10 Apparatus and method for transmitting and receiving message KR930008501B1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR1019900016052A KR930008501B1 (en) 1990-10-10 1990-10-10 Apparatus and method for transmitting and receiving message

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR1019900016052A KR930008501B1 (en) 1990-10-10 1990-10-10 Apparatus and method for transmitting and receiving message

Publications (2)

Publication Number Publication Date
KR920009127A true KR920009127A (en) 1992-05-28
KR930008501B1 KR930008501B1 (en) 1993-09-07

Family

ID=19304483

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019900016052A KR930008501B1 (en) 1990-10-10 1990-10-10 Apparatus and method for transmitting and receiving message

Country Status (1)

Country Link
KR (1) KR930008501B1 (en)

Also Published As

Publication number Publication date
KR930008501B1 (en) 1993-09-07

Similar Documents

Publication Publication Date Title
KR870008456A (en) Packet transmission device
KR910019369A (en) Method and apparatus for performing media access control / host system interface
EP0404078A3 (en) Communication apparatus for reassembling packets received from a network into a message
KR950024445A (en) Apparatus and method for adaptive bitstream data transmission in video and audio decoding system
KR960006379A (en) Signal receiver
KR890011252A (en) Data transmission with improved message format
FR2645380B1 (en) DEVICE FOR PROCESSING SIGNALING MESSAGES IN A TELECOMMUNICATION NETWORK IN ASYNCHRONOUS TIME TECHNOLOGY
MX9303035A (en) DATA COMMUNICATION RECEIVER, ASSIGNED TO RECEIVE MESSAGE SIGNALS WITHIN ONE OR MORE MESSAGE TRANSMISSION INFORMATION BOXES OR UNITS.
KR970706692A (en) The present invention relates to an information carrier, an image information receiving / transmitting device, and an image information transmitting method,
GB1240626A (en) Line adapter for data communication system
KR830008237A (en) Communication Subsystem with Automatic Abbott on Transmission Underrun Communication Subsystem with Automatic Abbott on Transmission Underrun
KR920009127A (en) Message sending and receiving device and method
KR830008235A (en) Communication Multiplexer with Two Microprocessors
KR970024724A (en) Serial data receiving and sending device
JPS55154851A (en) Data transmission system
KR930015420A (en) Multi transmission method
KR890009111A (en) Loop shape optical transmission device
KR930703776A (en) How to take advantage of packet transmission systems, both data buses and dedicated control lines
KR920009124A (en) Message Oriented Bank Controller Interface
KR840006740A (en) Data transmission device
US7154963B2 (en) Method for asynchronously transmitting a serial data
KR930014208A (en) Signal message processing method using common line signaling method
JPS6432573A (en) Facsimile equipment
KR890010714A (en) Byte and Word Substitutions
KR960018915A (en) Sending / Receiving message distribution method during interprocess communication using Unix as an operating system

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
G160 Decision to publish patent application
E701 Decision to grant or registration of patent right
GRNT Written decision to grant
FPAY Annual fee payment

Payment date: 19980828

Year of fee payment: 6

LAPS Lapse due to unpaid annual fee