KR920001207Y1 - Dubbing control circuit - Google Patents

Dubbing control circuit Download PDF

Info

Publication number
KR920001207Y1
KR920001207Y1 KR2019890005031U KR890005031U KR920001207Y1 KR 920001207 Y1 KR920001207 Y1 KR 920001207Y1 KR 2019890005031 U KR2019890005031 U KR 2019890005031U KR 890005031 U KR890005031 U KR 890005031U KR 920001207 Y1 KR920001207 Y1 KR 920001207Y1
Authority
KR
South Korea
Prior art keywords
audio
dubbing
video signal
gate
circuit
Prior art date
Application number
KR2019890005031U
Other languages
Korean (ko)
Other versions
KR900019287U (en
Inventor
박도규
김석중
Original Assignee
삼성전자 주식회사
강진구
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 강진구 filed Critical 삼성전자 주식회사
Priority to KR2019890005031U priority Critical patent/KR920001207Y1/en
Publication of KR900019287U publication Critical patent/KR900019287U/en
Application granted granted Critical
Publication of KR920001207Y1 publication Critical patent/KR920001207Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/02Recording, reproducing, or erasing methods; Read, write or erase circuits therefor
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/18Driving; Starting; Stopping; Arrangements for control or regulation thereof
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B27/00Editing; Indexing; Addressing; Timing or synchronising; Monitoring; Measuring tape travel
    • G11B27/10Indexing; Addressing; Timing or synchronising; Measuring tape travel

Landscapes

  • Television Signal Processing For Recording (AREA)

Abstract

내용 없음.No content.

Description

VTR의 더빙 제어회로VTR Dubbing Control Circuit

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for the main parts of the drawings

1 : 오디오 회로 2 : 동기신호 검파회로1: Audio Circuit 2: Synchronization Signal Detection Circuit

5 : 발진회로 Q1,Q2 : 트랜지스터5: oscillation circuit Q1, Q2: transistor

AN1 : 앤드 게이트 I1 : 인버터AN1: And Gate I1: Inverter

SW1 : 오디오 더빙 선택스위치SW1: Audio Dubbing Selection Switch

본 고안은 VTR의 더빙(Dubbing)동작시 입력되는 비데오 신호가 없을때는 전체 소거 헤드(Full Erase Head)를 구동시키지 않아 기존에 기록되어 있던 비데오 신호가 소거되는 것을 방지해 주도록한 VTR의 더빙제어회로에 관한 것이다.The present invention does not drive a full erase head when there is no video signal inputted during the dubbing operation of the VTR, thereby preventing the previously recorded video signal from being erased. It is about.

일반적으로 VTR의 더빙 동작에 있어서, 오디오 및 비데오 신호가 기록되어 있는 데이프에 오디오 신호만을 바꿔서 새로 녹음 시키고자 할때와 오디오와 비데오 신호를 동시에 더빙시키고자 할때에 입력되는 비데오 신호가 없을 경우에도 전체 소거 헤드가 동작하여 기존에 기록되어 있는 비데오 신호를 소거해 버리게 되어 테이프에는 비데오 신호가 없는 상태가 된다.In general, in the dubbing operation of the VTR, even when there is no video signal inputted when a new recording is made by changing only the audio signal to a tape on which audio and video signals are recorded, and when the audio and video signals are simultaneously dubbed. The entire erasing head operates to erase the previously recorded video signal, resulting in no video signal on the tape.

즉 오디오 및 비데오 신호가 기록(Recording)되어 있는 테이프에 오디오와 비데오 신호를 동시에 더빙시키고자 할 경우 입력되는 비데오 신호가 없을 경우에도 전체 소거 헤드가 동작하여 기존의 비데오 신호를 지워버림으로써 정상적인 더빙 동작을 수행할 수 없는 것이었다.In other words, if you want to dub audio and video signals simultaneously on a tape on which audio and video signals are recorded, even if there is no input video signal, the entire erase head operates to erase the existing video signals. Could not be done.

본 고안은 이와같은 점을 감안하여 새로 기록될 비데오 산호가 입력되지 않을 경우에는 전체 소거 헤드가 동작되지 않도록 선택하여 기존의 비데오 신호가 지워지는 것을 방지해 주도록 한 것이다.In view of the above, the present invention is to prevent the entire video head from being erased by selecting not to operate the entire erasing head when the newly recorded video coral is not inputted.

즉 본 고안은 오디오 및 비데오 신호가 기록되어져 있는 테이프에 오디오 및 비데오 신호를 더빙시킬 경우 오디오 더빙 선택스위치를 사용하여 오디오 신호만을 더빙시킬수 있고 또한 입력 비데오 신호의 유무를 감지하여 무신호시 현재기록되어 있는 비데오 신호의 소거를 방지하도록 한 것이다.In other words, when the audio and video signals are dubbed onto a tape on which audio and video signals are recorded, the audio dubbing select switch can be used to dub only the audio signals. This is to prevent the cancellation of the video signal.

이를 위하여 본 고안은 오디오 더빙 선택스위치로 더빙상태를 선택하게 하고 동기 신호 검파 회로로 비데오 신호 유무를 감지한후 논리소자를 통하여 전체 소거 헤드(Full Erase Head)에 인가되는 발진주파수를 콘트롤하도록 구성한 것이다.To this end, the present invention is configured to select a dubbing state with an audio dubbing selection switch and to detect the presence of a video signal with a synchronous signal detection circuit and to control the oscillation frequency applied to the full erase head through a logic element. .

이같이 본 고안을 첨부 도면에 의거 상세히 설명하면 다음과 같다.Thus, the present invention will be described in detail with reference to the accompanying drawings.

VTR에 구성되는 통상의 발진회로(5)에서는 발진 주파수를 오디오 소거헤드와 오디오 헤드에 인가시키게 구성하고 외부에서 잭(J1)으로 인가되는 오디오 신호는 오디오 회로(1)를 통한후 발진회로(5)의 발진 주파수가 인가되는 오디오 헤드에 공급되어 녹음되게 구성되어진다.In the conventional oscillation circuit 5 configured in the VTR, the oscillation frequency is configured to be applied to the audio canceling head and the audio head, and the audio signal applied to the jack J1 from the outside is passed through the audio circuit 1 and then the oscillation circuit 5 Oscillation frequency is supplied to the audio head to which the oscillation frequency is applied.

그리고 외부에서 잭(J2)으로 인가되는 비데오 신호는 동기 신호 검파 회로(2)에 인가되어 비데오 신호중의 동기신호를 검파하고 이를 적분시킴으로써 비데오 신호 인가시 하이레벨로 출력되고 비데오 신호가 인가되지 않으면 로우레벨로 출력되게 된다.The video signal applied from the outside to the jack J2 is applied to the synchronous signal detection circuit 2 to detect and integrate the synchronous signal in the video signal, thereby outputting at a high level when the video signal is applied, and low if the video signal is not applied. Will be output as a level.

이러한 동기 신호 검파회로(2)의 출력은 인버터(I1)를 통하여 반전된후 앤드게이트(AN1)에 입력측에 입력되게 구성하고 앤드게이트(AN1)의 또다른 입력측에는 오디오 더빙 선택스위치(SW1)에서 선택된 전압 레벨이 인가되게 구성한다.The output of the synchronization signal detection circuit 2 is configured to be inverted through the inverter I1 and then input to the input gate of the AND gate AN1, and the audio dubbing selection switch SW1 is connected to the other input side of the AND gate AN1. Configure the selected voltage level to be applied.

그리고 앤드게이트(AN1)의 출력은 트랜지스터(Q2)의 구동을 제어하게 구성하고 트랜지스터(Q2)는 트랜지스터(A1)와 커플링 콘덴서(C1)를 통하여 전체 소거 헤드로 인가되는 빌진회로(5)의 발진 주파수 공급을 제어하게 구성한다.The output of the AND gate AN1 is configured to control the driving of the transistor Q2, and the transistor Q2 is configured to control the driving of the transistor Q2, and the transistor Q2 is applied to the entire erase head through the transistor A1 and the coupling capacitor C1. Configure to control the oscillation frequency supply.

이와같이 구성된 본 고안은 통상의 발진회로(5)에서 발진되는 발진주파수가 오디오 소거헤드와 오디오 헤드에 인가됨과 동시에 트랜지스터(Q1)와 커플링용 콘덴서 (C1)를 통하여 전체 소거헤드에 인가되게 구성된 VTR에 있어서, 더빙 동작시 오디오 더빙 선택스위치(SW1)의 절환으로 인하여 비데오 신호가 인가되지 않을 경우 트랜지스터(Q1)에서 전체소거 헤드로 인가되는 발진회로(5)의 발진 주파수를 차단시켜 기존에 기록된 비데오 신호가 소거되지 않도록 한 것이다.The present invention configured as described above is applied to the VTR configured to be applied to the entire erasing head through the transistor Q1 and the coupling capacitor C1 at the same time that the oscillation frequency oscillated in the normal oscillation circuit 5 is applied to the audio erasing head and the audio head. When the video signal is not applied due to the switching of the audio dubbing selection switch SW1 during the dubbing operation, the oscillation frequency of the oscillation circuit 5 applied from the transistor Q1 to the entire erasing head is cut off, thereby recording the previously recorded video. The signal is not erased.

이를 위하여 오디오 및 비데오 신호가 기록되어 있는 테이프를 VTR에 삽입시킨후 외부오디오및 비데오 신호를 더빙시킬 준비 상태로 만든다.To this end, a tape in which audio and video signals are recorded is inserted into the VTR, and then ready to dub external audio and video signals.

그리고 오디오 더빙 선택스위치(SW1)를 5V전원단과 접속시키게 되면 5V의 하이레벨 전압은 앤드게이트(AN1)의 입력측에 인가되게 된다.When the audio dubbing selection switch SW1 is connected to the 5V power supply terminal, a high level voltage of 5V is applied to the input side of the AND gate AN1.

즉 최초에 오디오및 비데오 신호가 기록된 테이프를 세트에 삽입시킨후 오디오더빙 선택스위치(SW1)를 5V위치로 절환시키는 것이다.That is, the audio dubbing selection switch SW1 is switched to the 5V position after inserting a tape in which audio and video signals are recorded first into the set.

그러면 잭(J1)으로 인가되는 외부 오디오 신호는 오디오 회로(1)를 통한후 발진회로(5)의 발진주파수가 인가되는 오디오 헤드를 통하여 테이프에 기록되게 한다.Then, the external audio signal applied to the jack J1 is recorded on the tape through the audio head 1 through which the oscillation frequency of the oscillation circuit 5 is applied through the audio circuit 1.

이때 오디오 신호가 기록되기전에 발진회로(5)의 발진 주파수가 오디오 소거헤드에 인가되어 기존의 오디오 신호는 소거시키게 된다.At this time, before the audio signal is recorded, the oscillation frequency of the oscillation circuit 5 is applied to the audio erasing head to cancel the existing audio signal.

따라서 잭(J1)으로 외부 오디오 신호가 입력되면 오디오 신호는 기존의 테이프에 기록된 오디오 신호 대신 외부 입력 오디오 신호가 새롭게 기록되어 오디오 신호의 더빙이 이루어지게 된다.Therefore, when the external audio signal is input to the jack J1, the external audio signal is newly recorded instead of the audio signal recorded on the tape, thereby dubbing the audio signal.

이같이 오디오 신호의 더빙 동작이 행하여 지며 오디오 더빙 선택스위치(SW1)를 5V위치로 절환시킨 상태에서 비데오 신호가 입력될때와 입력되지 않을때로 나누어 살펴 본다.As described above, the dubbing operation of the audio signal is performed, and the video signal is inputted and not inputted while the audio dubbing selection switch SW1 is switched to the 5V position.

먼저 외부 비데오 신호가 잭(J2)으로 입력되게 되면 동기신호 검파회로(2)는 비데오 신호중의 동기 신호를 검파하고 이를 적분시켜 하일레벨을 출력시키게 되고 동기신호 검파회로(2)의 하이레벨 출력은 인버터(I1)에 반전된후 앤드게이트(AN1)에 로우레벨로 인가되므로써 앤드게이트(AN1)의 출력이 로우레벨이 되어 트랜지스터(Q2)를 "턴온"시키지 못하므로 트랜지스터(Q2)는 "턴오프"상태를 유지하게 돈다. 즉 비데오 신호가 입력되면 앤드게이트(AN1)의 출력이 로우레벨로 출력되게 되며 이때에는 트랜지스터(Q2)를 "턴오프"시키게 된다.First, when the external video signal is input to the jack J2, the synchronization signal detection circuit 2 detects the synchronization signal in the video signal and integrates it to output the high level. The high level output of the synchronization signal detection circuit 2 Since the inverter I1 is inverted and applied to the AND gate AN1 at a low level, the output of the AND gate AN1 is at a low level, thereby preventing the transistor Q2 from being " turned on " "Turn to stay. That is, when the video signal is input, the output of the AND gate AN1 is output at the low level, and at this time, the transistor Q2 is "turned off".

따라서 발진회로(5)의 발진주파수는 트랜지스터(Q1)와 커플링용 콘덴서(C1)를 통하여 전체 소거 헤드에 인가되므로써 테이프에 기록된 기존의 비데오 신호를 소거시킨후 새로이 입력되는 오부 비데오 신호를 기록시킴으로써 더빙 동작이 완성되는 것이다.Therefore, the oscillation frequency of the oscillation circuit 5 is applied to the entire erasing head through the transistor Q1 and the coupling capacitor C1, thereby erasing the existing video signal recorded on the tape, and then recording the newly input audio video signal. The dubbing operation is completed.

그러나 상기와는 반대로 비데오 신호 입력이 인가되지 않을 경우를 살펴본다.On the contrary, the case where the video signal input is not applied will be described.

잭(J2)으로 외부 비데오 신호가 입력되지 않으면 동기신호 검파회로(8)에서 동기 신호를 검파하지 못하여 로우레벨을 출력시키게 되고 이러한 로우레벨 출력은 인버터(I1)에서 하이레벨로 변한후 앤드 게이트(AN1)에 입력되게 된다.If no external video signal is input to the jack J2, the synchronization signal detection circuit 8 fails to detect the synchronization signal and outputs a low level. The low level output is changed to a high level in the inverter I1, and then the AND gate ( AN1).

이때 앤드 게이트(AN1)의 또 따른 입력측에는 오디오 더빙 선택스위치(SW1)에 의하여 5V의 하이레벨이 인가되어 있게 된다.At this time, a high level of 5V is applied to the input side of the AND gate AN1 by the audio dubbing selection switch SW1.

따라서 앤드 게이트(AN1)의 출력은 하이레벨이 되어 트랜지스터(Q2)를 "턴온"시키게 되므로 트랜지스터(Q1)를 통하여 전체소거 헤드에 인가되는 발진회로(5)의 발진주파수가 공급되지 않게 되어 전체 소거 헤드는 동작하지 않게 된다.As a result, the output of the AND gate AN1 becomes high to turn on the transistor Q2, so that the oscillation frequency of the oscillation circuit 5 applied to the entire erasing head is not supplied through the transistor Q1, thereby eliminating the whole. The head will not work.

즉 외부 입력 비데오 신호가 없을때에는 트랜지스터(Q2)가 "턴온"되어 전체 소거 헤드에 인가되는 발진주파수의 공급을 차단시키므로 전체 소거 헤드는 동작을 하지 않게 되어 기존에 기록된 비데오 신호가 소거되지 않고 보존될수 있는 것이다.In other words, when there is no external input video signal, transistor Q2 is "turned on" to cut off the supply of the oscillation frequency applied to the entire erasing head, so that the entire erasing head is not operated and the previously recorded video signal is not erased. It can be.

따라서 종래와 같이 더빙시 비데오 신호가 인가되지 않을 경우 기존에 기록된 비데오 신호가 소거되어 버리는 문제점을 해결할수 있는 것이다.Therefore, when the video signal is not applied when dubbing as in the prior art, it is possible to solve the problem that the previously recorded video signal is erased.

한편 본 고안에서 오디오 더빙 선택 스위치(SW1)를 접지위치로 절환시키면 앤드게이트(AN1)에는 항시 로우레벨이 인가되게 되므로 트랜지스터(Q2)를 "턴온"시키지 못하여 종래와 같이 외부 비데오 신호의 입력 유무에 관계없이 더빙이 진행되게 된다.On the other hand, when the audio dubbing selection switch SW1 is switched to the ground position, the low level is always applied to the AND gate AN1, so that the transistor Q2 cannot be "turned on". Dubbing will proceed regardless.

이상에서와 같이 본 고안은 오디오 더빙 선택 스위치로 더빙 상태를 선택하고 동기 신호 검파회로로 외부 입력 비데오 신호의 유무를 판단한후 논리소자를 통하여 전체 소거 헤드의 동작을 콘트롤 하므로써 더빙시 외부 입력 비데오 신호가 인가되지 않을 경우 기존에 기록된 비데오 신호가 소거되는 문제점을 해결할 수 있는 것이다.As described above, the present invention selects a dubbing state with an audio dubbing selection switch, determines whether an external input video signal is detected by a synchronous signal detection circuit, and then controls the operation of the entire erase head through a logic element. If it is not applied, it is possible to solve the problem that the previously recorded video signal is erased.

Claims (1)

발진회로(5)의 발진 주파수 출력측에 오디오 소거 헤드를 연결하는 한편 트랜지스터(Q1)를 통하여 전체 소거 헤드를 연결구성시킨 VTR의 더빙 회로에 있어서, 비데오 신호가 입력되는 잭(J2)에 입력 동기 신호를 검파하여 비데오 신호 유무를 판단하는 동기 신호 검파회로(2)를 연절하고 상기 동기 신호 검파 회로(2)의 출력측에 인버터 (I1)를 통하여 앤드게이트(AN1)의 일측 입력단자를 연결하며 상기 앤드 게이트 (AN1)의 타측 입력단자에 오디오 더빙상태를 선택하는 오디오 더빙 선택 스위치 (SW1)를 연결한후 상기 앤드게이트(AN1)의 출력측에 전체 소거 헤드로 인가되는 발진 회로(5)의 발진 주파수를 차단시키는 트랜지스터(Q2)를 연결하여 구성시킨 VTR의 더빙 제어 회로.In the dubbing circuit of the VTR in which the audio erasing head is connected to the oscillation frequency output side of the oscillation circuit 5 and the entire erasing head is connected through the transistor Q1, an input synchronization signal is input to the jack J2 to which a video signal is input. The synchronous signal detection circuit 2 for detecting the presence or absence of a video signal is connected, and an input terminal of one end of the AND gate AN1 is connected to the output side of the synchronous signal detection circuit 2 through an inverter I1. After connecting the audio dubbing selection switch SW1 for selecting the audio dubbing state to the other input terminal of the gate AN1, the oscillation frequency of the oscillation circuit 5 applied to the entire erasing head is output to the output side of the AND gate AN1. A dubbing control circuit of a VTR formed by connecting a transistor (Q2) to cut off.
KR2019890005031U 1989-04-20 1989-04-20 Dubbing control circuit KR920001207Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019890005031U KR920001207Y1 (en) 1989-04-20 1989-04-20 Dubbing control circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019890005031U KR920001207Y1 (en) 1989-04-20 1989-04-20 Dubbing control circuit

Publications (2)

Publication Number Publication Date
KR900019287U KR900019287U (en) 1990-11-08
KR920001207Y1 true KR920001207Y1 (en) 1992-02-14

Family

ID=19285413

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019890005031U KR920001207Y1 (en) 1989-04-20 1989-04-20 Dubbing control circuit

Country Status (1)

Country Link
KR (1) KR920001207Y1 (en)

Also Published As

Publication number Publication date
KR900019287U (en) 1990-11-08

Similar Documents

Publication Publication Date Title
KR920001207Y1 (en) Dubbing control circuit
JPH0563847B2 (en)
KR950005084Y1 (en) Audio dubbing circuit
KR200221216Y1 (en) cassette tape rewind circuit
KR890004964Y1 (en) Economic circuit for electric power
KR0136704B1 (en) Edit period compensation method of vcr
KR960005405B1 (en) Circuit for preventing erasing during play of vcr
KR0183585B1 (en) Rainbow noise reduction method in recording of vtr
KR920006749Y1 (en) Recording mode switching over circuit
KR900004309B1 (en) Auto fade-in dubbing control device of double deck cassette tape
KR930000394Y1 (en) Auto ejecting circuit at power off
KR920006755Y1 (en) Double deck vtr with relay function
KR850001159Y1 (en) Recording and reproducing control circuit of vtr
KR960007134Y1 (en) Tape protecting method
KR960013003B1 (en) Method for controlling deck driving in double deck system
KR900004186Y1 (en) Power switching circuit of vcr
KR100202450B1 (en) Method for reservation recording in use viss signal
KR910003208Y1 (en) Dubbing connecting apparatus for camcorder
KR920000036Y1 (en) Recording error protection circuit for double deck casette tape recorder
JPH0519859Y2 (en)
US5790339A (en) Video tape playback mode decision circuit and video apparatus using the same
KR970001336Y1 (en) Audio dubbing circuit
KR0176445B1 (en) Method for extending a record of vcr
KR920006647Y1 (en) Recording circuit of camcoder by using timer
KR900009564Y1 (en) Tape loading apparatus

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20030129

Year of fee payment: 12

EXPY Expiration of term