KR910021151A - MUSE Decoder - Google Patents

MUSE Decoder Download PDF

Info

Publication number
KR910021151A
KR910021151A KR1019910008912A KR910008912A KR910021151A KR 910021151 A KR910021151 A KR 910021151A KR 1019910008912 A KR1019910008912 A KR 1019910008912A KR 910008912 A KR910008912 A KR 910008912A KR 910021151 A KR910021151 A KR 910021151A
Authority
KR
South Korea
Prior art keywords
frame
digital video
video signal
obtaining
supplied
Prior art date
Application number
KR1019910008912A
Other languages
Korean (ko)
Inventor
오사무 마쯔나가
Original Assignee
오오가 노리오
소니 가부시끼가이샤
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 오오가 노리오, 소니 가부시끼가이샤 filed Critical 오오가 노리오
Publication of KR910021151A publication Critical patent/KR910021151A/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N7/00Television systems
    • H04N7/24Systems for the transmission of television signals using pulse code modulation

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Television Systems (AREA)
  • Processing Of Color Television Signals (AREA)
  • Compression Or Coding Systems Of Tv Signals (AREA)
  • Color Television Systems (AREA)

Abstract

내용 없음No content

Description

MUSE 디코더MUSE Decoder

본 내용은 요부공개 건이므로 전문내용을 수록하지 않았음Since this is an open matter, no full text was included.

제1도는 각각 본 발명의 실시예(1), (2) 및 (3)을 나타내는 블럭선도.1 is a block diagram showing embodiments (1), (2) and (3) of the present invention, respectively.

Claims (2)

입력 디지탈 영상 신호 가공급되는 1 프레임 기간의 지연 시간을 가지는 제1프레임 메모리, 상기 입력 디지탈 영상 신호가 공급되는 제1의 보간 필터 및 상기 제1의 프레임 메모리에서의 디지탈 영상 신호가 공급되는 제2의 보간 필터, 상기 제1의 보간 필터의 출력 및 상기 제1의 프레임 메모리에서의 디지탈 영상 신호의 차분을 얻는 제1의 감산 수단 및 상기 입력 디지탈 영상 신호 및 상기 제2의 보간 필터에 대한 출력 차분을 얻는 제2의 감산 수단을 갖추고, 상기 제1 및 제2의 감산 수단에 의하여 1프레임 차분 신호를 얻는 제1 및 제2의 감산 수단에 의하여 1프레임 신호를 차분 신호를 얻는 1프레임 차분 검출 회로와, 상기 제1 및 제2의 감산 수단의 각 출력이 공급되는 제1 및 제2의 비트 압축기, 제1 및 제2의 비트 압축기에 대한 한쪽 출력이 공급되는 제1 프레임 기간의 지연시간을 가지며 제2의 프레임 메모리 및 상기 제1 및 제2의 비트 압축기의 다른쪽 출력 및 상기 제2의 프레임 메모리에 대한 출력의 조화를 얻는 가산 수단을 갖추고, 그 가산 수단의 출력에 의하여, 2프레임 차분 신호를 출력하는 2프레임 차분 검출 회로를 가지는 것을 특징으로 하는 MUSE 디코더.A first frame memory having a delay time of an input digital video signal processing one frame period, a first interpolation filter to which the input digital video signal is supplied, and a second to which a digital video signal is supplied from the first frame memory. Interpolation filter, first subtraction means for obtaining a difference between the output of the first interpolation filter and the digital video signal in the first frame memory, and an output difference for the input digital video signal and the second interpolation filter. A one-frame difference detection circuit having a second subtraction means for obtaining a signal, and a first frame difference signal for obtaining a one-frame difference signal by the first and second subtraction means for obtaining a one-frame difference signal; And first and second bit compressors to which respective outputs of the first and second subtracting means are supplied, and first outputs to which one output is supplied to the first and second bit compressors. An addition means having a delay time of a frame period and obtaining a balance of outputs to the second frame memory and the other outputs of the first and second bit compressors and to the second frame memory, the output of the adding means And a two frame difference detection circuit for outputting a two frame difference signal. 제1디지탈 영상 신호가 공급되는 제1의 보간 필터 및 입력 디지탈 영상 신호로서의 제2디지탈 영상신호가 공급되는 제2의 보간 필터, 상기 제1의 보간 필터의 출력 및 상기 제2디지탈 영상 신호의 차분을 얻는 제1의 감산 수단 및 상기 제1의 디지탈 영상 신호 및 상기 제2의 보간 필터에 대한 출력의 차분을 얻는 제2감산 수단과, 상기 제1 및 제2의 감산수단의 출력이 공급되는 제1 및 제2비트 압축기를 갖추고, 제1 및 제2비트 압축기의 출력에 의하여 1프레임 차분 신호를 얻는 1프레임 차분 검출 회로와, 상기 제1 및 제2의 비트 압축기에 대한 한쪽출력이 공급되는 2프레임 메모리와, 2프레임 메모리에서 출력된 상기 제2의 디지탈 영상 신호 및 상기 제1 및 제2의 비트 압축기에 대한 다른쪽 출력의 조화를 얻는 가산 수단을 갖추고, 그 가산 수단의 출력에 의하여, 2프레임 차분 신호를 출력하는 2프레임 차분 검출 회로를 가지는 것을 특징으로 하는 MUSE 디코더.A first interpolation filter supplied with a first digital video signal and a second interpolation filter supplied with a second digital video signal as an input digital video signal, an output of the first interpolation filter, and a difference between the second digital video signal A first subtracting means for obtaining a second and second subtracting means for obtaining a difference between the outputs of the first digital video signal and the second interpolation filter, and a second subtracting means supplied with the outputs of the first and second subtracting means. A one-frame differential detection circuit having a first and second bit compressor and obtaining one frame differential signal by the outputs of the first and second bit compressors, and one of which one output to the first and second bit compressors is supplied; And an adding means for obtaining a harmony between the frame memory and the second digital video signal output from the two-frame memory and the other outputs to the first and second bit compressors, and by the output of the adding means. A MUSE decoder comprising a two frame difference detection circuit for outputting a two frame difference signal. ※ 참고사항 : 최초출원 내용에 의하여 공개하는 것임.※ Note: The disclosure is based on the initial application.
KR1019910008912A 1990-05-31 1991-05-30 MUSE Decoder KR910021151A (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP142533 1986-06-18
JP2142533A JPH0435585A (en) 1990-05-31 1990-05-31 Muse decoder

Publications (1)

Publication Number Publication Date
KR910021151A true KR910021151A (en) 1991-12-20

Family

ID=15317569

Family Applications (1)

Application Number Title Priority Date Filing Date
KR1019910008912A KR910021151A (en) 1990-05-31 1991-05-30 MUSE Decoder

Country Status (3)

Country Link
JP (1) JPH0435585A (en)
KR (1) KR910021151A (en)
CA (1) CA2043550C (en)

Also Published As

Publication number Publication date
CA2043550A1 (en) 1991-12-01
CA2043550C (en) 2001-08-14
JPH0435585A (en) 1992-02-06

Similar Documents

Publication Publication Date Title
KR920011271A (en) Sequential coding system
KR940010805A (en) Noise reduction circuit
KR910019459A (en) Noise reducer
KR850000862A (en) Motion Detection Circuit of Image in Interlaced Television Signal
KR880004704A (en) TV image motion detection circuit
KR910007344A (en) Video signal processing device
KR900002654A (en) Video signal processing circuit
KR920003741A (en) Video signal processing method
KR910017849A (en) Image Stabilizer
KR910021151A (en) MUSE Decoder
KR890001389A (en) Image signal processing circuit
KR920011259A (en) 2-screen TV receiver
KR920001981A (en) MUSE decoder still image system processing circuit
KR900019517A (en) Filter circuit
KR920011285A (en) Logical Comb Filter and Chroma Signal Separation Circuit
KR970068666A (en) Global search block matching motion estimator
KR900019514A (en) Video signal processing device
KR940017874A (en) Structural Hierarchical Motion Estimation Method Using Threshold Value
KR910008709A (en) Video noise reduction circuit
KR920017500A (en) Y / C separation circuit using horizontal correlation
KR920009221A (en) To the double-text society of Teletext.
KR890006061A (en) Noise reducer
KR950035404A (en) Image Compression and Restoration System
KR920013902A (en) Digital filter
KR900015534A (en) Coring circuit for digital video signal processing

Legal Events

Date Code Title Description
WITN Withdrawal due to no request for examination