KR910004406Y1 - Sound multiplex mode selecting circuit - Google Patents

Sound multiplex mode selecting circuit Download PDF

Info

Publication number
KR910004406Y1
KR910004406Y1 KR2019860018853U KR860018853U KR910004406Y1 KR 910004406 Y1 KR910004406 Y1 KR 910004406Y1 KR 2019860018853 U KR2019860018853 U KR 2019860018853U KR 860018853 U KR860018853 U KR 860018853U KR 910004406 Y1 KR910004406 Y1 KR 910004406Y1
Authority
KR
South Korea
Prior art keywords
signal
terminal
flip
clock
input
Prior art date
Application number
KR2019860018853U
Other languages
Korean (ko)
Other versions
KR880011055U (en
Inventor
김재근
Original Assignee
대우전자 주식회사
김용원
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 대우전자 주식회사, 김용원 filed Critical 대우전자 주식회사
Priority to KR2019860018853U priority Critical patent/KR910004406Y1/en
Publication of KR880011055U publication Critical patent/KR880011055U/en
Application granted granted Critical
Publication of KR910004406Y1 publication Critical patent/KR910004406Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/60Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
    • H04N5/607Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
    • HELECTRICITY
    • H03ELECTRONIC CIRCUITRY
    • H03KPULSE TECHNIQUE
    • H03K19/00Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits
    • H03K19/20Logic circuits, i.e. having at least two inputs acting on one output; Inverting circuits characterised by logic function, e.g. AND, OR, NOR, NOT circuits
    • HELECTRICITY
    • H01ELECTRIC ELEMENTS
    • H01HELECTRIC SWITCHES; RELAYS; SELECTORS; EMERGENCY PROTECTIVE DEVICES
    • H01H2231/00Applications
    • H01H2231/036Radio; TV

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Physics & Mathematics (AREA)
  • Computer Hardware Design (AREA)
  • Computing Systems (AREA)
  • General Engineering & Computer Science (AREA)
  • Mathematical Physics (AREA)
  • Television Receiver Circuits (AREA)

Abstract

내용 없음.No content.

Description

음성 다중 모드 선택장치Voice multi mode selector

제 1 도는 본 고안의 회로도.1 is a circuit diagram of the present invention.

제 2 도는 본 고안에 따른 출력 신호도.2 is an output signal diagram according to the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

A, B : 플립플롭(D-Flip-Flop) C : 데코더A, B: D-Flip-Flop C: Decoder

D : 신호제어부 Q1,: 플립플로(A)의 출력단자D: signal control unit Q1, : Output terminal of flip flow (A)

Q2,: 플립플롭(B)의 출력단자 CR1, CR2 : 클리어(CLEAR)단자Q2, : Output terminal CR1, CR2 of flip-flop (B): Clear terminal

CL1, CL2 : 클럭(CLOCK)단자 DA1, DA2 : 데이타(DATA)단자CL1, CL2: Clock terminal DA1, DA2: Data terminal

SW1 : 텍트(TACT)스위치 SW2 : 스위치부SW1: TACT switch SW2: Switch part

SWa1-SWa3 : 스위치(SW2)의 접점 LED1-LED3 : 발광다이오드SWa1-SWa3: Contact point of switch (SW2) LED1-LED3: Light emitting diode

R1-R5 : 저항 C1, C2 : 콘덴서R1-R5: resistors C1, C2: capacitors

본 고안은 플립플롭(D-Flip-Flop)의 트리플링 카운터(Triple ring counter)에 의한 음성다중 모드 선택회로에 관한 것이다.The present invention relates to a voice multiple mode selection circuit by a triple ring counter of a flip-flop (D-Flip-Flop).

좀더 구체적으로는 셋트의 모든 선택에 따라 트리플링 카운터에 의한스위칭 동작으로 인해 모노 방송과 음성다중 및 스테레오 방송이 순차적으로 선택되어질 수 있게 한 것이다.More specifically, mono switching, voice multiplexing and stereo broadcasting can be sequentially selected due to the switching operation by the triple counter according to all selections of the set.

종래의 모드 변화 장치에 있어서는 각 수신 방송의 모드 변환에 따른 각각의 기계적인 접점을 사용하여야 하므로 기계적인 충격에 의한 접점에서의 스파아크 등에 의해 팝(pop)노이즈가 발생되어 제어소자의 오동작을 유발하거나 또는 각각의 모드변환에 따른 필요 이상의 조작 키를 작동시켜야 하는 결점이 내재되어 있었다.In the conventional mode change device, since each mechanical contact according to the mode change of each broadcast is used, pop noise is generated by sparks or the like at the contact caused by mechanical shock, causing a malfunction of the control element. Or the need to operate more operation keys than necessary for each mode change.

이에 본 고안은 상기와 같은 결점을 제거하기 위하여 안출한 것으로 기계적인 접점을 사용하지 않아 접점의 마모 및 접촉 불량과 그에 따른 스위치의 절환시 발생되는 잡음이 없으며 반도체소자를 사용하여 동작이 안정하고 구조가 간단하며 편리하게 각 방송에 따른 변환을 자동으로 할 수 있게 한 것으로 첨부된 도면에 의해 설명하면 다음과 같다.The present invention has been devised to eliminate the above-mentioned defects, and it does not use mechanical contacts, and there is no noise generated when the contacts are worn and the contact defects and the switching of the switch are stable. It will be described simply by a simple and convenient to automatically convert to each broadcast according to the accompanying drawings as follows.

공급전원(Vcc)에 텍트 스위치(SW1)와 저항(R1) 및 콘덴서(C1)을 직렬 연결하여 플립플롭(A, B)의 클럭단자(CL1, CL2)에 접속하고 출력단자(Q1)를 클리어 단자(CR2)와 제어신호부(D)에 접속하며, 출력단자()는 저항(R2) 콘덴서(C2)를 통해 데이타 단자(DA2)에 접속하고 출력단자(Q2)에는 데이타 단자(DA1)를 접속함과 동시에 데코더(C)의 제어신호부(D)를 거쳐 스위치부(SW2)에 연결하여 그의 접점(SWa1-SWa3)에 연결된 발광다이오드(LED1-LED3)와 저항(R3-R5)을 공급 전원(Vcc)에 공통접속하여 구성하며 미설명부호 PR1, PR2는 프리세트(PRESET)단자이다.Tek switch SW1, resistor R1 and condenser C1 are connected in series to power supply Vcc, connected to clock terminals CL1 and CL2 of flip-flops A and B, and output terminal Q1 is cleared. It is connected to the terminal CR2 and the control signal unit D, and the output terminal ( ) Is connected to the data terminal DA2 through the resistor R2 capacitor C2, the data terminal DA1 is connected to the output terminal Q2, and is controlled via the control signal part D of the decoder C. The light emitting diodes (LED1-LED3) and resistors (R3-R5) connected to the part (SW2) connected to the contacts (SWa1-SWa3) are connected to the power supply (Vcc) in common, and the descriptions PR1 and PR2 are free. PRESET terminal.

이와 같이 구성된 본 고안의 작용 효과를 설명하면 다음과 같다.Referring to the effects of the present invention configured as described above are as follows.

먼저 예로서 플립플롭(D-Flip-Flop)은 3개의 입력단인 클리어 단자(CLEAR)와 프리세트 단자(PRESET)데이타 단자(DATA)에 클럭신호 단자(CLOCK) 및 2개의 출력단자(Q,: Q의 역)으로 되어 있으며 3개의 입력신호에도 첫째, 클리어(CLEAR) 둘째, 프리세트(PRESET), 셋째, 데이타(DATA)와 같이 우선 순위가 정해져 있어서 클럭신호(CLOCK)가 입력되더라도 3개의 입력 신호의 조건에 따라 제 2 도와 같이 출력이 결정된다.As an example, the flip-flop (D-Flip-Flop) is a clock signal terminal (CLOCK) and two output terminals (Q,) to the three input terminals, the clear terminal (CLEAR) and the preset terminal (PRESET) data terminal (DATA) (Inverse of Q) and the priority of three input signals is set as 1, CLEAR, 2, PRESET, 3, DATA, so even if the clock signal (CLOCK) is input, The output is determined as shown in the second diagram according to the condition of the input signal.

여기에서 Qn+1 : 클럭(CLOCK)신호 입력이후의 Q 출력이고, Qn : 클럭(CLOCK) 신호 입력전의 Q의 출력이며, Dn : 클럭(CLOCK) 신호 입력전의 데이타(DATA)출력이다.Here, Qn + 1 is the Q output after the clock (CLOCK) signal input, Qn is the output of Q before the clock (CLOCK) signal input, Dn: the data (DATA) output before the clock (CLOCK) signal input.

즉 클리어(CLEAR)와 프리세트(PRESET)에 입력되는 신호가 모두 로우인 상태에서는 클럭신호(CLOCK)를 입력시켜도 Qn+1은 Qn(Dn) 상태로 출력이 되며 클리어(CLEAR)는 로우가 되고 프리세트(PRESET)가 하이인 상태에서는 클럭신호(CLOCK)가 입력되면 Qn+1은 무조건 하이 상태를 유지한다.In other words, when the signals input to CLEAR and PRESET are all low, Qn + 1 is output in Qn (Dn) state and CLEAR is low even if clock signal CLOCK is input. When the preset signal is high, Qn + 1 is always kept high when the clock signal CLOCK is input.

또한 클리어(CLEAR)가 하이인 경우 Qn+1은 로우 상태를 유지하고 여기에서의 클리어(CLEAR)와 프리세트(PRESET)는 클럭신호(CLOCK)가 입력전의 상태로 본다.In addition, when CLEAR is high, Qn + 1 remains low, and CLEAR and PRESET are regarded as the state before the clock signal CLOCK is input.

이하 상기와 같은 원리를 이용하여 제 1 도의 본 고안을 제 2a 도와 b 도에 의해 병행 설명한다.Hereinafter, the present invention of FIG. 1 will be described in parallel with FIGS.

텔레비젼 시청을 위해 셋트를 온 시켰을 때 초기상태에서는 플립플롭(A, B)의 클리어 단자(CR1, CR2)와 프리세트 단자(PR1, PR2) 및 데이타 단자(DA1, DA2)에는 모두 로우 신호가 인가되어 지므로 출력단자(Q1, Q2)에도 로우신호가 출력되어지며 출력신호가 데코더(C)의 신호제어부(D)를 거쳐 스위치부(SW2)에 입력하게 되고 그의 스위치부(SW2)는 입력된 제어신호에 의해 접점(SWa3)이 선택되어 턴온된다.When the set is turned on for television viewing, a low signal is applied to both the clear terminals CR1 and CR2 of the flip-flops A and B, the preset terminals PR1 and PR2, and the data terminals DA1 and DA2. Since a low signal is also output to the output terminals Q 1 and Q 2 , the output signal is inputted to the switch unit SW2 via the signal control unit D of the decoder C, and the switch unit SW2 is inputted. The contact SWa3 is selected and turned on by the control signal.

따라서 공급전원(Vcc)이 저항(R3)과 발광다이오드(LED1)를 거쳐 스위치(SW2)의 접점(SWa3)으로 흐르게 되어 모노 방송이 선택되어진다.Therefore, the supply power source Vcc flows through the resistor R3 and the light emitting diode LED 1 to the contact SWa3 of the switch SW 2 , so that the mono broadcast is selected.

이러한 상태에서 음성다중 방송을 선택할시에는 텍트 스위치(SW1)를 누르게 되면 공급전원(Vcc)이 저항(R1)와 콘덴서(C1)를 거칠 때 펄스가 발생되어 플립플롭(A, B)의 클럭단자(CL1, CL2)에 입력된다.In this state, when the voice switch is selected, when the text switch SW 1 is pressed, a pulse is generated when the power supply Vcc passes through the resistor R 1 and the capacitor C 1 , thereby causing flip-flops A and B. Are input to the clock terminals CL 1 and CL 2 .

이때 플립플롭(A)의 클리어단자(CR1)와 프리세트 단자(PR1)는 접지된 상태이므로 모노방송 수신시의 초기상태에서 플립플롭(B)의 출력단자(Q2)에서 비반전 된 로우신호가 플립플롭(A)의 데이타 단자(DA1)에 출력신호를 입력시키므로 클럭신호(CLOCK) 입력전의 데이타 신호(로우)가 출력단자(Q1)를 통해 데코더(C)의 신호 제어부(D)의 일단에 입력이 되고, 출력단자(Q2)의 신호는 초기상태에서 반전된 하이신호가 출력단자에서 출력되어 저항(R2)과 콘덴서(C2)를 거쳐 데이타 단자(DATA2)에 입력된 상태이므로 Dn의 하이신호가 신호제어부(D)에 입력됨으로서 각 출력단자(Q1, Q2)에서 입력된 신호를 제어하여 스위치부(SWa2)에 인가시키게 되고 그의 스위치부(SW2)는 입력된 제어신호에 의해 접점(SWa3)이 "오프"됨과 동시에 접점(SW2)이 턴온하게 되며 이에 발광다이오드(LED2)가 접등됨으로서 음성다중 방송이 선택되어진다.At this time, since the clear terminal CR 1 and the preset terminal PR 1 of the flip-flop A are grounded, they are non-inverted at the output terminal Q 2 of the flip-flop B in the initial state at the time of mono broadcasting reception. Since the low signal inputs the output signal to the data terminal DA 1 of the flip-flop A, the data signal (low) before the clock signal CLOCK is inputted through the output terminal Q 1 to control the signal control unit of the decoder C ( The input signal is input to one end of D), and the signal of the output terminal Q 2 is a high signal inverted in the initial state. Is outputted from the resistor R 2 and the capacitor C 2 and input to the data terminal DATA 2. Therefore, the high signal of Dn is inputted to the signal controller D so that each output terminal Q 1 , Q 2 is output. thereby from applied to the control of the input signal switching unit (SWa 2) and its switch unit (SW 2) is that the turn-on as soon contacts (SWa 3) is "off" by a control signal input thereto at the same time, the contact (SW 2) As the light emitting diode LED 2 is tangent, voice multiplexing is selected.

한편 스테레오 방송 모드를 선택시에는 텍트 스위치(SW1)를 누르게 되면 공급전원(Vcc)이 저항(R1)과 콘덴서(C1)을 통함으로서 발생된 펄스가 플립플롭(A, B)의 클럭단자(CL1, CL2)에 입력되고 플립플롭(A)의 데이타 단자(DA1)에는 음성다중 방송 모드 선택시 플립플롭(B)의 출력단자(Q2)의 신호(하이)가 인가되어 Dn신호인 하이신호가 출력단자(Q1)을 통해 신호제어부(D)에 입력됨과 동시에 플립플롭(B)의 클리어 단자(CR2)에 인가되고, 데이타 단자(DA2)단자에는 출력단자에서 반전된 신호(로우)가 인가됨으로서 그의 출력단자(Q2)는 로우신호가 출력되어 신호제어부(D)에 입력되고, 제어된 신호가 스위치부(SW2)에 입력됨으로서 음성다중 방송선택 접점(SWa2)이 "오프"됨과 동시에 스테레오 방송선택 접점(SWa1)이 턴온하게 되는 것이다.On the other hand, when the stereo broadcasting mode is selected, when the text switch (SW 1 ) is pressed, the pulse generated by the supply power (Vcc) through the resistor (R 1 ) and the capacitor (C 1 ) is clocked by the flip-flops (A, B). terminal is input to the (CL 1, CL 2) the data terminal of the flip-flop (a) (DA 1) is applied to the signal (high), the output terminal (Q 2) at the time of selection bilingual broadcast mode, the flip-flop (B) The high signal, which is a Dn signal, is input to the signal control unit D through the output terminal Q 1 and simultaneously applied to the clear terminal CR 2 of the flip-flop B, and to the data terminal DA 2 terminal. When the signal (low) inverted at is applied, its output terminal Q 2 is outputted to the signal control unit D by outputting a low signal, and the controlled signal is input to the switch unit SW 2 so that the voice multiple broadcast selection contact is made. As soon as (SWa 2 ) is "off", the stereo broadcast selection contact SWa 1 is turned on.

따라서 상기에서 설명한 바와같이 텍트 스위치(SW1)을 누를 때마다 데코더(C)의 스위치부(SW2)의 접점(SWa1-SWa3)이 순차적으로 선택되어 초기상태에서는 모노 방송모드가 선택되고, 두 번째 누를시에는 음성다중 방송이 선택되며, 세 번째 누를시에는 스테레오 방송이 선택되어 제 2c 도와 같이 반복적으로 선택되어 기존 텔레비젼 셋트의 음성 다중 모드 선택 기능을 한층더 높여주는 효과가 있다.Therefore, as described above, each time the text switch SW 1 is pressed, the contacts SWa 1 to SWa 3 of the switch unit SW 2 of the decoder C are sequentially selected to select the mono broadcasting mode in the initial state. When the second press is pressed, the voice multiple broadcast is selected, and when the third press is selected, the stereo broadcast is selected and repeatedly selected as shown in FIG. 2c to further increase the voice multi-mode selection function of the existing TV set.

Claims (1)

통상의 텔레비젼 셋트 또는 비데오의 음성 다중 모드 선택장치에 있어서 공급전원(Vcc)에 텍트 스위치(SW1)와 저항(R1) 및 콘덴서(C1)을 직렬 연결하여 플립플롭(A, B)의 클럭단자(CL1, CL2)에 접속하고 출력단자(Q1)를 클리어단자(CR2)와 제어신호부(D)에 접속하며, 출력단자는 저항(R2)과 콘덴서(C2)를 통해 데이타단자(DA2)에 접속하고 출력단자(Q2)에는 데이타단자(DA1)를 접속함과 동시에 데코더(C)의 제어신호부(D)를 접속함과 동시에 데코더(C)의 제어 신호부(D)를 거쳐 스위치부(SW2)에 연결하여 그의 접점(SWa1-SWa3)에 연결된 발광다이오드(LED1-LED3)와 저항(R3-R5)을 공급전원(Vcc)에 공급 접속하여 구성되는 것을 특징으로 하는 음성다중 모드 선택장치.In a typical TV set or video audio multi-mode selector, a text switch (SW 1 ), a resistor (R 1 ) and a capacitor (C 1 ) are connected in series to a supply power source (Vcc) to provide a flip-flop (A, B). Connect to the clock terminals CL 1 and CL 2 , and connect the output terminal Q 1 to the clear terminal CR 2 and the control signal unit D. A resistor (R 2) and the condenser through a (C 2) connected to the data terminal (DA 2) and the output terminal and at the same time (Q 2) is connected to the data terminal (DA 1) decoder (C) a control signal unit ( D) the connection, and at the same time the LED (LED 1 -LED connected to connect to the switching unit (SW 2) through the control signal portion (D) of the decoder (C) his contacts (SWa 1 -SWa 3) 3) and A voice multiple mode selection device, characterized in that the resistor (R 3 -R 5 ) is connected to the supply power supply (Vcc).
KR2019860018853U 1986-11-28 1986-11-28 Sound multiplex mode selecting circuit KR910004406Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860018853U KR910004406Y1 (en) 1986-11-28 1986-11-28 Sound multiplex mode selecting circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860018853U KR910004406Y1 (en) 1986-11-28 1986-11-28 Sound multiplex mode selecting circuit

Publications (2)

Publication Number Publication Date
KR880011055U KR880011055U (en) 1988-07-29
KR910004406Y1 true KR910004406Y1 (en) 1991-06-29

Family

ID=19257488

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860018853U KR910004406Y1 (en) 1986-11-28 1986-11-28 Sound multiplex mode selecting circuit

Country Status (1)

Country Link
KR (1) KR910004406Y1 (en)

Also Published As

Publication number Publication date
KR880011055U (en) 1988-07-29

Similar Documents

Publication Publication Date Title
KR900017293A (en) Audio and video switching device
KR900008518Y1 (en) Text mode color selecting device
KR910004406Y1 (en) Sound multiplex mode selecting circuit
KR950016281A (en) Audio and video signal input and output devices of TV
US5132561A (en) Switching of logic data signals
KR890009426Y1 (en) Multisoundmode switching circuit
US4425563A (en) Switch circuit arrangement
KR880004217Y1 (en) Sound signal modulating circuit
KR960000832Y1 (en) On screen display system
KR890008297Y1 (en) Audio/video signal switching circuit
KR890003597Y1 (en) Dubing circuit for video and audio signal
KR900004182Y1 (en) Video meeting transfer circuit for personal computer of monitor
KR890000708Y1 (en) Teletext/computer signal automatic modulating circuit
KR860002616Y1 (en) Binary logic signal output circuit
KR900001738Y1 (en) Data output circuit of remote controller
KR0127524B1 (en) A selection circuit of input signal
KR950002085Y1 (en) Analogue/ttl signal transfer circuit
KR910001588Y1 (en) Mode display circuit for multi-audio television
KR900003479Y1 (en) Audio signal selector for multisound television
KR200145193Y1 (en) Sound signal output control circuit
KR950005509Y1 (en) Use iput & output terminal of auto variable circuit
KR960005487Y1 (en) Tv/video signal change circuit
KR850000864Y1 (en) One touch channel switching circuit
KR950004264Y1 (en) Video record player
KR900008282Y1 (en) Composory mono circuit for television

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990601

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee