KR910003662Y1 - Picture cutting circuit for tv - Google Patents

Picture cutting circuit for tv Download PDF

Info

Publication number
KR910003662Y1
KR910003662Y1 KR2019850010755U KR850010755U KR910003662Y1 KR 910003662 Y1 KR910003662 Y1 KR 910003662Y1 KR 2019850010755 U KR2019850010755 U KR 2019850010755U KR 850010755 U KR850010755 U KR 850010755U KR 910003662 Y1 KR910003662 Y1 KR 910003662Y1
Authority
KR
South Korea
Prior art keywords
circuit
signal
television
screen
video signal
Prior art date
Application number
KR2019850010755U
Other languages
Korean (ko)
Other versions
KR870004464U (en
Inventor
송영배
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR2019850010755U priority Critical patent/KR910003662Y1/en
Publication of KR870004464U publication Critical patent/KR870004464U/en
Application granted granted Critical
Publication of KR910003662Y1 publication Critical patent/KR910003662Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N3/00Scanning details of television systems; Combination thereof with generation of supply voltages
    • H04N3/10Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical
    • H04N3/16Scanning details of television systems; Combination thereof with generation of supply voltages by means not exclusively optical-mechanical by deflecting electron beam in cathode-ray tube, e.g. scanning corrections
    • H04N3/24Blanking circuits
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/67Circuits for processing colour signals for matrixing

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)

Abstract

내용 없음.No content.

Description

텔레비젼의 화면부분 삭제회로Screen cutout circuit of TV

제 1a 도는 텔레비젼 화면에 나타나는 방송신호 상태도, (b) 도는 텔레비젼 화면에 나타나는 다른 영상 신호의 상태도, (c) 도는 텔레비젼 화면의 삭제된 것에 새로운 영상신호가 중첩된 상태도.FIG. 1A is a state of a broadcast signal appearing on a television screen; (b) a state of another video signal appearing on a television screen; and (c) a state of superimposing a new video signal on a deleted image of a television screen.

제 2 도는 본고안의 회로도.2 is a circuit diagram of the present article.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 브라운관 2 : 외부입력단자1: Braun tube 2: External input terminal

3 : 스위칭소자 4 : 매트릭스회로3: switching element 4: matrix circuit

5 : 영상출력회로 6 : 수직발진회로5: Video output circuit 6: Vertical oscillation circuit

7 : 영상수신회로 10 : 화면부분 삭제회로7: Image receiving circuit 10: Screen erasing circuit

R1, R2…R7: 저항 Q1, Q2: 트랜지스터R 1 , R 2 . R 7 : Resistor Q 1 , Q 2 : Transistor

D1, D2: 다이오드 VCC : 전원전압D 1 , D 2 : Diode VCC: Power Supply Voltage

본 고안은 텔레비젼의 화면 부분 삭제 회로에 관한 것으로 텔레비젼 수상중에 삭제된 화면에 텔레덱스트(TELE TEXT) 영상신호나 시간을 표시하는 영상신호등을 중심으로 중첩시키도록 한 것이다.The present invention relates to a screen erasing circuit of a television, and superimposes a teledex (TELE TEXT) video signal or a video signal displaying time on a screen deleted during a television image.

그러나 기존의 텔레비젼은 단순히 텔레비젼 방송만을 시청하도록 구성되어 있어 사용자가 원하는 다른 영상 신호를 텔레비젼 화면을 통하여 얻을 수가 없는 것이었다.However, existing televisions are simply configured to watch television broadcasts, so that other video signals desired by the user cannot be obtained through the television screen.

그후 텔레비젼 수상기의 칼라영상신호(R)(G)(B)의 기능을 이용하여 텔레비젼 화면에 따른 영상신호를 디스플레이하여 사용자가 원하는 정보를 얻을 수 있게 되었으나 이는 단순한 모니터의 기능만 보유하고 있기 때문에 영상 정보신호를 얻을 때에는 텔레비젼 방송신호가 나타나지 않는 단점이 있는 것이었다.After that, by using the function of the color image signal (R) (G) (B) of the television receiver, the user can obtain the desired information by displaying the image signal according to the television screen. When the information signal is obtained, there is a disadvantage that the television broadcast signal does not appear.

본 고안의 목적은 텔레비젼 수신중에 원하는 영상신호를 중첩시켜 얻을 수 있게한 텔레비젼의 화면부분 삭제회로를 제공하여 원하는 영상신호와 텔레비젼의 방송신호를 동시에 수신할 수 있게 한 것이며 또 다른 목적은 텔레비젼의 화면 부분을 삭제하고 원하는 영상신호를 중첩시킬 때에 발생되는 노이즈 및 화면 동기 신호가 불안전해지는 것을 방지할 수 있게한 것으로 귀선소거 신호에 의하여 상호역으로 구동하는 트랜지스터에 다이오드가 서로 역방향이 되게 구성시킨 후 텔레비젼의 수직동기가 인가되게 화면 부분 삭제회로를 구성시켜 외부 입력단자와 영상신호가 스위칭 소자를 통하여 매트릭스회로(4)에 인가되는 것을 제어하게 구성한 것이다.An object of the present invention is to provide a screen portion erasing circuit of a television which allows to obtain a desired video signal by superimposing the video signal during television reception, so that a desired video signal and a broadcast signal of the television can be simultaneously received. It is possible to prevent noise and screen synchronization signal from being unstable when the part is deleted and the desired video signal is superimposed, and the diodes are reversed to each other in the transistors driven backward by the blanking signal. The screen portion erasing circuit is configured so that the vertical synchronization is applied so that the external input terminal and the video signal are applied to the matrix circuit 4 through the switching element.

이를 첨부 도면에 의하여 상세히 설명하면 다음과 같다.This will be described in detail with reference to the accompanying drawings.

제 1a 도는 텔레비젼 화면에 나타나는 방송신호의 상태도로서 브라운관에 방송신호(A)가 나타난 것을 도시하고 있으며 제 1b 도는 텔레비젼 화면에 나타나는 다른 영상신호(B)의 상태를 도시하고 있는 것으로 본 고안은 텔레비젼 신호(A)와 다른 영상신호(B)를 제 1c 도와 같이 중첩시켜 동시에 수신할 수 있게 한 것이다.FIG. 1A is a state diagram of a broadcast signal appearing on a television screen, showing a broadcast signal A on a CRT, and FIG. 1B shows a state of another video signal B appearing on a television screen. A video signal B different from A is overlapped with each other in the 1c diagram to be simultaneously received.

제 2 도는 본 고안의 회로도로서 영상수신회로(7)에 인가되는 텔레비젼 방송신호에서 일측으로 수직동기 신호는 수직발진회로(6)를 통하여 화면부분 삭제회로(10)에 인가되게 구성하고 타측으로 방송신호는 매트릭스회로(4)를 통하여 영상출력회로(5)에서 브라운관(1)으로 출력되게 구성한다.2 is a circuit diagram of the present invention, which is configured such that the vertical synchronization signal is applied to the screen portion erasing circuit 10 through the vertical oscillation circuit 6 to one side in the television broadcast signal applied to the image receiving circuit 7 and broadcasted to the other side. The signal is configured to be output from the image output circuit 5 to the CRT 1 through the matrix circuit 4.

그리고 외부입력단자(2)에서 인가되는 칼라영상신호(R)(G)(B)는 스위칭소자(3)를 통하여 매트릭스회로(4)에 인가되게 구성한 후 스위칭소자(3)와 매트릭스회로(4)를 제어하는 화면부분 삭제회로(10)는 트랜지스터(Q1)(Q2)의 베이스와 콜렉터측에 다이오드(D1)(D2)가 서로 역방향이 되게 구성시켜 귀선소거 신호에 의하여 서로 역으로 구동하여 저항(R6)(R7)을 통하여 출력되게 구성하며 수직발진회로(6)의 출력이 저항(R5)을 통하여 트랜지스터(Q1)의 에미터측에 인가되게 구성한 것이다.The color image signals R, G, and B applied from the external input terminal 2 are configured to be applied to the matrix circuit 4 through the switching element 3, and then the switching element 3 and the matrix circuit 4 Screen portion erasing circuit 10 controls the diodes D 1 and D 2 on the base and collector side of the transistors Q 1 and Q 2 so that the diodes D 1 and D 2 are reversed to each other by a blanking signal. It is configured to be output through the resistor (R 6 ) (R 7 ) and the output of the vertical oscillation circuit 6 is applied to the emitter side of the transistor (Q 1 ) through the resistor (R 5 ).

이와 같이 구성된, 본 고안에서 외부입력단자(2)에서 다른 영상신호가 인가되지 아니할 때에는 영상수신회로(7)의 출력이 매트릭스회로(4)를 통하여 영상출력회로(5)에서 증폭된 텔레비젼신호가 브라운관(1)에 나타나게 되어 텔레비젼 방송만을 수신하게 된다.When no other video signal is applied from the external input terminal 2 according to the present invention, the television signal amplified by the video output circuit 5 through the matrix circuit 4 is output. Appears in the CRT 1 to receive only television broadcast.

이와 같은 텔레비젼 방송수신중에 외부 입력단자(2)로부터 새로운 칼라 영상신호가 입력되면 이 칼라신호(R)(G)(B)와 함께 귀선소거신호가 인가된다.When a new color video signal is input from the external input terminal 2 during such a television broadcast reception, a blanking cancel signal is applied together with the color signals R (G) and (B).

그리고 이 귀선소거 신호는 저항(R1)을 통하여 트랜지스터(Q1)를 도통시키므로 트랜지스터(Q1)의 콜렉터측과 트랜지스터(Q2)의 베이측 전압이 하강되어 트랜지스터(Q2)는 차단상태가 된다.And the blanking signal is a resistance (R 1) a through transistor bay-side voltage of the collector side and the transistor (Q 2) of the conductive because transistor (Q 1) to (Q 1) is lowered transistor (Q 2) has a cut-off state Becomes

트랜지스터(Q2) 의 차단에 의하여 그의 콜렉터측 전압이 상승되면 저항(R7)(R6)로 분배된 전압이 스위칭 집적소자(3) 및 매트릭스 회로(4)에 가해지게 되는 것으로 스위칭 집적소자(3)에 인가되는 동안 칼라 영상신호(R)(G)(B)가 재현될 기간의 화면폭을 정해주게 되며 매트릭스 회로(4)에 인가되는 전압에 의하여 원래 시청하고 있던 화면중 칼라 영상 신호가 재현될 부분이 삭제하게 되어 외부입력단자(2)로 인가되는 칼라영상신호(R)(G)(B)가 텔레비젼 방송신호와 혼합되어 영상출력회로(5)에서 증폭된 후 브라운관(1)에 나타나게 되는 것으로 제 1c 도와 같이 방송신호(A)와 다른 영상신호(B)가 중첩되어 나타나게 된다.When the collector side voltage of the transistor Q 2 is increased, the voltage distributed to the resistors R 7 and R 6 is applied to the switching integrated device 3 and the matrix circuit 4. While applied to (3), the screen width of the period during which the color video signals R, G, and B are to be reproduced is determined, and the color video signal in the screen originally viewed by the voltage applied to the matrix circuit 4 Is reproduced so that the color image signals R, G, and B applied to the external input terminal 2 are mixed with the television broadcast signal, amplified by the image output circuit 5, and then the CRT 1 As shown in FIG. 1C, the broadcast signal A and the other video signal B overlap each other.

그러나 (c)도에서와 같이 화면을 중첩시킬 때에 부분(C)에 노이즈 발생이 발생되어 화상이 흐려지게 된다.However, as shown in (c), when the screens are superimposed, noise is generated in the portion C, and the image is blurred.

이는 트랜지스터(Q1)의 베이스측에 귀선소거 신호가 인가되는 동안 트랜지스터(Q1)(Q2)의 스위칭 타임에 의한 지연에 의하여 발생되는 것이나 본 고안에서는 다이오드(D1)(D2)를 트랜지스터(Q1)(Q2)의 콜렉터와 베이스측간이 서로 반대로 연결함으로써 이 지연시간을 보상할 수 있게한 것으로 다이오드(D1)는 트랜지스터(Q1)의 스위칭시 좌절시간(fail time)의 지연성분을 차단하고 다이오드(D2)는 트랜지스터(Q2)의 스위칭시 기립시간(rise time)을 중첩시켜 보상함으로써 노이즈가 발생되는 것을 방지할 수가 있는 것이다.This would be caused by the delay caused by the switching time of the transistor (Q 1) (Q 2) during a blanking signal to the base side of the transistor (Q 1) is a diode (D 1) (D 2) in the subject innovation The collector and the base side of the transistors Q 1 and Q 2 are connected to each other in reverse to compensate for this delay time. The diode D 1 has a failure time during switching of the transistor Q 1 . The delay component is blocked and the diode D 2 can prevent the occurrence of noise by overlapping and compensating for the rise time during switching of the transistor Q 2 .

또한 한 화면에 상이한 2가지 영상신호를 중첩 재생할 때에는 주신호(텔레비젼 방송신호)는 수상기의 정상적인 동작으로 문제가 없으나 외부입력단자(2)로 인가되는 영상신호는 외부신호 및 귀선소거신호의 지연등의 불완전한 이유로 인하여 주회로(텔레비젼)의 수직동기 신호와 타임이 일치되지 않은 경우에는 수직동기신호가 불안정하여 정상적인 화상을 기대할 수가 없게 된다.In addition, when two different video signals are superimposed on one screen, the main signal (TV broadcast signal) is no problem due to the normal operation of the receiver, but the video signal applied to the external input terminal 2 is delayed by an external signal and a blanking signal. If the timing is not matched with the vertical synchronization signal of the main circuit (TV) due to incomplete reasons, the vertical synchronization signal is unstable and normal images cannot be expected.

그러나 본 고안은 주회로에서 인가되는 신호에 동기되는 수직발진회로(6)에서 저항(R1)을 통하여 트랜지스터(Q1)의 에미터측에 강제로 인가함으로써 외부 신호와 비교 검출해서 수직동기 신호의 불안정을 해소할 수 있어 정상적인 중첨 화상을 얻을 수 있는 효과가 있는 것이다.The present invention, however, is applied to the emitter side of the transistor Q 1 through the resistor R 1 in the vertical oscillation circuit 6 synchronized with the signal applied from the main circuit, thereby detecting and comparing the external synchronization signal with the external signal. The instability can be eliminated, and the effect of obtaining a normal pulmonary burn image is obtained.

이상에서와 같이 본 고안은 텔레비젼 방송신호와 원하는 영상신호를 중첩시켜 동시에 수신을 할 수가 있는 것으로 귀선소거 신호에 의하여 구동되는 스위칭 시간을 보상한 동시에 텔레비젼 회로에서 수직동기 신호가 인가되게 함으로써 중첩되는 양질의 화상을 얻을 수 있는 효과가 있어 시간을 표시하는 온 스크린(ON SCREEN)이나 텔레텍스트 영상 신호 등의 새로운 영상 신호를 출력시키는 비데오 기기에 적합한 화면부분 삭제회로를 제공할 수가 있는 것이다.As described above, the present invention superimposes a television broadcast signal and a desired video signal and simultaneously receives the signal, thereby compensating for the switching time driven by the blanking signal and simultaneously applying a vertical synchronization signal from the television circuit. It is possible to provide an image erasing circuit suitable for a video device that outputs a new video signal such as an ON SCREEN or a teletext video signal for displaying time.

Claims (1)

영상수신회로(7)의 텔레비젼 방송신호가 수직 발진회로(6) 및 매트릭스 회로(4)를 통하여 영상출력회로(5)에 인가되게 구성시킨 텔레비젼 회로에 있어서, 트랜지스터(Q1)(Q2)의 베이스와 콜렉터측에 다이오드(D1)(D2)가 서로 역방향이 되게 구성시켜 귀선소거 신호에 의하여 서로 역으로 구동되게 구성시킨 후 저항(R5)을 통하여 트랜지스터(Q1)의 에미터측에 수직동기신호가 인가되게 화면 부분 삭제회로(10)를 구성시켜 외부 입력단자(20)의 영상신호가 스위칭소자(3)를 통하여 매트릭스 회로(4)에 인가되는 것을 제어하도록 한 텔레비젼의 화면 부분 삭제회로.In a television circuit configured such that the television broadcast signal of the image receiving circuit 7 is applied to the image output circuit 5 via the vertical oscillation circuit 6 and the matrix circuit 4, the transistors Q 1 and Q 2 . The diodes D 1 and D 2 are configured to be reversed to each other at the base and the collector side of each other, and are configured to be driven backwards by a blanking signal, and then to the emitter side of the transistor Q 1 through the resistor R 5 . The screen portion erasing circuit 10 is configured so that the vertical synchronization signal is applied to the screen portion of the television to control the video signal of the external input terminal 20 to be applied to the matrix circuit 4 through the switching element 3. Deletion circuit.
KR2019850010755U 1985-08-23 1985-08-23 Picture cutting circuit for tv KR910003662Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850010755U KR910003662Y1 (en) 1985-08-23 1985-08-23 Picture cutting circuit for tv

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850010755U KR910003662Y1 (en) 1985-08-23 1985-08-23 Picture cutting circuit for tv

Publications (2)

Publication Number Publication Date
KR870004464U KR870004464U (en) 1987-07-31
KR910003662Y1 true KR910003662Y1 (en) 1991-05-31

Family

ID=19244881

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850010755U KR910003662Y1 (en) 1985-08-23 1985-08-23 Picture cutting circuit for tv

Country Status (1)

Country Link
KR (1) KR910003662Y1 (en)

Also Published As

Publication number Publication date
KR870004464U (en) 1987-07-31

Similar Documents

Publication Publication Date Title
RU2129757C1 (en) Television set
US4218698A (en) TV Graphics and mixing control
US4677484A (en) Stabilizing arrangement for on-screen display
US4549217A (en) Automatic contrast reduction circuit for a teletext or monitor operation
US3740462A (en) Automatic chroma gain control system
CA1257379A (en) Television receiver with selectable video input signals
US3641258A (en) Sample-and-hold circuit
CA1101988A (en) Combined blanking level and kinescope bias clamp for a television signal processing system
KR910003662Y1 (en) Picture cutting circuit for tv
US4660085A (en) Television receiver responsive to plural video signals
US3182122A (en) Noise protection circuit
CA1157937A (en) Circuit arrangement for multiplexing an input function and an output function at a single terminal
US4549218A (en) On-screen display
US4520397A (en) Auto brightness limiter circuit for television
US4207591A (en) Gated automatic beam current limiter in a video signal processing system
US4695885A (en) Automatic brightness control device
US4523233A (en) Automatic bias control system with compensated sense point
JPH021427B2 (en)
US3502797A (en) Solid state color killer circuit for color television receivers
KR100244989B1 (en) Apparatus for correcting distorted sync in a composite video signal
US4410907A (en) Burst gate keying and back porch clamp pulse generator
US4183049A (en) Tint control signal generator for color television receiver
US3515801A (en) Chrominance circuitry for television receivers
JPH0352060Y2 (en)
US4081835A (en) Blanking circuitry for a television receiver video system

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19990430

Year of fee payment: 9

LAPS Lapse due to unpaid annual fee