KR910001710Y1 - White clip level compensating circuit - Google Patents

White clip level compensating circuit Download PDF

Info

Publication number
KR910001710Y1
KR910001710Y1 KR2019860021193U KR860021193U KR910001710Y1 KR 910001710 Y1 KR910001710 Y1 KR 910001710Y1 KR 2019860021193 U KR2019860021193 U KR 2019860021193U KR 860021193 U KR860021193 U KR 860021193U KR 910001710 Y1 KR910001710 Y1 KR 910001710Y1
Authority
KR
South Korea
Prior art keywords
signal
transistor
clip level
gain control
white clip
Prior art date
Application number
KR2019860021193U
Other languages
Korean (ko)
Other versions
KR880014197U (en
Inventor
최완성
Original Assignee
삼성전자 주식회사
한형수
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 한형수 filed Critical 삼성전자 주식회사
Priority to KR2019860021193U priority Critical patent/KR910001710Y1/en
Publication of KR880014197U publication Critical patent/KR880014197U/en
Application granted granted Critical
Publication of KR910001710Y1 publication Critical patent/KR910001710Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/57Control of contrast or brightness
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N5/00Details of television systems
    • H04N5/44Receiver circuitry for the reception of television signals according to analogue transmission standards
    • H04N5/52Automatic gain control
    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04NPICTORIAL COMMUNICATION, e.g. TELEVISION
    • H04N9/00Details of colour television systems
    • H04N9/64Circuits for processing colour signals
    • H04N9/73Colour balance circuits, e.g. white balance circuits or colour temperature control

Landscapes

  • Engineering & Computer Science (AREA)
  • Multimedia (AREA)
  • Signal Processing (AREA)
  • Processing Of Color Television Signals (AREA)
  • Picture Signal Circuits (AREA)

Abstract

내용 없음.No content.

Description

화이트 클립 레벨 보정회로White clip level correction circuit

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 클램프회로 2 : 버퍼부1: Clamp Circuit 2: Buffer

3 : 화이트 클립 레벨 설정부 4 : 콘트롤 부3: white clip level setting section 4: control section

5 : 자동 이득 조절앰프 Q4-Q6: 트랜지스터5: automatic gain control amplifier Q 4 -Q 6 : transistor

R1-R10: 저항 C1-C2: 콘덴서R 1 -R 10 : Resistor C 1 -C 2 : Capacitor

SW1: 아나로그 스위치SW 1 : Analog Switch

본 고안은 비데오 카메라에 있어서, 특정 레벨 이상의 고휘도 피사체에 의한 신호가 입력 되었을 경우 발생되는 이상 형상을 제거하기 위해 화이트 클립 레벨(WHITE CLIP LEVEL)을 설정하여 그 이상의 신호는 제거하게 되는데 자동 이득 조절 회로에 의하여 전체 이득이 상승할 경우 이미 설정된 와이트 클립 레벨 보다 신호가켜져 실제로 저레벨의 신호에 클립되는 것을 방지하기 위하여 자동 이득 조정 신호가 변동되어 화이트 클립레벨을 자동적으로 조정해 주도록 하는 화이트 클립 레벨 보정회로에 관한 것이다.The present invention is to set the white clip level (WHITE CLIP LEVEL) to remove the abnormal shape that occurs when a signal from a high-brightness subject of a certain level or more is input in the video camera, and removes the above signal. When the total gain rises, the white clip level correction circuit changes the automatic gain adjustment signal to automatically adjust the white clip level so that the signal is turned on above the already set white clip level and is not actually clipped to the low level signal. It is about.

비데오 카메라에 있어서, 정상 상태의 동작시 고 휘도 레벨의 피사체로부터 신호를 재현 시킬 경우 일정레벨(통상105-110 IRE) 이상의 신호에 대해서는 촬상관의 비임(BEAM) 부족 또는 촬상 소자의 동작 범위를 벗어나 녹색으로 변화하는 등의 이상 현상이 발생하게 되는데 이를 방지하기 위하여 일정 레벨보다 큰 신호는 클립(CLIP)시켜 제거함으로써 화면의 열화 현상을 처리해 주고 있으며 저조도의 피사체를 재현시킬 경우에는 이득을 높이기 위하여 자동 이득 조절 회로를 채택하여 전체적인 이득을 높여주어 저조도의 피사체에 대해서도 충분한 재현력을 가질 수 있도록 하고 있다.In a video camera, when a signal is reproduced from a subject having a high luminance level during a steady state operation, a signal of a certain level (typically 105-110 IRE) or higher is out of the image beam of the imaging tube or is out of the operating range of the imaging device. In order to prevent this, abnormal signal such as change occurs, and the signal larger than a certain level is clipped and removed to deal with the degradation of the screen. When reproducing a low-light subject, the automatic gain is increased to increase the gain. By adopting an adjustment circuit, the overall gain is increased to ensure sufficient reproducibility even for low-light subjects.

그러나 피사체의 상황(예를 들면 전반적으로 조도가 낮은 피사체의 중간에 적은 면적의 조도가 높은 부분이 있는 경우 등)에 따라서는 어느 부분은 자동 이득 조절 회로에서의 증폭에 의해 최종 출력 단계에서는 화이트 클립 레벨을 초과하게 되어 상기 된 바와 같은 이상현상이 발생되는 것이었다.However, depending on the situation of the subject (e.g., when there is a small area of high illumination in the middle of a low-light subject in general), some parts may be white clips at the final output stage by amplification in the automatic gain control circuit. Exceeding the level caused the abnormal phenomenon as described above.

본 고안은 상기와 같은 점을 감안하여 저조도 피사체에 의한 신호를 자동이득 조절 회로를 구동시켜 전체의 이득을 증대 시킬 경우 불필요하게 신호 클립되어 화면의 열화를 방지하도록 자동 이득 조절회로의 자동 이득 조정 신호에 따라 화이토 클립 레벨도 같이 연동되어 자동으로 조정되게 한것으로 이와같은 본 고안에 대한 구성 및 작용효과를 첨부도면에 의거 상세히 설명하면 다음과 같다.In view of the above, the present invention drives an automatic gain control circuit for a signal caused by a low-light subject to increase the overall gain, thereby unnecessary clipping of the signal to prevent deterioration of the screen. According to the Pitot clip level is automatically adjusted in conjunction with the same as described in detail according to the configuration and effect of the present invention according to the accompanying drawings.

촬상되어 신호 처리된 휘도 신호는 클램프 회로(1)에 인가되어 클램프 펄스로 클램프 되어진후 버퍼부(2)에서 완충 증폭되어 자동 이득 조절 앰프(5)에 인가되게 구성된 회로에 있어서, 상기 버퍼부(2)의 휘도 신호출력과 자동 이득 조정 신호에 의한 전압을 비교하여 특정 레벨까지의 신호만 출력시키는 화이트 클립 레벨설정부(3)와, 상기 화이트 클립 레벨 설정부(3)의 휘도 신호를 적분하여 휘도 신호 레벨에 따른 전압을 출력시키는 콘트롤부(4)와, 상기 콘트롤부(4)의 출력 전압과 수동이득 조절 신호를 절환 신호로 선택하여 자동 이득조절 앰프(5)의 자동 이득 조정 신호로 인가시키는 한편 화이트 클립레벨 설정부(3)에 인가시키는 아나로그스위치(SW1)로 구성된다.In the circuit configured to be picked up and signal processed, the luminance signal is applied to the clamp circuit 1, clamped with a clamp pulse, and then buffered and amplified in the buffer unit 2 and applied to the automatic gain control amplifier 5. Comparing the luminance signal output of 2) and the voltage by the automatic gain adjustment signal, the white clip level setting section 3 for outputting only a signal up to a specific level and the luminance signal of the white clip level setting section 3 are integrated. The control unit 4 outputs a voltage according to the luminance signal level, and the output voltage and the manual gain control signal of the control unit 4 are selected as switching signals and applied as the automatic gain control signal of the automatic gain control amplifier 5. And an analog switch SW 1 to be applied to the white clip level setting section 3.

즉 휘도신호는 클램프 펄스가 인가되는 트랜지스터(Q1)로 구성된 클램프 회로(1)에서 클램프 되어진후 트랜지스터(Q2)로 구성된 버퍼부(2)에서 완충 증폭되어 자동 이득 조절 앰프(5)에 인가되게 된다.That is, the luminance signal is clamped in the clamp circuit 1 composed of the transistor Q 1 to which the clamp pulse is applied, and then buffered and amplified in the buffer unit 2 composed of the transistor Q 2 and applied to the automatic gain control amplifier 5. Will be.

상기 트랜지스터(Q2)의 출력은 트랜지스터(Q3)의 배이스에 인가되고 가변 저항(VR1)에 의해 베이스 전압이변화되는 트랜지스터(Q5)의 에미터 출력이 트랜지스터(Q4)의 베이스에 인가되어 자동증폭기인 트랜지스터(Q3)(Q4)의 특성에 의하여 특정 레벨까지의 휘도 신호만 자동 이득 조절 앰프(5)에 인가 시키게 화이트 클립 레벨설정부(3)를 구성하고 상기 화이트 클립레벨 설정부(3)의 휘도 신호를 저항(R10)과 콘덴서(C3)로 적분하여 트랜지스터(Q6)의 베이스에 인가시키게 콘트롤부(4)를 구성하며 휘도 신호의 대소에 따라 변동하되 트랜지스터(Q6)의 에미터 출력과 수동이득 조절신호를 아나로그 스위치(SW1)에서 절환 신호로 선택하게 구성한후 상기 아나로그 스위치(SW1)에서 선택된 신호가 자동이득 조절 앰프(5)의 자동이득 조정 신호로 인가됨과 동시에 화이트 클립 레벨 설정부(3)의 가변저항(VR1)에 인가되게 구성한다.The base of said transistor (Q 2) output transistor (Q 3) is applied to the baeyiseu variable resistor (VR 1) transistor (Q 5) emitter output transistor (Q 4) of which the base voltage changes due to the The white clip level setting section 3 is configured to apply only the luminance signal up to a specific level to the automatic gain control amplifier 5 by the characteristics of the transistors Q 3 and Q 4 that are applied to the automatic amplifier. The controller 4 is configured to apply the luminance signal of the setting unit 3 to the base of the transistor Q 6 by integrating the luminance signal with the resistor R 10 and the capacitor C 3 , and varies according to the magnitude of the luminance signal. automatic of (Q 6), an emitter output and after the manual gain control signal is configured to select a switching signal from an analog switch (SW 1), said analogue switch is an automatic gain control signal selected from (SW 1), the amplifier 5 of the Applied as gain adjustment signal At the same time, it configured to be applied to the variable resistance (VR 1) of the white clip level setting unit (3).

이와같이 구성된 본 고안에서 비데오 케메라의 촬상소자로 부터 생성된 영상 신호는 프리앰프와 매트릭스회로 등을 통하여 휘도 신호로 생성되게 되며 이러한 휘도 신호는 트랜지스터(Q1)와 저항(R1)(R2) 및 콘덴서(C1)(C2)로 구성되어진 클램프 회로(1)에 인가되어 트랜지스터(Q1)의 베이스로 인가되는 클램프 펄스에 의하여 클램프 되게 된다.In the present invention configured as described above, the video signal generated from the video camera element is generated as a luminance signal through a preamplifier and a matrix circuit, and the luminance signal is a transistor Q 1 and a resistor R 1 (R 2 ). ) And the clamp circuit 1 is applied to the clamp circuit (1) consisting of a capacitor (C 1 ) (C 2 ) and applied to the base of the transistor (Q 1 ).

그리고 클램프 회로(1)에서 클램프 되어진 휘도 신호는 저항(R3)(R5)과 트랜지스터(Q2)로 구성된 버퍼부(2)에 인가되어 완충 증폭되어진후 화이트 클립 레벨 설정부(3)의 트랜지스터(Q3)의 베이스에 인가되게 된다.The luminance signal clamped by the clamp circuit 1 is applied to the buffer unit 2 composed of the resistors R 3 , R 5 , and transistor Q 2 to be buffered and amplified, and then the white clip level setting unit 3 It is applied to the base of the transistor Q 3 .

이때 화이트 클립 레벨 설정부(3)의 트랜지스터(Q5)의 베이스 전압에 의해 설정되어진 전압 즉 트랜지스터(Q5)의 에미터 출력이 저항(R6)이 연결된 트랜지스터(Q1)의 베이스에 인가됨에 따라서 자동 증폭기로 동작하는 트랜지스터(Q3)(Q4)의 동작 특성으로 인하여 트랜지스터(Q4)의 베이스 입력 레벨보다 높게 트랜지스터(Q3)의 베이스로 인가되는 휘도 신호는 클립되어 제거되게 되므로써 특정 레벨까지의 휘도 신호만이 트랜지스터(Q3)의 콜렉터 측을 통하여 자동이득 조절 앰프(5)및 기타 신호 처리 회로에 입력되게 된다.At this time, the voltage set by the base voltage of the transistor Q 5 of the white clip level setting unit 3, that is, the emitter output of the transistor Q 5 is applied to the base of the transistor Q 1 to which the resistor R 6 is connected. Therefore, the luminance signal applied to the base of the transistor Q 3 higher than the base input level of the transistor Q 4 due to the operating characteristics of the transistors Q 3 and Q 4 operating as an automatic amplifier is clipped and removed. Only luminance signals up to a certain level are input to the automatic gain control amplifier 5 and other signal processing circuits through the collector side of transistor Q 3 .

그리고 트랜지스터(Q3)의 콜렉터 측에서 출력되는 휘도 신호는 콘트를부(4)의 저항(R10)과 콘덴서(C3)에 의해 적분된후 트랜지스터(Q6)의 베이스에 인가되어 트랜지스터(Q6)의 베이스 전압을 변동시킴에 따라서 트랜지스터(Q6)의 클렉터 출력전압은 휘도 신호의 크고 작음에 따라서 변동되게 된다.The luminance signal output from the collector side of the transistor Q 3 is integrated by the resistor R 10 and the capacitor C 3 of the unit 4, and then applied to the base of the transistor Q 6 so that the transistor ( As the base voltage of Q 6 is fluctuated, the selector output voltage of transistor Q 6 is varied as the luminance signal is large and small.

그리고 트랜지스터(Q6)의 콜렉터 출력전압은 아나로그 스위치(SW1)를 통하여 자동이득 조절 앰프(5)의 자동 이득 조정 신호로 인가되어 짐과 동시에 화이트 클립 레벨 설정부(3)의 가변저항(VR1)에 인가되어 트랜지스터(Q5)의 베이스 전압을 가변시키게 된다.The collector output voltage of the transistor Q 6 is applied to the automatic gain adjustment signal of the automatic gain control amplifier 5 through the analog switch SW 1 and at the same time the variable resistor of the white clip level setting unit 3 VR 1 ) is applied to vary the base voltage of transistor Q 5 .

이때 아나로그 스위치(SW4)는 절환 신호에 의하여 스위칭되어 휘도 신호 레벨을 감지하여 자동으로 자동이득 조절 앰프(5)를 이득 조절 할때와 수동이득 조절 신호에 의하여 자동이득 조절 앰프(5)의 이득 조절 할때는 선택하는 것으로 절환 신호를 제어하여 자동이득 조절시는 단자(ㄱ)(ㄷ)가 접속되게 하고 수동이득 조절시는 단자(ㄴ)(ㄷ)가 접속되게 한다.At this time, the analog switch SW 4 is switched by the switching signal to sense the luminance signal level and automatically adjusts the gain of the automatic gain control amplifier 5 and the automatic gain control amplifier 5 by the manual gain control signal. When gain adjustment is selected, control the switching signal so that terminal (a) (c) is connected during automatic gain adjustment and terminal (b) (c) is connected during manual gain adjustment.

즉 아나로그 스위치(SW4)의 단자(ㄱ)(ㄷ)를 접속시키게 되면 트랜지스터(Q6)의 콜렉터 측에는 출력되는 전압이 자동이득 조절 앰프(5)의 자동이득 조정신호로 인가되어지고 아나로그 스위치(SW4)의 단자(ㄴ)(ㄷ)를 접속시키게 되면 수동 이득 조절 신호가 자동 이득 조절 앰프(5)의 이득 조정 신호로 인가되어진다.That is, when the terminals (a) and (c) of the analog switch SW 4 are connected, the output voltage is applied to the collector side of the transistor Q 6 as the automatic gain adjustment signal of the automatic gain adjustment amplifier 5 and the analog When the terminal (b) (c) of the switch SW 4 is connected, a manual gain adjustment signal is applied as a gain adjustment signal of the automatic gain adjustment amplifier 5.

그리고 아나로그 스위치 (SW4)에서 자동이득 조절 앰프(5)에 인가 되어 자동이득 조정 신호는 가변저항(VR4)에 인가되는 트렌지스터(Q5)의 베이스 전압을 가변 시키게 되고 트랜지스터(Q5)의 베이스 전압은 트랜지스터(Q4)의 베이스 전압을 가변시키게 되므로 결국 화이트 클립 레벨을 자동적으로 조정해 주게 된다.In addition, the analog gain switch SW 4 is applied to the automatic gain control amplifier 5 so that the automatic gain adjustment signal changes the base voltage of the transistor Q 5 applied to the variable resistor VR 4 and the transistor Q 5 . Since the base voltage of the variable varies the base voltage of the transistor Q4, the white clip level is automatically adjusted.

이때 화이트 클립 레벨 설정부(3)의 가변저항(VR1)은 정상 동작(즉 자동이득 조절 앰프에서의 증폭 이득이 0dB일때)시의 화이트 클립레벨을 조정하는 조정용 볼륨이다.At this time, the variable resistor VR 1 of the white clip level setting section 3 is an adjustment volume for adjusting the white clip level during normal operation (that is, when the amplification gain in the automatic gain control amplifier is 0 dB).

이상에서와 같이 본 고안은 휘도 신호 레벨을 감지하여 자동이득 조절 앰프의 자동이득 조정 신호를 제어함과 동시에 이에 연동되어 화이트 클립 레벨을 자동적으로 조절해 주도록 한 것으로써 비데오 카메라에서 저조도의 피사체가 촬상되어 자동이득 조절 앰프가 작동되고 있을때 화이트클립 회로가 비정상 동작하여 발생되는이 현상을 제거해 줄수 있어 우수한 화면의 재현이 가능하게 되는 효과가 있는 것이다.As described above, the present invention senses the luminance signal level and controls the automatic gain adjustment signal of the automatic gain control amplifier, and simultaneously adjusts the white clip level in conjunction with the automatic gain adjustment signal. It is possible to eliminate this phenomenon caused by abnormal operation of the white clip circuit when the automatic gain control amplifier is operating.

Claims (1)

촬상되어 신호처리된 휘도신호가 클램프 회로(1)에서 클램프 신호에 의하여 클램프 되어진후 버퍼부(2)에서 완충 증폭되어 자동이득 조절 앰프(5)에 인가되게 구성된 회로에 있어서, 상기 버퍼부(2)의 휘도 신호가 트랜지스터(Q3)의 베이스 인가되고 가변저항(VR1)에 의해 베이스 전압이 가변되는 트랜지스터(Q5)에 에미터출력이 트랜지스터(Q1)의 베이스에 인가되며 상기 트랜지스터(Q4)의 베이스 전압 보다 높은 트랜지스터(Q3)의 베이스에 입력되는 휘도 신호를 클립시키는 화이트 클립 레벨 설정부(3)와, 상기 클립 레벨 설정부(3)의 출력 신호를 저항(R10)과 콘덴서(C3)로 적분시킨 적분값에 따라 트랜지스터(Q6)의 콜렉터 출력을 변화시키는 콘트롤부(4)와, 상기 콘트롤(4)의 출력과 수동 이득 조절신호를 절환신호로 선택하여 자동이득 조절 앰프(5)의 자동 이득 조정 신호로 인가시키는 한편 화이트 클립 레벨 설정부(3)의 가변저항(VR1)에 인가시키는 아나로그스위치(SW1)를 구성시킨 화이트 클립 레벨 보정회로.In the circuit configured to be imaged and signal-processed luminance signal is clamped by the clamp signal in the clamp circuit (1), and then buffered and amplified in the buffer unit (2) and applied to the automatic gain control amplifier (5). The emitter output is applied to the base of the transistor (Q 1 ) is applied to the transistor Q 5 is applied to the base of the transistor Q 3 and the base voltage is varied by the variable resistor VR 1 . The white clip level setting unit 3 which clips the luminance signal input to the base of the transistor Q 3 higher than the base voltage of Q 4 ) and the output signal of the clip level setting unit 3 are resistors R 10 . And a control unit 4 for changing the collector output of transistor Q 6 according to the integral value integrated by the capacitor C 3 and the output of the control 4 and the manual gain control signal as a switching signal. Gain Control Amplifier (5) Which is applied to the automatic gain control signal while the white clip level setting section 3, the variable resistance analogue switch (SW 1) a configuration in which the white clip level compensation circuit for applying to the (VR 1) of the.
KR2019860021193U 1986-12-26 1986-12-26 White clip level compensating circuit KR910001710Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019860021193U KR910001710Y1 (en) 1986-12-26 1986-12-26 White clip level compensating circuit

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019860021193U KR910001710Y1 (en) 1986-12-26 1986-12-26 White clip level compensating circuit

Publications (2)

Publication Number Publication Date
KR880014197U KR880014197U (en) 1988-08-31
KR910001710Y1 true KR910001710Y1 (en) 1991-03-18

Family

ID=19258341

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019860021193U KR910001710Y1 (en) 1986-12-26 1986-12-26 White clip level compensating circuit

Country Status (1)

Country Link
KR (1) KR910001710Y1 (en)

Also Published As

Publication number Publication date
KR880014197U (en) 1988-08-31

Similar Documents

Publication Publication Date Title
US4470067A (en) Automatic gain control apparatus
KR910001710Y1 (en) White clip level compensating circuit
KR0143254B1 (en) A distortion controlling circuit of a monitor
KR100552355B1 (en) Image signal processing apparatus
JPH0124393B2 (en)
JPS60246193A (en) High brightness correcting device of color video camera
JP3287483B2 (en) Sample hold circuit and output circuit
KR900007850Y1 (en) Image tube protecting circuit for video camera
JP2536476B2 (en) Black level correction circuit for video camera
KR200162792Y1 (en) An outline correcting circuit of a supervisory camera
JPH0775010A (en) Video camera
JP2879569B2 (en) Imaging device
JPH08256344A (en) Video signal processor
KR0140690B1 (en) Circuit for limiting spot light
KR930002367Y1 (en) Reverse-light compensative circuit
JP2701947B2 (en) Video camera
KR890000780B1 (en) The automatic control method of the iris for the camera
KR930003393Y1 (en) Auto-gain control circuit
JP2569190B2 (en) Gamma amplifier
KR910009375Y1 (en) Black level fixing circuit
KR910005008Y1 (en) Color noize removing circuit
KR100394498B1 (en) Circuit for compensating outlines of video signal
JPH04368077A (en) Video signal amplifier circuit
KR930000652Y1 (en) Contour compensation and color control circuit of low-light
KR910005011Y1 (en) Noise removing circuit

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 20010227

Year of fee payment: 11

EXPY Expiration of term