KR900010746Y1 - Dubbing syncronizing circuit for double deck cassette - Google Patents

Dubbing syncronizing circuit for double deck cassette Download PDF

Info

Publication number
KR900010746Y1
KR900010746Y1 KR2019870017960U KR870017960U KR900010746Y1 KR 900010746 Y1 KR900010746 Y1 KR 900010746Y1 KR 2019870017960 U KR2019870017960 U KR 2019870017960U KR 870017960 U KR870017960 U KR 870017960U KR 900010746 Y1 KR900010746 Y1 KR 900010746Y1
Authority
KR
South Korea
Prior art keywords
deck
transistor
nand gate
dubbing
switch
Prior art date
Application number
KR2019870017960U
Other languages
Korean (ko)
Other versions
KR890009407U (en
Inventor
한기완
Original Assignee
삼성전자 주식회사
안시환
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 안시환 filed Critical 삼성전자 주식회사
Priority to KR2019870017960U priority Critical patent/KR900010746Y1/en
Publication of KR890009407U publication Critical patent/KR890009407U/en
Application granted granted Critical
Publication of KR900010746Y1 publication Critical patent/KR900010746Y1/en

Links

Classifications

    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B15/00Driving, starting or stopping record carriers of filamentary or web form; Driving both such record carriers and heads; Guiding such record carriers or containers therefor; Control thereof; Control of operating function
    • G11B15/02Control of operating function, e.g. switching from recording to reproducing
    • GPHYSICS
    • G11INFORMATION STORAGE
    • G11BINFORMATION STORAGE BASED ON RELATIVE MOVEMENT BETWEEN RECORD CARRIER AND TRANSDUCER
    • G11B5/00Recording by magnetisation or demagnetisation of a record carrier; Reproducing by magnetic means; Record carriers therefor
    • G11B5/86Re-recording, i.e. transcribing information from one magnetisable record carrier on to one or more similar or dissimilar record carriers

Landscapes

  • Management Or Editing Of Information On Record Carriers (AREA)

Abstract

내용 없음.No content.

Description

더블 덱크의 더빙 동기 회로Double deck dubbing synchronous circuit

본 고안의 회로도.Circuit diagram of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

5 : 모터구동회로 S1: A덱크 재생리프스위치5: Motor drive circuit S 1 : A deck regen leaf switch

S2: B덱크 녹음재생 리프스위치 S3: 더빙 동기 스위치S 2 : B-deck record play leaf switch S 3 : Dubbing sync switch

S4: A덱크 모터 스위치 S5: B덱크 모터 스위치S 4 : A deck motor switch S 5 : B deck motor switch

G1-G3: 낸드게이트 Q1-Q4: 트랜지스터G 1 -G 3 : NAND gate Q 1 -Q 4 : Transistor

D1-D4: 다이오드 MA : A덱크모터D 1 -D 4 : Diode MA: A Deck Motor

MB : B덱크모터MB: B-deck motor

본 고안은 더블 덱크(DOUBLE DECK) 카셋트에 있어서, 더빙(DUBBING)동작시 두 덱크의 녹음 버튼과 재생 버튼을 불규칙한 순서로 작동시키더라도 작동 순서에 관계없이 최종덱크의 작동버튼에 동기 되어 동시에 더빙을 시작하게 하며 더빙 종료시에는 테이프의 양이 서로 다르더라도 테이프의 양이 적은 쪽에 동기되어 같은 시간에 멈출수 있도록 한 더블덱크의 더빙 동기 회로에 관한 것이다.In the DOUBLE DECK cassette, the present invention, even when the recording and playback buttons of the two decks are operated in an irregular order during dubbing operation, is synchronized to the operation buttons of the final deck regardless of the operation order. When the dubbing ends, the dubbing synchronization circuit of the double deck is made to stop at the same time in synchronism with the lesser tape amount even if the tape amounts are different.

종래에는 더블 덱크의 더빙 동작시 항상 재생용 덱크(이하 A덱크라 함)를 먼저 동작시킨 후에 녹음 재생용덱크(이하 B덱크라 함)를 동작시켜야만 두 덱크의 동작을 동기 시킬수 있었으며 또한 동시 멈춤 동작도 녹음용 테이프의 양이 적을 때에만 동기 될 수 있는 단점이 있었다.Conventionally, during the dubbing operation of a double deck, always operate the playback deck (hereinafter referred to as A deck) first, and then operate the recording playback deck (hereinafter referred to as B deck) to synchronize the motions of the two decks. In addition, there was a disadvantage that can be synchronized only when the amount of the recording tape is small.

즉 종래에는 더빙시 동시 동작은 어느 한쪽 덱크 즉 재생용 덱크 부터 동작시켜 주어야만 하는 순서의 제약이 있으며 또한 동시 멈춤에서도 항상 녹음용 테이프의 길이가 짧아야 가능하게 되나 실제 사용시에는 작동순서의 숙달이 어렵고 더우기 테이프의 길이를 알기에는 더욱 어려움이 따르는 것이었다.In other words, in the conventional dubbing, simultaneous operation has a limitation of the order in which one of the decks, that is, the playback deck, must be operated. Also, even in the simultaneous stop, the length of the recording tape is always shortened, but it is difficult to master the operation sequence in actual use. It was more difficult to know the length of the tape.

본 고안은 이와 같은 점을 감안하여 양 덱크의 재생 및 녹음 상태를 검출하고 양 덱크 모터를 모두 제어해 주어 더빙 동작시 동시 시작과 동시 멈춤을 간단하게 행할 수 있도록 한 것으로써 이를 첨부도면에 의하여 상세히 설명하면 다음과 같다.In view of the above, the present invention detects the play and recording state of both decks and controls both deck motors so that the simultaneous start and stop can be easily performed during dubbing operation. The explanation is as follows.

A,B덱크의 기능 버튼은 누를때 동작되는 A,B덱크 모터 스위치(S4)(S5)와, 상기 A,B덱크 모터스위치(S4)(S5)의 접속에 따라 동작되는 트랜지스터(Q3)(Q4)와, 상기 트랜지스터(Q3)(Q4)의 동작에 의하여 구동되는 A,B덱크 모터(MA)(MB)로 구성된 더블덱크 카셋트의 모터 구동회로(5)에 있어서, 더빙동기스위치(S3)의 온/오프 상태를 검출하는 낸드게이트(G2)와 상기 낸드게이트(G2)의 출력을 반전시키는 낸드게이트(G3)와, A덱크 재생 리프 스위치(S1)와 B덱크 녹음 재생 리프 스위치(S2)의 동작 상태를 검출하는 낸드게이트(G1)와, 상기 낸드게이트(G3)의 출력에 의하여 구동되고 상기 낸드게이트(G1)의 출력을 선택적으로 트랜지스터(Q2)에 인가시키는 트랜지스터(Q1)와 상기 트랜지스터(Q1)에서 선택된 낸드게이트(G1)의 출력에 의하여 구동되고 상기 모터 구동회로(5)의 트랜지스터(Q3)(Q4)구동을 제어하는 트랜지스터(Q2)로 구성된다.A, function buttons B deck motor switch A, B deck operated press (S 4) (S 5) and the A, B deck Motors position (S 4) transistor which is operated in accordance with the connection of the (S 5) (Q 3 ) (Q 4 ) and the motor drive circuit 5 of the double-deck cassette composed of A, B deck motor MA (MB) driven by the operation of the transistors Q 3 (Q 4 ). in, a NAND gate (G 3) and, a deck playback leaf switch for inverting the output of the dubbing synchronizing switch NAND gate (G 2) and said NAND gate for detecting the oN / oFF states of the (S 3) (G 2) ( S 1 ) and the NAND gate G 1 for detecting the operation state of the B deck recording / playback leaf switch S 2 , and the output of the NAND gate G 1 driven by the output of the NAND gate G 3 . Alternatively the transistor is driven by the output of the transistor (Q 1) transistor and the NAND gate (G 1) is selected from (Q 1) which is applied to the (Q 2) wherein Mo It consists of a transistor (Q 3) (Q 4) transistor (Q 2) for controlling the driving of the drive circuit (5).

즉 본 고안은 덱크의 기능 버튼을 누르면 "온 "되는 A덱크 모터 스위치(S4)와 B덱크 모터 스위치(S5)에는 저항(R5-R8)과 다이오드(D3)(D4)를 통하여 트랜지스터(Q3)(Q4)의 베이스를 연결하되 트랜지스터(Q3)(Q4)의 콜렉터 측에는 A, 덱크 모터(MA)와 B덱크 모터(MB)가 연결되게 구성된 공지의 모터 구동회로(5)에 있어서, 트랜지스터(Q3)(Q4) 베이스에 스위칭 다이오드(D1)(D2)를 통하여 트랜지스터(Q2)의 콜렉터를 연결하고 에미터가 접지된 트랜지스터(Q2)의 베이스에는 트랜지스터(Q1)의 콜렉터를 연결함과 동시에 저항(R4)을 통하여 낸드게이트(G1)의 출력측이 연결되게 구성하며 낸드게이트(G1)의 입력측에는 A덱크 재생 리프 스위치(S1)와 B덱크 녹음 재생 리프 스위치(S2)를 통하여 전원(B+)이 인가되게 구성한다.In other words, the present invention, when the function button of the deck is pressed "on" A deck motor switch (S 4 ) and B deck motor switch (S 5 ) resistor (R 5- R 8 ) and diode (D 3 ) (D 4 ) a through transistor (Q 3) (Q 4) transistor (Q 3), but connected to the base of (Q 4) the collector side a, deck motor (MA) and B deck motor (MB), the motor drive circuit of the known configured to be connected in according to (5), a transistor (Q 3) (Q 4), a switching diode (D 1) (D 2), the through transistor (Q 2) connected to the collector and the emitter grounded transistor (Q 2) of the base of the base is a deck playback leaf switch input side of the transistor (Q 1) also connected to the collector and at the same time through a resistor (R 4) configured to be the output of a NAND gate (G 1) connected, and a NAND gate (G 1) of the ( S 1 ) and B deck recording / playback leaf switch S 2 are configured to apply power B + .

그리고 더빙 동기스위치(S3)가 연결되고 녹음전원(REC B+)이 인가되는 낸드게이트(G2)의 출력은 낸드게이트(G3)를 통한후 저항(R3)을 통하여 에미터가 접지된 트랜지스터(Q1)의 베이스에 연결되게 구성한 것이다.The output of the NAND gate G 2 , to which the dubbing sync switch S 3 is connected and the recording power REC B + is applied, is grounded through the resistor R 3 through the NAND gate G 3 . It is configured to be connected to the base of the transistor Q 1 .

이와 같이 구성된 본 고안에서 먼저 공지된 더블덱크 카셋트의 모터 구동회로(5)에 대하여 설명한다.First, the motor drive circuit 5 of the double deck cassette known in the present invention configured as described above will be described.

먼저 A덱크 모터 스위치(S4) 및 B덱크 모터 스위치(S5)는 덱크의 기능버튼(재생, 되감기, 빨리 보내기등)을 누르면 이에 연동되어 '온'되는 스위치로써 A덱크의 기능 버튼을 누르면 A덱크 모터 스위치(S4)가 '온'되어 전원(B+)이 저항(R5)(R6)과 다이오드(D3)를 통하여 트랜지스터(Q3)의 베이스에 인가되므로 트랜지스터(Q3)가 '턴온'되어 A덱크 모터(MA)는 구동되게 된다.First, the A-deck motor switch (S 4 ) and the B-deck motor switch (S 5 ) is a switch that is 'on' in conjunction with the deck's function buttons (play, rewind, fast forward, etc.). a deck motor switch (S 4) is "on" the power (B +) since the resistance (R 5) (R 6) and applied to the base of the diode transistor (Q 3) through (D 3) a transistor (Q 3 ) Is 'turned on' and the A-deck motor MA is driven.

그리고 B덱크의 기능 버튼을 누르면 B덱크 모터 스위치(S5)가 '온'되어 전원(B+)이 저항(R7)(R8)과 다이오드(D4)를 통하여 트랜지스터(Q4)를 '턴온'시키게 되므로 B덱크 모터(MB)는 구동되게 된다.And by pressing the function buttons on the B deck is a "one" B deck motor switch (S 5) the power (B +) of the resistance (R 7) (R 8) and a diode (D 4) transistor (Q 4) through the Since it is 'turned on' B deck motor (MB) is driven.

즉 더블덱크의 기능 버튼을 누르게 되면 이와 연동되는 A,B덱크 모터 스위치(S4)(S5)가 "온"되어 트랜지스터(Q3)(Q4)를 "턴온"시킴으로써 A,B덱크 모터(MA)(MB)를 동작시키는 것으로 A덱크 모터 스위치(S4)가 '온'되면 A덱크 모터(MA)가 구동되고 B덱크 모터 스위치(S5)가 '온'되면 B덱크 모터(MB)가 구동되는 것이다.In other words, when the function button of the double deck is pressed, the A and B deck motor switches S 4 and S 5 interlocked with each other are turned on to turn the transistors Q 3 and Q 4 to turn on the A and B deck motors. By operating (MA) (MB), when the A-deck motor switch S 4 is 'on', the A-deck motor MA is driven and when the B-deck motor switch S 5 is 'on', the B-deck motor MB ) Is driven.

본 고안은 이와 같은 공지의 모터 구동회로(5)에 있어서, A,B덱크 모터(MA)(MB)를 구동시키는 트랜지스터(Q3)(Q4)의 베이스에 스위칭 다이오드(D1)(D2)의 애노드를 연결하고 상기 다이오드(D1)(D2)의 캐소드측에는 에미터가 접지된 트랜지스터(Q2)의 콜렉터를 연결하여 상기 트랜지스터(Q2)의 구동에 따라서, A,B덱크를 동작시킨 상태에서도 A,B덱크 모터(MA)(MB)의 동작을 "온""오프"시킬 수 있도록 하였다.The present invention is a switching diode (D 1 ) (D) in the base of the transistor (Q 3 ) (Q 4 ) for driving the A, B deck motor (MA) (MB) in such a known motor driving circuit (5) 2 ) the anode of the diode (D 1 ) (D 2 ) is connected to the cathode of the transistor (Q 2 ) of the transistor (Q 2 ) connected to the collector of the transistor (Q 2 ), A, B deck The operation of the A and B deck motors (MA) (MB) can be "on" and "off" even in the operating state.

즉 덱크의 기능 버튼이 눌려지고 이에 따라 A,B덱크 모터 스위치(S4)(S5)가 '온'되면 트랜지스터(Q3)(Q4)가 '턴온'되면, A,B덱크 모터(MA)(MB)는 구동되게 되나 트랜지스터(Q2)가 '턴온'되면 트랜지스터(Q3)(Q4)의 베이스측이 로우 레벨로 떨어지게 되어 트랜지스터(Q3)(Q4)가 '턴오프'되므로 A,B덱크 모터(MA)(MB)는 A,B덱크 모터 스위치(S4)(S5)가 '온'되어 있어도 동작을 중지하게 되고 트랜지스터(Q2)가 '턴오프'상태이면 트랜지스터(Q2)는 트랜지스터(Q3)(Q4)의 동작에 영향을 미치지 않아 A,B덱크 모터(MA)(MB)는 A,B덱크 모터 스위치(S4)(S5)의 '온''오프'에 따라서 그 구동이 제어되게 된다.In other words, when the function button of the deck is pressed and the A and B deck motor switches S 4 and S 5 are 'on', when the transistors Q 3 and Q 4 are 'turned on', the A and B deck motors ( MA) (MB) are termed to be the driving transistor (Q 2) is when the "turn on" the transistor (Q 3) (the base side of Q 4) is dropped to the low level transistor (Q 3) (Q 4) a "turn-off Therefore, A and B deck motor MA (MB) stops operation even when A and B deck motor switches S 4 and S 5 are 'on' and transistor Q 2 is 'turned off' state. The back transistor Q 2 does not affect the operation of the transistors Q 3 and Q 4 so that the A and B deck motors MA and MB are of the A and B deck motor switches S 4 and S 5 . The driving is controlled according to the 'on' and 'off'.

이때 트랜지스터(Q2)의 동작 조건을 낸드게이트(G1)의 출력과 트랜지스터(Q1)를 구동시키는 낸드게이트(G2)의 출력에 의하여 결정되게 되나, 본 고안에서는 낸드게이트(G2)의 출력에 우선순위가 있다.At this time, the transistor, but the operating conditions of the (Q 2) to be determined by the output of a NAND gate (G 2) for driving the output transistor (Q 1) of the NAND gate (G 1), the NAND gate in the subject innovation (G 2) The output of is given priority.

왜냐하면 낸드게이트(G2)의 출력에 의하여 트랜지스터(Q1)가 "턴온"되면 낸드게이트(G1)의 출력이 하이레벨이든 또는 로우 레벨이든 관계없이 트랜지스터(Q2)가 '턴오프'되기 때문에 이때 트랜지스터(Q1)는 단순히 스위칭 역활만을 하게 된다.Because when the transistor Q 1 is "turned on" by the output of the NAND gate G 2 , the transistor Q 2 is 'turned off' regardless of whether the output of the NAND gate G 1 is high or low level. In this case, the transistor Q 1 simply plays a role of switching.

이와 같은 본 고안에서 먼저 더빙 동기 상태를 원할 경우의 동작에 대하여 살펴본다.In the present invention, first, the operation when a dubbing synchronization state is desired will be described.

즉 최종 덱크 구동에 동기 되어 더빙을 시작하고 테이프량이 적은쪽에 동기 되어 동시에 더빙이 정지 되도록 하는 더빙동기 상태를 원할 경우 더빙 동기 스위치(S3)을 '온'시켜 주어야 한다.In other words, when the dubbing synchronous state is started in synchronization with the final deck driving and the dubbing stops at the same time as the amount of tape is synchronized, the dubbing synchronous switch S 3 should be turned on.

그러면 낸드게이트(G2)는 입력측에 로우 레벨이 인가되므로 출력은 하이 레벨이 되고 낸드게이트(G2)의 하이 레벨 출력은 낸드게이트(G3)에서 반전되어 로우 레벨을 출력시키게 되며 낸드게이트(G3)의 로우레벨 출력은 트랜지스터(Q1)을 '턴오프'시키게 된다.Then, a NAND gate (G 2) is applied at a low level on the input side of the output is at a high level and the high level output of the NAND gate (G 2) is thereby reversed in a NAND gate (G 3) it outputs a low level, the NAND gate ( The low level output of G 3 ) will 'turn off' transistor Q 1 .

이때 더빙을 위하여 먼저 A덱크의 재생 버튼을 누르게 되면 A덱크 재생 리프 스위치(S1)가 '온'됨과 동시에 A덱크 모터 스위치(S4)가 '온'되게 된다.At this time, when the A deck regeneration button is first pressed for dubbing, the A deck regeneration leaf switch S 1 is 'on' and the A deck motor switch S 4 is 'on'.

그리고 A덱크 재생 리프 스위치(S1)가 '온'되어 낸드게이트(G1)의 한쪽 입력이 하이 레벨로 인가되나 아직 B덱크를 동작시키지 않았으므로 다른쪽 입력이 인가되지 않아 낸드게이트(G1)의 출력은 하이 레벨이 되고 낸드게이트(G1)의 하이 레벨 출력은 트랜지스터(Q3)를 '턴온'시켜 트랜지스터(Q3)(Q4)의 베이스를 로우 레벨로 떨어뜨림으로써 A덱크 모터 스위치(S4)가 '온'되어도 A덱크 모터(MA)는 구동되지 않게 된다.And A deck playback leaf switch (S 1) is "on" one input of a NAND gate (G 1) is therefore termed applied at a high level did not operate yet, B deck not been applied to the input the other NAND gate (G 1 ) of the output by shaking at a high level and falls to the base of the NAND gate (G 1) a high level output to 'turn on' the transistor (Q 3) transistor (Q 3) (Q 4) of a low level a deck motor Even if the switch S 4 is 'on', the A-deck motor MA is not driven.

이 상태에서 B덱크의 녹음 버튼을 누르게 되면 B덱크 녹음 재생 리프 스위치(S2)가 '온'됨과 동시에 B덱크 모터 스위치(S5)가 '온'되게 된다.When the record button of the B deck is pressed in this state, the B deck recording / playback leaf switch S 2 is turned on and the B deck motor switch S 5 is turned on.

따라서 낸드게이트(G1)의 입력측에는 B덱크 녹음 재생 리프 스위치(S2)를 통하여 하이 레벨이 인가되므로 낸드게이트(G1)의 출력은 로우 레벨이 되고 낸드게이트(G1)의 로우 레벨 출력은 트랜지스터(Q2)를 '턴오프'시키게 되며 트랜지스터(Q2)가 '턴오프'되는 순간(B덱크의 녹음 버튼을 누른 순간) 트랜지스터(Q3)(Q4)의 베이스에는 A덱크 모터 스위치(S4)가 B덱크 모터 스위치(S5)를 통하여 하이 레벨이 인가되므로 트랜지스터(Q3)(Q4)는 동시에 '턴온'되어 A덱크 모터(MA)와 B덱크 모터(MB)를 동시에 동작시킴으로써 동시에 더빙동작을 하게 된다.Therefore, the NAND gate (G 1) Since the high level is applied via a B deck playback leaf switch (S 2) the input side of NAND output of the gate (G 1) becomes the low level, the low level output of the NAND gate (G 1) of the "turn-off" the transistor (Q 2) thereby, and a transistor (Q 2), the "turn-off" is the moment (pressing the recording button of the B deck moment) transistor (Q 3), the base of (Q 4), the a deck motor Since the switch S 4 is applied with a high level through the B deck motor switch S 5 , the transistors Q 3 and Q 4 are 'turned on' at the same time to switch the A deck motor MA and the B deck motor MB. By operating at the same time, dubbing operation is performed at the same time.

한편 더빙 동기 스위치(S3)를 "온"시킨 상태에서 상기와는 반대로 B덱크의 녹음 버튼을 먼저 누른후 A덱크의 재생 버튼을 눌러도 A덱크의 재생버튼에 동기 되어 동시 더빙 동작을 하게 된다.On the other hand, contrary to the above in the state that the dubbing synchronization switch S 3 is "on", the recording button of B deck is pressed first, and then the play button of A deck is synchronized, and the dubbing operation is synchronized in synchronization with the play button of A deck.

즉 B덱크의 녹음 버튼을 먼저 누르고 B덱크 녹음 재생 리프 스위치(S2)와 B덱크 모터 스위치(S5)가 '온'되게 되나 낸드게이트(G1)의 출력이 하이 레벨이 되어 트랜지스터(Q2)를 '턴온'시키게 되므로 트랜지스터(Q4)는 '턴온'되지 못하게 되고 이상태에서 A덱크의 재생버튼을 누르면 A덱크 재생 리프 스위치(S1)와 A덱크 모터 스위치(S4)가 '온'되므로 낸드게이트(G1)의 출력이 로우 레벨이 되어 트랜지스터(Q2)를 '턴오프'시키게 되므로써 트랜지스터(Q3)(Q4)는 A덱크의 재생 버튼을 누르는 순간 동시에 '턴온'되어 A덱크 모터(MA)와 B덱크 모터(MB)를 동시 동작시키므로 동시 더빙동작이 행하여 지게 된다.In other words, press the record button of the B deck first, and the B-deck record play leaf switch (S 2 ) and the B-deck motor switch (S 5 ) are turned on, but the output of the NAND gate (G 1 ) becomes a high level so that the transistor (Q) 2 ) is 'turned on', so the transistor (Q 4 ) cannot be 'turned on'. In this state, the A-deck regeneration leaf switch (S 1 ) and the A-deck motor switch (S 4 ) are turned on. Since the output of the NAND gate G 1 is at the low level, the transistor Q 2 is 'turned off' so that the transistor Q 3 and Q 4 are 'turned on' at the same time when the play button of the A deck is pressed. Simultaneous dubbing operation is performed since the A deck motor MA and the B deck motor MB are operated simultaneously.

즉 더빙 동기스위치(S2)를 '온'시킨 상태에서 A덱크의 재생버튼이나 B덱크의 녹음 버튼 중 하나만 누르게 되면 트랜지스터(Q2)를 '턴온'시켜 모터 구동회로(5)의 동작을 중단시키고 또 하나의 버튼을 누르는 순간 모터 구동회로(5)가 동작되어 A덱크 모터(MA)와 B덱크 모터(MB)가 동시 동작되므로 어느쪽 덱크의 버튼을 먼저 누름에 관계없이 최종 덱크의 작동 버튼에 동기 되어 더빙 동작을 행하게 되는 것이다.That is, if only one of the play button of the A deck or the record button of the B deck is pressed while the dubbing synchronization switch S 2 is 'on', the operation of the motor driving circuit 5 is stopped by 'turning on' the transistor Q 2 . The motor drive circuit (5) is operated at the moment when another button is pressed and the A-deck motor (MA) and the B-deck motor (MB) are operated simultaneously. Therefore, the operation button of the final deck regardless of which deck button is pressed first. The dubbing operation is performed in synchronization with the operation.

이같이 A,B덱크가 동시 동작되어 더빙 동작을 행하는 도중에 양 덱크의 테이프량이 다르게 되면 테이프량이 적은쪽에 동기 되어 양 덱크의 구동이 동시 정지되게 된다.In this way, when the decks of A and B are simultaneously operated and the tape amount of both decks is different during the dubbing operation, the driving of both decks is simultaneously stopped in synchronization with the lesser tape amount.

즉 어느쪽 덱크이든 간에 테이프의 주행이 끝나면 주행이 끝난 덱크는 자동적으로 '오프'되게 되므로 테이프의 량이 서로 달라 한쪽 덱크가 먼저 '오프'되게 되면 A덱크 재생 리프 스위치(S1)나 B덱크 녹음 제생 리프 스위치(S2)중 하나가 '오프'되게 된다.In other words, when the tape is finished running, the deck is automatically 'off' when the tape finishes running, so the amount of tape is different so that when one deck is 'off' first, A deck play leaf switch (S 1 ) or B deck recording One of the regenerative leaf switches S 2 is 'off'.

그러면 낸드게이트(G1)의 출력은 하이레벨이 되어 트랜지스터(Q2)를 '턴온'시키게 되므로 모터 구동회로(5)의 동작을 중단시킴으로써 A덱크나 B덱크는 동시에 그 동작이 정지되게 된다.Then, the output of the NAND gate G 1 becomes a high level to 'turn on' the transistor Q 2 , so that the operation of the A deck or the B deck is stopped at the same time by stopping the operation of the motor driving circuit 5.

따라서 더빙 동기시에 양 덱크의 테이프량이 달라도 테이프량이 적은쪽의 덱크 동작에 동기되어 다른쪽 덱크가 동작되므로 더빙 동기시 한쪽 덱크의 테이프 주행이 끝나면 양 덱크가 동시에 정지하게 된다.Therefore, even if the tape amount of both decks is different at the time of dubbing synchronization, the other deck is operated in synchronization with the deck operation of the smaller tape amount, so that both decks stop at the same time when the tape run of one deck is finished during the dubbing synchronization.

한편 더빙 동기를 원하지 않고 각각의 덱크를 동작시키고자 할 경우에는 더빙 동기 스위치(S3)를 '오프'시키면 된다.On the other hand, if you do not want the dubbing synchronization and each deck is to operate the dubbing synchronization switch (S 3 ) is 'off'.

그러면 낸드게이트(G2)의 출력은 로우 레벨이 되고 이는 낸드게이트(G3)에서 반전되어 하이 레벨이 되므로 트랜지스터(Q1)를 '턴온'시켜 주어 낸드게이트(G1)의 출력에 관계없이 트랜지스터(Q2)가 '턴오프'상태를 유지하게 된다.Then, the output of the NAND gate G 2 becomes a low level, which is inverted at the NAND gate G 3 and becomes a high level, so that the transistor Q 1 is 'turned on' regardless of the output of the NAND gate G 1 . Transistor Q 2 will remain 'turned off'.

즉 더빙 동기 스위치(S3)를 '오프'시키게 되면 트랜지스터(Q2)는 '턴오프'상태를 유지하게 된다.That is, when the dubbing synchronous switch S 3 is 'off', the transistor Q 2 is maintained in the 'turn off' state.

따라서 A덱크의 재생 버튼을 누르면 A덱크 모터 스위치(S4)가 '온'되어 트랜지스터(Q3)가 '턴온'되므로써 A덱크 모터(MA)가 구동하게 되고 이때 A덱크 재생 리프 스위치(S1)가 '온'되어 낸드게이트(G1)의 출력이 하이 레벨이 되어도 트랜지스터(Q1)가 '턴온'되어 있으므로 트랜지스터(Q2)는 '턴오프'상태를 유지하게 된다.Therefore, when the play button of the A deck is pressed, the A deck motor switch S 4 is 'on' and the transistor Q 3 is 'turned on' so that the A deck motor MA is driven. At this time, the A deck play leaf switch S 1 is ) because it is "on", the output of the NAND gate (G 1), even if the high level, (Q 1) is "turn on" the transistor (Q 2) is to keep the "off" state.

그리고 B덱크의 녹음 버튼을 누르면 B덱크 모터스위치(S5)가 '온'되어 B덱크 모터(MB)를 구동시키게 되고 이때 B덱크 녹음재생 리프스위치(S2)가 '온'되어 낸드게이트(G1)의 출력이 하이 레벨이 되어도 트랜지스터(Q1)가 '턴온'되어 있으므로 트랜지스터(Q2)는 '턴오프'상태를 유지하게 된다.When the record button of the B deck is pressed, the B deck motor switch (S 5 ) is 'on' to drive the B deck motor (MB). At this time, the B deck recording / playback leaf switch (S 2 ) is 'on' and the NAND gate ( Even when the output of G 1 ) becomes high, transistor Q 1 remains 'turned on', so transistor Q 2 remains 'turned off'.

즉 어느쪽 덱크를 구동시키느냐에 따라서 구동시킨 덱크가 동작되게 되는 것이다.In other words, depending on which deck is driving the driven deck is to operate.

이같이 본 고안은 더빙 동기 스위치(S3)를 '온'시키게 되면 최종 덱크의 구동에 동기되어 동시에 더빙 동작을 행하고 더빙 동작중에는 테이프량이 적은쪽에 동기되어 동시에 멈출수 있도록 하며 또한 더빙 동기 스위치(S3)를 '오프'시키게 되면 덱크는 작동 순서에 따라 동작되도록 한 것이다.In this way, when the dubbing synchronizing switch S 3 is turned on, the dubbing operation is simultaneously performed in synchronism with the driving of the final deck, and the dubbing synchronizing switch S 3 can be stopped at the same time during the dubbing operation. If you turn off the deck, the deck will operate in the order of operation.

따라서 본 고안은 더빙 동작시 양 덱크의 작동 순서에 관계없이 동시 출발이 가능해지고 테이프의 종료시 테이프의 양이 적은 쪽에 동기되어 자동으로 멈추게 되므로 사용상 편리함이 있는 것이다.Therefore, the present invention is convenient for use because the simultaneous start is possible regardless of the operation order of both decks during the dubbing operation and automatically stops in synchronization with the lesser amount of tape at the end of the tape.

Claims (1)

A,B덱크의 기능 버튼을 누를때 동작되는 A,B덱크 모터 스위치(S4)(S5)와, 상기 A,B덱크 모터 스위치(S4)(S5)의 접속에 따라 동작되는 트랜지스터(Q3)(Q4)와, 상기 트랜지스터(Q3)(Q4)의 동작에 의하여 구동되는 A,B덱크 모터(MA)(MB)로 구성된 더블 덱크 카셋트의 모터 구동회로(5)에 있어서, 더빙 동기 스위치(S3)의 온/오프 상태를 검출하는 낸드게이트(G2)와, 상기 낸드게이트(G2)의 출력을 반전시키는 낸드게이트(G3)와 A덱크 재생 리프 스위치(S1)와 B덱크 녹음 재생 리프 스위치(S2)의 동작상태를 검출하는 낸드게이트(G1)와, 상기 낸드게이트(G3)의 출력에 의하여 구동되고 상기 낸드게이트(G1)의 출력을 선택적으로 트랜지스터(Q2)에 인가시키는 트랜지스터(Q1)와, 상기 트랜지스터(Q1)에서 선택된 낸드게이트(G1)의 출력에 의하여 구동되고 상기 모터 구동회로(5)의 트랜지스터(Q3)(Q4)구동을 제어하는 트랜지스터(Q2)로 구성된 것을 특징으로 하는 더블 덱크의 더빙 동기 회로.A, B deck motor switch (S 4 ) (S 5 ) and A, B deck motor switch (S 4 ) (S 5 ) are operated when the function button of A, B deck is pressed. to (Q 3) (Q 4) and said transistor (Q 3) (Q 4) a, B deck motor (MA) in the motor driving circuit of the double-deck cassette consisting of (MB) (5) which is driven by the operation of the in, a NAND gate (G 2), and a NAND gate (G 3) and a deck playback leaf switch for inverting the output of said NAND gate (G 2) for detecting the on / off state of the dubbing synchronizing switch (S 3) ( S 1 ) and the NAND gate G 1 for detecting the operation state of the B deck recording / playback leaf switch S 2 , and the output of the NAND gate G 1 driven by the output of the NAND gate G 3 . Alternatively the transistor (Q 2) and the transistor (Q 1) to be applied to, and driven by the output of a NAND gate (G 1) selected from the transistor (Q 1) the A double-deck dubbing synchronous circuit, comprising: a transistor (Q 2 ) for controlling the driving of transistors (Q 3 ) (Q 4 ) of the motor driving circuit (5).
KR2019870017960U 1987-10-22 1987-10-22 Dubbing syncronizing circuit for double deck cassette KR900010746Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019870017960U KR900010746Y1 (en) 1987-10-22 1987-10-22 Dubbing syncronizing circuit for double deck cassette

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019870017960U KR900010746Y1 (en) 1987-10-22 1987-10-22 Dubbing syncronizing circuit for double deck cassette

Publications (2)

Publication Number Publication Date
KR890009407U KR890009407U (en) 1989-05-30
KR900010746Y1 true KR900010746Y1 (en) 1990-11-30

Family

ID=19268791

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019870017960U KR900010746Y1 (en) 1987-10-22 1987-10-22 Dubbing syncronizing circuit for double deck cassette

Country Status (1)

Country Link
KR (1) KR900010746Y1 (en)

Also Published As

Publication number Publication date
KR890009407U (en) 1989-05-30

Similar Documents

Publication Publication Date Title
KR890001052A (en) Mode switching mechanism of reverse type recording and reproducing apparatus
KR900010746Y1 (en) Dubbing syncronizing circuit for double deck cassette
KR900001978B1 (en) Synchronizing driving device
KR870004182Y1 (en) Devices for continuous reproduction
KR890003605Y1 (en) Tape editing circuit in double deck tape recorder
KR860000303Y1 (en) Continuous play circuit of double cassette deck
KR880004222Y1 (en) Continous reproducting and synchroning start circuit
KR870002914Y1 (en) Synchronising start circuit of double
JP2630827B2 (en) Cue reproduction method and circuit
JPH0415535B2 (en)
KR900009028Y1 (en) Starting system for tape dubbing
KR890008567Y1 (en) Auto stop circuit at dubbing for the double deck cassette system
KR910000535B1 (en) Motor control system for double deck
KR890003690Y1 (en) Synchronizing signal starting circuit
KR900010749Y1 (en) Continuous playing and synchro dubbing control circuit for double deck cassette
JPH0132186Y2 (en)
JPH0142822Y2 (en)
KR900000075Y1 (en) Mode changing circuit of vtr
KR910008979Y1 (en) Tape recorder simultaneous recording circuit
KR910001296Y1 (en) Simulatanous recording circuit
KR840001165Y1 (en) Cassette deck player
KR860001982Y1 (en) Double deck cassette tape recorder
KR900008855Y1 (en) Double deck reproducing control apparatus
JPH0138755Y2 (en)
KR880001384Y1 (en) Modulation circuit of a double cassette deck

Legal Events

Date Code Title Description
A201 Request for examination
E902 Notification of reason for refusal
E701 Decision to grant or registration of patent right
REGI Registration of establishment
FPAY Annual fee payment

Payment date: 19961231

Year of fee payment: 8

LAPS Lapse due to unpaid annual fee