KR900001330Y1 - Automatic surround sound charching circuit for tv - Google Patents
Automatic surround sound charching circuit for tv Download PDFInfo
- Publication number
- KR900001330Y1 KR900001330Y1 KR2019870011215U KR870011215U KR900001330Y1 KR 900001330 Y1 KR900001330 Y1 KR 900001330Y1 KR 2019870011215 U KR2019870011215 U KR 2019870011215U KR 870011215 U KR870011215 U KR 870011215U KR 900001330 Y1 KR900001330 Y1 KR 900001330Y1
- Authority
- KR
- South Korea
- Prior art keywords
- switch
- circuit
- signal
- output
- decoder
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H04—ELECTRIC COMMUNICATION TECHNIQUE
- H04N—PICTORIAL COMMUNICATION, e.g. TELEVISION
- H04N5/00—Details of television systems
- H04N5/44—Receiver circuitry for the reception of television signals according to analogue transmission standards
- H04N5/60—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals
- H04N5/607—Receiver circuitry for the reception of television signals according to analogue transmission standards for the sound signals for more than one sound signal, e.g. stereo, multilanguages
Landscapes
- Engineering & Computer Science (AREA)
- Multimedia (AREA)
- Signal Processing (AREA)
- Stereophonic System (AREA)
Abstract
내용 없음.No content.
Description
제1도는 본 고안에 따른 회로도.1 is a circuit diagram according to the present invention.
제2도는 제1도에 있어 스테레오 방송시 써라운드의 개략도.2 is a schematic diagram of surround in stereo broadcasting in FIG.
제3도는 제1도에 있어 모노 방송시 써라운드의 개략도.3 is a schematic diagram of surround in mono broadcasting in FIG.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 저역통과 여파기 2 : 고역 통과 여파기1: low pass filter 2: high pass filter
3 : 복호기 4 : 차 신호 회로3: decoder 4: primary signal circuit
5 : 위상 진상회로 IC1,IC2: 버퍼5: Phase improvement circuit IC 1 , IC 2 : Buffer
IC3,IC4,IC5: 연산증폭기 R1∼R18: 저항IC 3 , IC 4 , IC 5 : Operational Amplifiers R 1 to R 18 : Resistance
C1,C2: 콘덴서 Q1,Q2: 트랜지스터C 1 , C 2 : Capacitor Q 1 , Q 2 : Transistor
V1: 스테레오 제어 신호단 V2: 써라운드 제어 신호단V 1 : Stereo control signal V 2 : Surround control signal
본 고안은 TV의 써라운드(Surround)음향 자동 절환회로에 관한 것으로 특히 모노 방송과 스테레오 방송시에 시청자의 선택에 따라 원격 조정 장치로 써라운드 음향을 자동 절환시킬 수 있도록 한 모노 및 스테레오 방송의 써라운드 음향 자동 절환 회로에 관한 것이다.The present invention relates to a surround sound automatic switching circuit of a TV. In particular, in mono and stereo broadcasting, a mono and stereo broadcasting system can be used to automatically switch the surround sound with a remote control device according to a viewer's choice. It relates to a round sound automatic switching circuit.
종래의 TV에 있어 모노방송 또는 스테레오 방송이 진행되고 있을 때 써라운드 음향 효과를 부가하여 시청하고자 할때에는 시청자가 제품에 부착된 수동 절환 스위치를 직접 절환시켜 모노 방송의 써라운드 음향 효과와 스테레오 방송의 써라운드 음향 효과를 즐길수 있어 사용시 불편한 문제점이 있었으며 또한 그의 구성이 매우 복잡하게 되어 있어 원가 상승의 문제점이 있었다.In a conventional TV, when a mono broadcast or a stereo broadcast is in progress, a surround sound effect is added and the viewer directly switches the manual switching switch attached to the product so that the surround sound effect of the mono broadcast and the stereo broadcast can be changed. There was a problem of uncomfortable when using the surround sound effect and his configuration was very complicated, there was a problem of cost increase.
이에 본 고안은 상기한 문제점을 개선시키기 위해 안출된 것으로서 연산 증폭기로 구성된 집적 소자와 복호기 및 복호기 구동용 트랜지스터를 사용하여 마이콤의 구동 전압에 의해 구동되도록 한 것으로, 이하 그 회로구성을 첨부된 도면에 따라 설명하면 다음과 같다.In order to solve the above problems, the present invention is designed to be driven by the driving voltage of the microcomputer using an integrated device composed of an operational amplifier, a decoder, and a decoder driving transistor. The description is as follows.
제1도는 본 고안에 따른 모노 및 스테레오 방송의 써라운드 음향 자동절환 회로를 나타낸 것으로 L신호와 R신호는 연산증폭기로 구성된 버퍼(IC1)(IC2)의 플럭스단에 접속되어 각각의 출력단이 복호기 (3)의 스위치(SW1)(SW2) 입력 접점(A)(A')에 접속되며, 상기 버퍼(IC1)(IC2)의 각 마이너스단은 저항(R1)(R2)을 거쳐 그의 출력단과 접속되어 저역통과 여파기(1)와 고역통과 여파기(2)를 통해 복호기(3)의 스위치 접점(B)(B')에 접속되고, 복호기(3)의 스위치(SW1)(SW2)공통 접점은 스위치(SW3)(SW4)와 접속되어 저항(R5∼R8)과 연산증폭기(IC3)로 구성된 차 신호 회로(4)를 거쳐 위상 진상 회로(5)에 접속되며 그의 출력은 저항(R11)과 저항(R17)을 거쳐 연산증폭기(IC5)(IC4)의 플러스단과 마이너스단에 각각 접속되고, 연산증폭기(IC5)의 플러스단은 저항(R12)을 거쳐 저항(R1)의 일단과 버퍼(IC1)의 출력단에 접속되고, 그의 마이너스단 저항(R13)을 거쳐 출력단에 접속되며 저항(R14)(R15)을 거쳐 연산증폭기(IC4)의 플러스단에 접속되며 저항(R14)(R15)의 연결점은 접지단에 접속되고, 상기 연산증폭기(IC4)의 플러스단은 저항(R16)을 거쳐 저항(R2)의 일단에 접속되고 그의 마이너스단은 저항(R18)을 거쳐 출력단에 접속되고, 스테레오 제어 신호단(V1)은 저항(R9)을 거쳐 에미터가 접지된 트랜지스터(Q1)베이스에 접속되며 그의 콜렉터는 전원(Vcc)과 접속되어 콜렉터 신호로서 복호기(3)의 스위치(SW1)(SW2)를 제어시키고, 써라운드 제어신호단(V2)은 저항(R10)을 거쳐 에미터가 접지된 트랜지스터(Q2)의 베이스에 접속되어 그의 콜렉터가 전원(Vcc)에 접속되어 콜렉터 신호로서 복호기(3)의 스위치(SW3)(SW4)를 제어시키도록 구성한 것으로, 그의 동작 상태 및 작용효과를 첨부된 도면에 따라 설명하면 다음과 같다.FIG. 1 shows a surround sound automatic switching circuit for mono and stereo broadcasting according to the present invention. The L and R signals are connected to the flux stages of the buffers IC 1 and IC 2 configured as operational amplifiers. It is connected to the switch SW 1 (SW 2 ) input contact A (A ′) of the decoder 3, and each negative terminal of the buffer IC 1 (IC 2 ) has a resistor R 1 (R 2 ). Is connected to the output terminal thereof, and is connected to the switch contact point B (B ') of the decoder 3 through the low pass filter 1 and the high pass filter 2, and the switch SW 1 of the decoder 3 (SW 2 ) The common contact is connected to a switch (SW 3 ) (SW 4 ) and is connected to a phase advance circuit (5) via a difference signal circuit (4) consisting of resistors (R 5 to R 8 ) and an operational amplifier (IC 3 ). Is connected to the positive and negative terminals of the operational amplifier (IC 5 ) (IC 4 ), respectively, via a resistor (R 11 ) and a resistor (R 17 ), and the positive terminal of the operational amplifier (IC 5 ) Resistance (R 12 Is connected to one end of the resistor (R 1 ) and the output terminal of the buffer (IC 1 ), through its negative terminal resistor (R 13 ), and to the output terminal through a resistor (R 14 ) (R 15 ). is connected to the positive terminal of the IC 4) resistance (R 14) is connected to the connection point is a ground terminal of the (R 15), wherein the operational amplifier (positive terminal of the IC 4) has a resistance (R 2) via a resistor (R 16) Is connected to one end of the terminal and its negative terminal is connected to the output terminal via a resistor (R 18 ), and the stereo control signal terminal (V 1 ) is connected to the base of the transistor (Q 1 ) where the emitter is grounded through the resistor (R 9 ). The collector is connected to a power supply Vcc to control the switch SW 1 (SW 2 ) of the decoder 3 as a collector signal, and the surround control signal terminal V 2 passes through the resistor R 10 . Is connected to the base of the grounded transistor Q 2 , and its collector is connected to a power supply Vcc, and the switch SW 3 of the decoder 3 (SW) as a collector signal. It is configured to control 4 ), the operation state and the effect thereof will be described according to the accompanying drawings as follows.
음성출력 신호 L신호와 R신호가 부호 변환없이 버퍼(IC1)(IC2)를 각각 거쳐 복호기(3)의 스위치(SW1)(SW2) 접점(A,A',B,B')에 인가되게 된다.The audio output signal L signal and the R signal pass through the buffer IC 1 (IC 2 ) without code conversion, respectively, the switches SW 1 and SW 2 of the decoder 3 (A, A ', B, B'). Will be applied to.
이때 복호기(3)의 동작은 복호기(3)의 선택단자(E)에 0[V]전압이 걸리면 스위치(SW1)(SW2)는 접점(A,A')으로 접속되며 Vcc전원이 되면 접점(B,B')으로 절환접속되고, 그리고 선택 단자(E')에 0[V]전압이 걸리면 스위치(SW3)(SW4)는 접점(D,D')에 접속되며 Vcc전원이 되면 스위치(SW3)(SW4)는 오프되도록 동작하게 된다.At this time, the operation of the decoder 3 is applied when the voltage 0 [V] is applied to the selection terminal E of the decoder 3, and the switch SW 1 (SW 2 ) is connected to the contacts A and A '. The switch is connected to the contacts B and B ', and when the voltage of 0 [V] is applied to the selection terminal E', the switch SW 3 and SW 4 are connected to the contacts D and D '. When the switch SW 3 (SW 4 ) is turned off.
그러므로 스테레오 방송을 하고 있는 음에 대해 써라운드 음향의 효과를 얻고자 할시에는 스테레오 제어신호단(V1)에 5[V]전압이 걸려 트랜지스터(Q1)가 구동되어 복호기(3)의 선택단자(E)에 0[V]가 걸리게 되므로 복호기(3)내부의 스위치(SW1)(SW2)의 접점(A,A')으로 접속되며 또한 써라운드 제어신호단(V2)으로는 마이콤의 5[V]구동 전압이 인가되어 트랜지스터(Q2)를 구동시키므로 역시 복호기(3)내부의 스위치(SW3)(SW4)를 온 시키게 된다.Therefore, in order to obtain the effect of the surround sound on the sound of stereo broadcasting, the transistor Q 1 is driven by applying the voltage of 5 [V] to the stereo control signal terminal V 1 so that the selection terminal of the decoder 3 is operated. Since 0 [V] is applied to (E), it is connected to the contacts A and A 'of the switch SW 1 and SW 2 in the decoder 3, and the microcomputer is connected to the surround control signal terminal V 2 . Since the driving voltage of 5 [V] is applied to drive the transistor Q 2 , the switch SW 3 (SW 4 ) inside the decoder 3 is also turned on.
상기에 따라 다음단의 차 신호 회로(4)와 위상 진상 회로(5)를 순차 거쳐 연산증폭기(IC4)(IC5)에 인가되게 한다.According to the above, the difference signal circuit 4 and the phase advance circuit 5 of the next stage are sequentially applied to the operational amplifier IC 4 and IC 5 .
또한 모노 방송을 하고 있는 음에 대해 써라운드 음향효과를 얻고자 할시에는 전술한 바와같이 써라운드 제어신호단(V2)에 5[V]전압이 걸리게 되어 트랜지스터(Q2)를 구동시키고 복호기(3)의 스위치(SW3)(SW4)를 온시키는 반면에, 스테레오 제어 신호단(V1)은 마이콤으로부터 0[V]의 전압이 인가되어 트랜지스터(Q1)를 오프시켜 콜렉터에 그대로 전원(Vcc)이 걸리게 되므로 복호기(3)의 선택단자(E)에 의해 스위치(SW1)(SW2)는 접점(B,B')으로 절환 접속된다.In addition, when the surround sound effect is to be obtained for the sound of mono broadcasting, the surround control signal terminal V 2 is subjected to 5 [V] voltage as described above to drive the transistor Q 2 and the decoder ( While the switch SW 3 (SW 4 ) of 3) is turned on, the stereo control signal terminal V 1 is supplied with a voltage of 0 [V] from the microcomputer to turn off the transistor Q 1 to supply power to the collector as it is. Since Vcc is applied, the switch SW 1 and SW 2 are switched to the contacts B and B 'by the selection terminal E of the decoder 3.
그러므로 다음단의 차 신호 회로(4)와 위상 진상 회로(5)를 순차 거쳐 상기와 같이 연산증폭기(IC4)(IC5)에 인가되게 된다.Therefore, it is applied to the operational amplifier IC 4 (IC 5 ) as described above after passing through the difference signal circuit 4 and the phase advance circuit 5 of the next stage.
특히 모노 방송일시, L신호와 R신호의 값이 같아 차 신호 회로(4)의 전압 이득을 "1"로 맞춰 놓은 경우 그 출력이 "0"이 되므로 미리 복호기(3)전단에 저역통과 여파기(1)와 고역통과 여파기(2)를 연결시켜 위상을 진상 및 지연시켜줌으로서 차 신호 회로(4)의 전압 이득이 "1"이 되더라도 출력 파형이 "0"이 되지 않아 그 파형이 차 신호 회로(4)를 거쳐 연산증폭기(IC4)(IC5)에 인가된다.In particular, when mono broadcasting is performed, the values of the L signal and the R signal are the same, and when the voltage gain of the difference signal circuit 4 is set to "1", the output becomes "0", so that a low pass filter is applied to the decoder 3 in advance. 1) and the high-pass filter 2 are connected to advance and delay the phase so that the output waveform does not become "0" even when the voltage gain of the difference signal circuit 4 becomes "1". 4) is applied to the operational amplifier IC 4 (IC 5 ).
그리고 모노 방송을 하든지 스테레오 방송을 하든지 써라운드 음향 효과를 무시하고저 할때에는 스테레오 제어 신호단(V1)과는 상관없이 써라운드 제어신호단(V2)이 0[V]가 될때 트랜지스터(Q2)의 콜렉터에 Vcc전압이 그대로 걸려 복호기 (3)내부의 스위치(SW3)(SW4)가 오프되게 된다.And when ignoring surround sound effects, whether mono or stereo broadcasting, the transistor Q when the surround control signal terminal V 2 becomes 0 [V] regardless of the stereo control signal terminal V 1 . The Vcc voltage is applied to the collector of 2 ) and the switch SW 3 (SW 4 ) inside the decoder 3 is turned off.
그러므로 L신호와 R신호는 직접 출력 연산증폭기(IC4)(IC5)에 인가되도록 동작한다.Therefore, the L signal and the R signal operate to be directly applied to the output operational amplifier IC 4 (IC 5 ).
다음은 마이콤에 의한 세가지의 자동 절환 동작을 수식으로 설명하면 다음과 같다.The following describes the three automatic switching operations by micom as follows.
입력 L신호 (V1)를 VA=ACOSW1t 라 하고 R신호 (VK)를 VB=BCOSW2t 라 놓고 스테레오 및 써라운드시 차 신호 회로(4)의 출력을 VD라 하면 VD= VA― VB= ACOSW1t ― BCOSW2t 이다.Set the input L signal (V 1 ) to V A = A COS W 1 t and the R signal (V K ) to V B = B COS W 2 t to output the output of the differential signal circuit (4) during stereo and surround. D is V D = V A -V B = A COS W 1 t-B COS W 2 t.
또한 이 신호가 차 신호 회로(4)를 거친후의 출력을 VP라 했을 때 최종 연산증폭기(IC4)(IC5)중 L 신호단의 구성을 보면 그 회로는 제2도에서와 같이 구성된다.In addition, when the output after the signal passes through the difference signal circuit 4 is V P , the configuration of the L signal stage of the final operational amplifier IC 4 (IC 5 ) is as shown in FIG. .
이 회로는 연산증폭기로 구성한 가산기 회로가 됨으로 연산증폭기의 플러스 단자 전압을 V+라 하고 마이너스 단자 전압을 I라 할때 R12=R13, R11=R14로 하면This circuit is an adder circuit composed of operational amplifiers. If the positive terminal voltage of the operational amplifier is V + and the negative terminal voltage is I, then R 12 = R 13 and R 11 = R 14
이다.to be.
그러므로 VL= R12· I + V+= VA+VP의 원하는 출력을 얻게 되고, 모노 및 써라운드 일때에는 제3도에서와 같이 구성되어 이때의 차 신호 회로(4) 출력은 VD' = VA' ― VB= ㅿ[Cos(w1t + Ø1) - Cos(w2t - Ø2]이 되는데 이때 VA는 진상 VB는 지연의 위상 차이를 발생시키게 된다.Therefore V L = R 12 · I + V + = V A + Obtain the desired output of the V P being, mono and surround day when configured as shown in FIG. 3 wherein the difference signal circuit 4, the output V D '= V A' - V B = DELTA [Cos (w 1 t + Ø 1 )-Cos (w 2 t-Ø 2 ], where V A causes the phase difference of the delay V B.
이 파형이 위상 진상 회로(5)를 거친후의 출력을 VP'하면 스테레오 및 써라운드의 출력과 같이 L신호단의 출력은 R12= R13, R11= R14일때 VL, VA+VP' 가 된다.If the output after the waveform is passed through the phase lead circuit (5) V P 'stereo and writing the output of the L signal just like the output of the round is R 12 = R 13, R 11 = R 14 when V L, V A + Becomes V P '.
반면 스테레오 방송시 R신호단은 측정하면 회로는 제2도에서와같이 연산 증폭기로 구성한 감산기가 되므로 그 출력을 VR이라 할때, R16=R18, R15=R17으로 맞추면On the other hand, when the R signal stage is measured during stereo broadcasting, the circuit becomes a subtractor composed of an operational amplifier as shown in FIG. 2. When the output is set to V R , if R 16 = R 18 and R 15 = R 17 ,
그러므로 VR= V+― R16·I = VA―VP의 출력을 얻으며 모노 방송이면 VR' = VA―VP' 가 된다.Therefore V R = V + - R 16 · I = V A - Get the output of V P and if mono broadcast V R '= V A ― Becomes V P '.
마지막으로 써라운드 음향 효과를 원하지 않을때에는 복호기(3)의 스위치(SW3)(SW4)가 오프되므로 L신호와 R신호는 버퍼(IC1)(IC2)를 거쳐 곧바로 연산증폭기(IC4)(IC5)에 인가된다.The last switch in the decoder 3, when written as you do not want to round the sound effects (SW 3) (SW 4) is off, so the L signal and the R signal are buffered (IC 1) (IC 2) a straight operational amplifier through (IC 4 Is applied to IC 5 ).
이때 저항(R11)과 저항(R17)은 접지 역할을 하며 R11=R14, R12=R13, R16=R18, R15=R17일때 VL= V1이고 VR= V2의 버퍼 역할을 하게 된다.At this time, resistor (R 11 ) and resistor (R 17 ) serve as ground, and when R 11 = R 14 , R 12 = R 13 , R 16 = R 18 , R 15 = R 17, V L = V 1 and V R = It will act as a buffer for V 2 .
따라서 이상의 세가지 절환 동작 방법을 종합해 보면 써라운드 음향 효과를 원할경우 복호기(3)의 선택단자(E')가 복호기(3) 내부 스위치(SW3)(SW4)를 연결시키고 이때 스테레오 방송이 시작되면 스테레오 제어 신호단(V1)이 하이 상태가 되며 스위치(SW1)(SW2)를 접점(A,A')으로 접속시키고, 모노 방송이 되면 스테레오 제어 신호단(V1)이 로우상태가 되어 스위치(SW1)(SW2)를 접점(B,B')으로 자동 절환 시키게 된다.Therefore, when the three switching operation methods are combined, if the surround sound effect is desired, the selection terminal E 'of the decoder 3 connects the decoder 3 internal switch SW 3 and SW 4 . When started, the stereo control signal (V 1 ) goes high and connects the switch (SW 1 ) (SW 2 ) to the contacts (A, A '). When mono broadcasting, the stereo control signal (V 1 ) goes low. In this state, the switch SW 1 and SW 2 are automatically switched to the contacts B and B '.
또한 써라운드 음향 효과를 원하지 않을 경우에는 복호기(3)의 선택단자(E')가 하이 상태가 되어 스위치(SW3)(SW4)를 오프시키므로 입력 L신호와 R신호는 직접 출력 연산증폭기(IC4)(IC5)로 출력되게 된다.In addition, if the surround sound effect is not desired, the selection terminal E 'of the decoder 3 becomes high to turn off the switch SW 3 (SW 4 ) so that the input L signal and the R signal are directly output op amps. IC 4 ) (IC 5 ) will be output.
그러므로 이에 따라 나타나는 효과는 연산증폭기로 구성된 직접 소자와 복호기 및 복호기 구동용 트랜지스터를 사용하며 마이콤의 전원으로 구동되도록 하여 선택 단자를 스테레오 수신 또는 모노 수신으로 자동 절환시킬 수 있으므로 일반 스위치나 스위치용 트랜지스터를 사용하지 않게 되며 또한 써라운드 음향 효과를 원할때의 출력단과 써라운드 음향 효과를 원하지 않을 때의 출력단을 트랜지스터 사용없이 직접 공유하도록 설계하여 원가 절감에 기여하고 제품의 사용상 편리성 및 신뢰성을 증진시키게 된다.Therefore, the effect of this is to use a direct element composed of operational amplifier, a decoder and a transistor driving transistor, and to be driven by the power of the microcomputer, the selection terminal can be automatically switched to stereo reception or mono reception. In addition, it is designed to directly share the output stage when the surround sound effect is desired and the output stage when the surround sound effect is not desired without the use of transistors, contributing to cost reduction and enhancing the convenience and reliability of the product.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870011215U KR900001330Y1 (en) | 1987-07-09 | 1987-07-09 | Automatic surround sound charching circuit for tv |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019870011215U KR900001330Y1 (en) | 1987-07-09 | 1987-07-09 | Automatic surround sound charching circuit for tv |
Publications (2)
Publication Number | Publication Date |
---|---|
KR890003953U KR890003953U (en) | 1989-04-14 |
KR900001330Y1 true KR900001330Y1 (en) | 1990-02-20 |
Family
ID=19265075
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019870011215U KR900001330Y1 (en) | 1987-07-09 | 1987-07-09 | Automatic surround sound charching circuit for tv |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR900001330Y1 (en) |
-
1987
- 1987-07-09 KR KR2019870011215U patent/KR900001330Y1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR890003953U (en) | 1989-04-14 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR900001330Y1 (en) | Automatic surround sound charching circuit for tv | |
JPS5854692B2 (en) | stereo multiplex circuit | |
KR900009927Y1 (en) | Automatic surround audio converting circuit | |
KR890006230Y1 (en) | Mode converting circuit of television | |
JP2001156552A (en) | Transmission path changeover circuit | |
KR910000555Y1 (en) | Multi-lateral auto converting circuit | |
KR910001582Y1 (en) | Audio transfer circuit for multi-audio television | |
KR910000104Y1 (en) | Switching circuit for tv and a/v | |
KR910007418Y1 (en) | Tv/vtr switching circuit | |
KR910005617Y1 (en) | Volume regulating and mute automatic release circuit | |
KR910002436Y1 (en) | Selecting circuit of video and audio signal | |
KR890006329Y1 (en) | Switching circuit for tv mode | |
KR910007425Y1 (en) | Multi type signal switching circuit | |
KR900008268Y1 (en) | The voice signal switching circuit | |
KR930004592Y1 (en) | Audio muting circuit | |
JPH0416554Y2 (en) | ||
JPH0119214Y2 (en) | ||
KR900008278Y1 (en) | Automatic mode selecting circuit for tv/video | |
KR940001201Y1 (en) | Auto-stop circuit at vcr/tv mode transfer for vcr | |
JPH0528824Y2 (en) | ||
JPH0238487Y2 (en) | ||
JPH018035Y2 (en) | ||
KR870002370Y1 (en) | Input and output control circuit for image and voice signal | |
KR900010515Y1 (en) | Muting circuitry using shorting type switch | |
KR890006232Y1 (en) | Mute selection circuit at time of preserved record |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19931229 Year of fee payment: 5 |
|
LAPS | Lapse due to unpaid annual fee |