KR890008435Y1 - 채널 선국회로 - Google Patents
채널 선국회로 Download PDFInfo
- Publication number
- KR890008435Y1 KR890008435Y1 KR2019860016601U KR860016601U KR890008435Y1 KR 890008435 Y1 KR890008435 Y1 KR 890008435Y1 KR 2019860016601 U KR2019860016601 U KR 2019860016601U KR 860016601 U KR860016601 U KR 860016601U KR 890008435 Y1 KR890008435 Y1 KR 890008435Y1
- Authority
- KR
- South Korea
- Prior art keywords
- tuning
- comparator
- terminal
- inverting input
- input terminal
- Prior art date
Links
Classifications
-
- H—ELECTRICITY
- H03—ELECTRONIC CIRCUITRY
- H03J—TUNING RESONANT CIRCUITS; SELECTING RESONANT CIRCUITS
- H03J5/00—Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner
- H03J5/02—Discontinuous tuning; Selecting predetermined frequencies; Selecting frequency bands with or without continuous tuning in one or more of the bands, e.g. push-button tuning, turret tuner with variable tuning element having a number of predetermined settings and adjustable to a desired one of these settings
- H03J5/0245—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form
- H03J5/0254—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being transfered to a D/A converter
- H03J5/0263—Discontinuous tuning using an electrical variable impedance element, e.g. a voltage variable reactive diode, in which no corresponding analogue value either exists or is preset, i.e. the tuning information is only available in a digital form the digital values being transfered to a D/A converter the digital values being held in an auxiliary non erasable memory
Landscapes
- Engineering & Computer Science (AREA)
- Computer Hardware Design (AREA)
- Microelectronics & Electronic Packaging (AREA)
- Channel Selection Circuits, Automatic Tuning Circuits (AREA)
Abstract
내용 없음.
Description
제1도는 종래의 회로도.
제2도는 본 고안의 회로도.
제3도는 제2도의 각부의 파형도.
* 도면의 주요부분에 대한 부호의 설명
R1-R10: 저항 VR1: 가변저항
C1: 콘덴서 OP1-OP3: 비교기
2 : 평활회로
본 고안은 채널선국 회로에 관한 것으로, 특히 채널선국시 설정한 튜닝전압에 의해 항상 정확한 튜닝이 이루어지게 한 채널선국 회로에 관한 것이다.
종래에는 제1도에 도시한 바와 같이 구성된 회로도를 갖는 것으로 즉 튜닝업단자(a), 튜닝 다운단자(b) 및 튜닝메모리단자 (c)에 스위치(SW1-SW3)가 접속된 선국/기억부(1)의 출력측은 디지탈/아날로그 변환기 (DAC)를 통해 튜닝 전압 출력단자 (Tu)에 접속한 것으로 튜닝업 스위치 (SW1)또는 튜닝 다운 스위치(SW2)를 단락시킴으로써 튜닝 선국/기억부(1)의 출력값을 상향 또는 하향 조정하고 이 출력값은 디지탈/아날로그 변환기(DAC)를 통해 튜닝전압단자 (Tu)에 인가되어 해당 방송을 선국하게 되며 이때 메모리 스위치(SW3)을 단락 시켜 선국 채널을 메모리 시킬 수 있게 된다.
그러나 이와 같은 종래에 있어서는 튜닝업 스위치 (SW1)및 튜닝다운 스위치(SW2)에 의해 선국후의 출력 튜닝 전압이 초기 설정한 값과 다르게 되는 수가 있어 재선국을 행해주어야 하는 단점이 있었다.
본 고안은 이와 같은 종래의 단점을 감안하여 채널선국시 출력되는 튜닝 전압이 자동으로 설정하는 튜닝 전압에 일치하도록 함으로써 정확하게 방송을 선국할 수 있도록 안출한 것으로 첨부한 제2도 및 제3도에 의해 이를 상세히 설명하면 다음과 같다.
튜닝업단자 (a), 튜닝 다운단자 (b)에 인가되는 신호에 의해 출력신호 값이 제어되고 메모리 단자 (c)에 인가되는 신호에 의해 선국채널의 튜닝 전압이 메모리 되는 선국/기억부(1)의 출력측이 디지탈/아날로그 변환기(DAC)를 통해 튜닝 전압 단자(Tu)에 접속된 것에 있어서, 튜닝 전압단자(Tu)에 직렬 접속한 저항(R3)(R4)의 접속점은 비교기 (OP1)의 비반전 입력단자 (+)에 접속하고, 튜닝 전압 조절용 가변저항 (VR1)의 가변단자는 상기 비교기 (OP1)의 반전입력 단자 (-)에 접속하여 그의 출력측은 저항(R5)및 콘덴서 (C1)로 된 평활회로(2)를 통해 비교기(OP2)의 반전입력단자 (-)및 비교기 (OP3)의 비반전 입력단자 (+)에 접속하며, 그 접속점은 모드 절환용 스위치(SW4)를 통해 저항(R7)(R8)의 접속점에 접속하고 전원 단자(Vc1)에 직렬접속한 저항(R6)(R9)의 접속점은 상기 비교기 (OP2)의 비반전 입력단자 (+)에 접속하고, 상기 저항(R9)과 직렬접속한 저항(R10)의 접속점은 사이 비교기(OP3)의 반전입력 단자 (-)에 접속하여 그 비교기 (OP2)(OP3)의 출력측은 선국/기억부(1)의 튜닝다운 단자(b)및 튜닝업 단자 (a)에 접속한 것으로 미설명 부호 VC+, VC3는 전원단자이다.
이와 같이 구성한 본 고안의 작용 및 효과를 상세히 설명하면 다음과 같다.
전원단자(VC1-VC3)에 전원을 인가한 상태에서 방송을 선국 하고자 튜닝 전압 조절용 가변 저항 (VR1)을 조절하여 비교기 (OP1)의 반전 입력단자 (-)에 인가되는 튜닝조정 전압 (VR)을 일정치로 조정했을때, 실제 튜닝전압 단자(Tu)를 통해 출력되는 튜닝 전압의 저항(R3)(R4)에 의한 분압 (VT)이 상기 튜닝 조정 전압(VR)보다 낮게 되고 [제3(a)도 의 A부분], 비교기(OP1)으로부터 저전위 신호가 출력되어 [제3(b)도 A부분] 평활회로(2)를 통해 비교기(OP2)의 반전 입력단자 (-)및 비교기(OP3)의 비반전 입력단자(+)에 인가된다.
이때 상기 비교기 (OP2)의 비반전 입력 단자 (+)에 인가되는 기준 전압(Vr1)과 비교기(OP3)의 반전 입력단자(-)에 인가되는 기준 전압 (Vr2)이 그 비교기 (OP2)(OP3)의 반전 및 비반전 입력단자 (-)(+)에 인가되는 저전위 보다, 높으므로 [제3(c)도 A부분] 비교기 (OP2)로부터 고전위 신호가 출력되어 [제3(e)도 A부분] 선국/기억부(1)의 튜닝 다운 단자 (b)에 인가되게 되고, 비교기(OP3)로 부터는 저전위 신호가 출력되어 [제3(d)도 A부분] 선국/기억부(1)의 튜닝업단자(a) 인가되게 되어 선국/기억부(1)로 부터 디지탈/아날로그 변환기(DAC)를 통해 출력되는 튜닝 전압은 상승하게 된다.
그러나 튜닝 전압이 높아지므로써 비교기(OP1)의 비반전 입력 단자(+)에 인가되는 전압(VT)이 튜닝 조정전압(VR)보다 높아 지게 되면, [제3(a)도 B부분] 그 비교기 (OP1)로 부터 고전위가 출력되어 [제3(b)도의 B부분] 평활회로 (2)를 통해 비교기 (OP2)(OP3)의 반전 입력단자 (-)및 비반전 입력단자(+)에 인가된다.
이때 상기 비교기 (OP2)(OP3)의 기준전압 (Vr1)(Vr2)이 그의 비교전압 즉 비교기(OP1)로부터 출력되어 비교기 (OP2)(OP3)의 반전 입력 단자 (-)및 비반전 입력단자(+)에 인가되는 고전위 보다 낮게 설정되어 있으므로 [제3(c)도 B부분] 그 비교기 (OP2)(OP3)로 부터는 각기 저전위 및 고전위가 출력되어 [제3(e)도,제3(d)도의 B부분] 선국/기억부(1)의 튜닝 다운 단자 (b)및 튜닝업단자(a)에 각기 인가된다.
이와 같이 튜닝다운 단자 (b)에 저전위가 인가되므로 해서 선국/기억부 (1)로 부터 디지탈/아날로그 변환기(DAC)를 통해 출력되는 튜닝 전압은 하강하게 된다.
이와 같은 동작에 의해 튜닝 전압 단자(Tu)에 인가되는 튜닝 전압이 가변 저항 (VR1)에 의해 설정되는 튜닝조정전압 (VR)과 거의 일치하게 되면 [제3(a)도C부분] 튜닝전압에 포함된 리플전압성분에 의해 비교기(OP1)로 부터는 제3도 (나)의 C부분에 도시한 바와 같이 구형파 신호가 출력되고 이 구형파 신호는 평활회로(2)를 통해 평활되어 [제3(c)도의 C부분] 비교기 (OP2)(OP3)의 반전 입력단자 (-) 및 비반전 입력 단자 (+)에 인가되는 바 이 평활된 신호는 상기 비교기 (OP2)의 기준 전압(Vr1)보다는 낮고, 비교기(OP3)의 기준 전압(Vr2)보다는 높게 되어 [제3(c)도의 C부분] 비교기 (OP2)(OP3)로 부터 고전위가 출력되어 [제3(e)도,제3(d)도의 C부분] 선국/기억부(1)의 단자 (a)(b)에 인가되므로 그 선국/기억부(1)의 출력 디지탈 신호값은 변화되지 않게 된다.
이와 같이 하여 튜닝단자(Tu)의 튜닝 전압은 가변저항(VR1)에 의해 설정되는 전압과 항상 일치되도록 동작하게 된다.
이와 같은 상태에서 스위치 (SW4)를 단락시키면, 저항치가 저항 (R5)의 값에 비해 충분히 작게 설정된 저항(R7)(R8)의 분압 전원이 비교기 (OP1)의 출력치에 관계없이 상기 (OP2)(OP3)의 기준전압 (Vr1)(Vr2)사이값으로 그 비교기 (OP2)(OP3)의 반전입력 단자(-)및 비반전 입력단자 (+)에 인가되게 하므로써 선국/기억부(1)의 출력신호치를 일정값으로 고정시킬 수 있게된다.
이상에서 설명한 바와 같이 본 고안은 튜닝 전압이 가변 저항에 의해 설정한 전압에 자동으로 일정하도록 함으로써 선국시 항상 정확하게 원하는 방송 채널을 선택할 수 있는 효과가 있게된다.
Claims (1)
- 튜닝업 단자 (a), 튜닝 다운단자 (b)에 인가되는 신호에 이해 출력신호 값이 제어되고, 메모리 단자 (c)에 인가되는 신호에 의해 선국채널의 튜닝 전압이 메모리되는 선국/기억부(1)의 출력측이 디지탈/아날로그 변환기(DAC)를 통해 튜닝전압 단자(Tu)에 접속된 것에 있어서, 튜닝전압 단자(Tu)에 직렬 접속한 저항(R3)(R4)의 접속점은 비교기 (OP1)의 비반전 입력단자에 접속하고, 가변저항(VR1)의 가변단자는 상기 비교기(OP1)의 반전 입력단자에 접속하며, 그의 출력측은 평활회로(2)를 통해 비교기 (OP2)의 반전 입력단자 및 비교기 (OP3)의 비반전 입력 단자에 접속하며, 그의 출력측은 평활회로(2)를 통해 비교기 (OP2)의 반전 입력단자 및 비교기 (OP3)의 비반전 입력단자에 접속하며, 그 접속점은 스위치 (SW4)를 통해 저항(R7)(R8)의 접속점에 접속하고, 비반전 입력 단자 및 반전 입력단자에 기준전압(Vr1)(Vr2)이 각기 입력되는 상기 비교기(OP2)(OP3)의 출력측을 선국/기억부(1)의 단자 (b)(a)에 각기 접속하여 구성함을 특징으로 하는 채널선국 회로.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860016601U KR890008435Y1 (ko) | 1986-10-29 | 1986-10-29 | 채널 선국회로 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR2019860016601U KR890008435Y1 (ko) | 1986-10-29 | 1986-10-29 | 채널 선국회로 |
Publications (2)
Publication Number | Publication Date |
---|---|
KR880008852U KR880008852U (ko) | 1988-06-30 |
KR890008435Y1 true KR890008435Y1 (ko) | 1989-11-25 |
Family
ID=19256611
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR2019860016601U KR890008435Y1 (ko) | 1986-10-29 | 1986-10-29 | 채널 선국회로 |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR890008435Y1 (ko) |
-
1986
- 1986-10-29 KR KR2019860016601U patent/KR890008435Y1/ko not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR880008852U (ko) | 1988-06-30 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6885177B2 (en) | Switching regulator and slope correcting circuit | |
AU700422B2 (en) | PLL circuit | |
US4606076A (en) | Communication receiver system having a voltage converter with an operating frequency below the receiver IF | |
KR890008435Y1 (ko) | 채널 선국회로 | |
US3949322A (en) | Stable pulse width control for astable multivibrators and the like | |
JPS62210719A (ja) | 電子同調チユ−ナ | |
US4165507A (en) | Non-linear digital to analog conversion by intermediate conversion to time interval | |
KR850001674Y1 (ko) | 텔레비젼의 튜너밴드 절환회로 | |
US5225714A (en) | Sawtooth waveform generator for a convergence correction circuit | |
KR950001476Y1 (ko) | 자동 방송 선국 기억회로 | |
KR930000434Y1 (ko) | 출력 레벨 균등 회로 | |
FI78583C (fi) | Kopplingsanordning foer avstaemning av ett frekvensselektivt elektroniskt maetningsobjekt. | |
KR940008596Y1 (ko) | 위성방송 수신기의 편파 조정회로 | |
KR0174491B1 (ko) | 중심 주파수의 자동 조정이 가능한 필터 | |
KR890002879Y1 (ko) | 방송 선국 장치 | |
JPH018026Y2 (ko) | ||
KR890006522Y1 (ko) | 전압제어되는 듀티비 조절회로 | |
KR0152949B1 (ko) | 방송 자동 선국 장치 | |
KR930006544Y1 (ko) | Fm 복조회로 | |
KR890008438Y1 (ko) | 자동선국 장치의 자동주파수 동조신호 전환장치 | |
KR890002881Y1 (ko) | 위성수신기의 자동 미조정 레인지 보상회로 | |
KR940006089Y1 (ko) | 톱니파 발생회로 | |
KR890001089Y1 (ko) | 테레비젼튜너의 자동미세조정(aft)전압 중첩회로 | |
SU1365059A1 (ru) | Широкополосна многозначна мера переменного напр жени | |
KR930007164B1 (ko) | 반도체 소자의 전기적 특성 자동측정회로 |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E701 | Decision to grant or registration of patent right | ||
REGI | Registration of establishment | ||
FPAY | Annual fee payment |
Payment date: 19940629 Year of fee payment: 6 |
|
LAPS | Lapse due to unpaid annual fee |