KR890001290Y1 - Mistake prohibitting circuit of microwaves apparatus - Google Patents

Mistake prohibitting circuit of microwaves apparatus Download PDF

Info

Publication number
KR890001290Y1
KR890001290Y1 KR2019850014991U KR850014991U KR890001290Y1 KR 890001290 Y1 KR890001290 Y1 KR 890001290Y1 KR 2019850014991 U KR2019850014991 U KR 2019850014991U KR 850014991 U KR850014991 U KR 850014991U KR 890001290 Y1 KR890001290 Y1 KR 890001290Y1
Authority
KR
South Korea
Prior art keywords
terminal
output
flop
microprocessor
input
Prior art date
Application number
KR2019850014991U
Other languages
Korean (ko)
Other versions
KR870009168U (en
Inventor
김영일
Original Assignee
삼성전자 주식회사
정재은
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 삼성전자 주식회사, 정재은 filed Critical 삼성전자 주식회사
Priority to KR2019850014991U priority Critical patent/KR890001290Y1/en
Publication of KR870009168U publication Critical patent/KR870009168U/en
Application granted granted Critical
Publication of KR890001290Y1 publication Critical patent/KR890001290Y1/en

Links

Classifications

    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B6/00Heating by electric, magnetic or electromagnetic fields
    • H05B6/64Heating using microwaves
    • H05B6/66Circuits
    • H05B6/666Safety circuits
    • HELECTRICITY
    • H05ELECTRIC TECHNIQUES NOT OTHERWISE PROVIDED FOR
    • H05BELECTRIC HEATING; ELECTRIC LIGHT SOURCES NOT OTHERWISE PROVIDED FOR; CIRCUIT ARRANGEMENTS FOR ELECTRIC LIGHT SOURCES, IN GENERAL
    • H05B6/00Heating by electric, magnetic or electromagnetic fields
    • H05B6/64Heating using microwaves
    • H05B6/66Circuits
    • H05B6/68Circuits for monitoring or control

Landscapes

  • Physics & Mathematics (AREA)
  • Electromagnetism (AREA)
  • Electronic Switches (AREA)

Abstract

내용 없음.No content.

Description

전자레인지의 오동작 방지회로Microwave malfunction prevention circuit

제1도는 본 고안 회로도.1 is a circuit diagram of the present invention.

제2도는 본 고안의 타이밍챠트이다.2 is a timing chart of the present invention.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

1 : 마이크로프로세서 2 : 오동작방지부1: Microprocessor 2: Malfunction prevention part

3 : 전원구동부 4 : 트라이액구동부3: power supply unit 4: triac driving unit

F1,F2: D형플립플롭 B1,B2: 버퍼F 1 , F 2 : D flip-flop B 1 , B 2 : Buffer

EX1,EX2: 배타적논리게이트 OR1: 오아게이트EX 1 , EX 2 : Exclusive logic gate OR 1 : Oragate

RY1: 릴레이 PD : 포토다이오드RY 1 : Relay PD: Photodiode

TC : 트라이액 TR1,TR2: 트랜지스터TC: Triac TR 1 , TR 2 : Transistor

본 고안은 마이크로프로세서를 콘트롤러로 채택하고 있는 전자레인지의 오동작 방지회로에 관한 것으로, 특히 외부의 잡음이나 마이크로프로세서 주변온도의 상승으로 말미암아 정지상태에 있던 전자레인지가 오동작되는 것을 방지하기 위한 전자레인지의 오동작 방지회로에 관한 것이다.The present invention relates to a malfunction prevention circuit of a microwave oven employing a microprocessor as a controller, and particularly to prevent a microwave oven from malfunctioning due to external noise or an increase in the microprocessor ambient temperature. It relates to a malfunction prevention circuit.

일반적으로 고주파의 전계에 의하여 식품을 유도가 열하는 전자레인지는 극초단파를 식품에 가하여 내부로부터 분자를 운동시키므로써 열을 발생시키도록 되어져 있는바, 구동부분은 출력수백W정도 이상의 고주파 발진회로가 주체가 되어 아주 단시간 내에 보통조리와는 반대로 내부에 에너지가 발생되는 특징으로 갖고 있는데, 이상과 같은 종래의 전자레인지에 있어서는 고주파발진회로를 제어한 릴레이와 트라이액을 마이크로 프로세서에서 직접 제어하게 되어 있으므로 마이크로프로세서가 오동작하여 릴레이와 트라이액을 동작시키면 고전압트랜스를 통하여 고주파발진회로에 전원이 인가되어 마그네트론이 발진하도록 되어있다.In general, a microwave oven that induces food by high frequency electric field generates heat by applying microwaves to food to move molecules from the inside. It is characterized by the fact that energy is generated inside as opposed to normal cooking within a very short time. In the conventional microwave oven as described above, the microprocessor controls the relay and triac controlling the high frequency oscillation circuit directly. When the processor malfunctions and operates the relay and triac, the magnetron is oscillated by applying power to the high frequency oscillation circuit through the high voltage transformer.

이에 따라 마이크로프로세서의 오동작에 의한 고주파발진이 사용자가 부재중일때 발생하게 되면 전자레인지의 과열등으로 화재의 위험이 뒤따르게 되고, 사용자가 전자레인지의 전면도어를 열고 조작중일때 마이크로프로세서의 오동작이 발생되면 마그네트론에서 발생되는 고주파에 의해서 화상을 당할 수 있는 단점이 있었다.Accordingly, if a high frequency oscillation caused by a malfunction of the microprocessor occurs while the user is absent, there is a risk of fire due to overheating of the microwave oven, and a malfunction of the microprocessor occurs when the user opens and operates the front door of the microwave oven. If there is a disadvantage that can be burned by the high frequency generated in the magnetron.

본 고안은 상기한 문제점을 개선하기 위해서 고안된 것으로, 플립플롭과 배타적 논리게이트 및 오아게이트를 사용하여 전자레인지의 외부잡음이나 마이크로프로세서 주변온도의 상승으로 인하여 정상상태에 있던 전자레인지가 비정상태의 마이크로프로세서 출력신호에 의해 동작되는 것을 방지하기 위한 전자레인지의 오동작방지회로를 제공함에 그 목적이 있다.The present invention is designed to solve the above problems, using a flip-flop, an exclusive logic gate and an oragate, the microwave oven in a normal state due to the external noise of the microwave oven or the rise of the microprocessor ambient temperature is abnormal micro It is an object of the present invention to provide a malfunction prevention circuit of a microwave oven for preventing operation by a processor output signal.

이하 본 고안의 구성 및 작용, 효과를 예시도면인 제1도와 제2도에 의거하여 상세히 설명하면 다음과 같다.Hereinafter, the configuration, operation, and effects of the present invention will be described in detail with reference to FIGS. 1 and 2 as an exemplary drawing.

본 고안은 마이크로프로세서(1)에 D형플립플롭(F1)(F2)과 버퍼(B1)(B2), 배타적 논리게이트(EX1)(EX2) 및 오아게이트(OR1)로 구성된 오동작방지부(2)가 연결되고, 상기 오동작방지부(2)내의 D형플립플롭(F1)의 출력단에는 저항(R1)과 트랜지스터(TR1) 및 릴레이(RY1)로 구성된 전원구동부(3)가 연결되며, 상기 오동작 방지부 (2)내의 D형플립플롭(F2)의 출력단자에는 저항(R2~R6)과 콘덴서(C2), 포토다이오드 (PD), 트랜지스터(TR2) 및 트라이액(TC1)으로 구성된 트라이액구동부(4)가 연결된 구조로 되어있다.The present invention provides a D-type flip-flop (F 1 ) (F 2 ) and a buffer (B 1 ) (B 2 ), an exclusive logic gate (EX 1 ) (EX 2 ), and an oragate (OR 1 ) in the microprocessor 1 . The malfunction prevention part 2 constituted of the present invention is connected, and the output terminal of the D flip-flop F 1 in the malfunction prevention part 2 includes a resistor R 1 , a transistor TR 1 , and a relay RY 1 . The power driver 3 is connected, and the output terminals of the D flip-flop F 2 in the malfunction prevention unit 2 include resistors R 2 to R 6 , a capacitor C 2 , a photodiode PD, The triac driver 4 composed of the transistor TR 2 and triac TC 1 is connected.

제1도는 본 고안의 회로도로서, 먼저 정상상태, 즉 전자레인지의 동작개시 버턴을 눌렀을 때에는 마이크로프로세서(2)의 출력단자(K1)에서는 제2도의(2-1)과 같은 파형의 신호가 출력되고, 단자(K2)에서는 제2도의 (2-1)파형보다 약100ms지연된 제2도의 (2-2)와 같은 파형이 각각 출력된다. 따라서 마이크로프로세서(1)의 단자(K1)에서 출력된 제2도의 (2-1)과 같은 신호는 버퍼증폭기(B1)와 배타적 논리게이트(EX1)의 한단자에 입력됨과 더불어 버퍼(B2)를 통해(단 T는 주기 d는 지연시간임)만큼 지연된 제2도의 (2-4)와 같은 파형의 신호로 배타적 논리게이트 (EX2)의 한단자에 입력된다. 그리고 마이크로프로세서(1)의 단자(K2)에서 출력된 제2도의 (2-2)와 같은 신호는 D형플립플롭(F2)의 입력단자(D2)와 배타적 논리게이트 (EX1)의 다른 한 단자에 입력됨과 더불어 버퍼(B3)에 의해만큼 지연된 제2도의 (2-5)와 같은 파형으로 배타적 논리게이트(EX2)의 다른 한단자에 입력된다.Claim a circuit diagram of the subject innovation turn 1, a steady state, that is, the output terminal (K 1) of the microprocessor (2) When pressing the start button the operation of the microwave signal of the waveform, such as a second-degree (2-1) The terminal K 2 outputs waveforms such as (2-2) in FIG. 2 delayed by about 100 ms from the (2-1) waveform in FIG. Therefore, a signal such as (2-1) of FIG. 2 output from the terminal K 1 of the microprocessor 1 is input to one terminal of the buffer amplifier B 1 and the exclusive logic gate EX 1 and the buffer ( Via B 2 ) (Where T is the period d is the delay time) and is input to one terminal of the exclusive logic gate EX 2 as a signal having a waveform as shown in (2-4) in FIG. In addition, a signal such as (2-2) of FIG. 2 output from the terminal K 2 of the microprocessor 1 receives an input terminal D 2 of the D-type flip-flop F 2 and an exclusive logic gate EX 1 . in addition to the soon as the input to another terminal by the buffer (B 3) It is inputted to the other terminal of the exclusive logic gate EX 2 in a waveform such as (2-5) of FIG.

배타적 논리게이트(EX1)의 출력단자에서는 제2도의 (2-3)과 같은 파형이 출력되어 오아게이트(OR1)의 한단자에 입력되고, 배타적 논리게이트(EX2)의 출력단자에서는 제2도의 (2-6)과 같은 파형이 출력되어 오아게이트(OR1)의 다른 한 입력단자에 입력된다.At the output terminal of the exclusive logic gate EX 1 , a waveform as shown in (2-3) of FIG. 2 is output and input to one terminal of the OR gate OR 1 , and at the output terminal of the exclusive logic gate EX 2 the waveform, such as 2 degrees (2-6) is outputted is inputted to the other input terminal of the gate Iowa (OR 1).

그러므로 오아게이트(OR1)의 출력단자에서는 제2도의 (2-3)(2-6)이 합쳐진 (2-7)과 같은 파형이 출력되어 버퍼(B1)에 입력된다. 따라서 버퍼(B1)는 오아게이트 (OR1)의 출력측신호, 즉 제2도의 (2-7)신호가 하이상태일 때는 버퍼가 이네이블상태로 되고, 로우상태일때는 디스에이블상태가 된다. 그러므로 버퍼(B1)의 출력측에는 제2도의 (2-8)과 같은 신호(점선은 버퍼(B1)가 디스에이블상태 즉 출력신호가 없는 상태를 나타낸다)가 D형플립플롭(F1)의 입력단자(D1)에 입력되고, D형플립플롭(F1)의 클럭단자(CK)에는 마이크로프로세서(1)의 단자(K1)에서 출력되는 제2도의 (2-1)과 같은 파형이 입력된다. 따라서 D형플립플롭(F1)의 출력단자(Q1)에서는 제2도의 (2-9)와 같은 파형(파형 HZ부분은 제2도의 (2-8)에서 점선으로 표시된 부분 즉 버퍼(B1)가 디스에이블되었을 때의 신호가 입력되었을 때 잠시 신호가 나타나지 않는 부분이다)이 출력되어 콘덴서(C1)와 저항(R1)을 매개하여 트랜지스터(TR1)의 베이스단자에 인가되므로 트랜지스터(TR1)는 턴온된다. 따라서 릴레이유도코일이 유도되어 전원구동릴레이(RY1)가 온되게 된다.Therefore, at the output terminal of the OR gate OR 1 , a waveform such as (2-7) in which (2-3) (2-6) in FIG. 2 is combined is output and input to the buffer B 1 . Therefore, when the output side signal of the OR gate OR 1 , that is, the signal (2-7) in FIG. 2 is high, the buffer B 1 is enabled and when the output is low, the buffer B 1 is disabled. Therefore, at the output side of the buffer B 1 , a signal (dotted line indicates a state where the buffer B 1 is disabled, that is, no output signal) as shown in (2-8) in FIG. 2 is a D flip-flop F 1 . As shown in (2-1) of FIG. 2, the input terminal D 1 of the microprocessor 1 is input to the clock terminal CK of the D flip-flop F 1 and output from the terminal K 1 of the microprocessor 1 . The waveform is input. Therefore, in the output terminal Q 1 of the D-type flip-flop F 1 , the same waveform as in (2-9) of FIG. 1 ) is the part where the signal does not appear for a while when the signal is disabled) is output and is applied to the base terminal of the transistor TR 1 through the capacitor C 1 and the resistor R 1 . TR 1 is turned on. Therefore, the relay induction coil is induced to turn on the power drive relay RY 1 .

그리고 마이크로프로세서(1)의 단자(K2)에서 출력된 제2도의 (2-2)와 같은 신호는 D형플립플롭(F2)의 입력단자(D2)에 입력되고, D형플립플롭(F2)의 클럭단자 (CK2)에는 버퍼(B1)의 출력신호, 즉 제2도의 (2-8)과 같은 신호가 입력되므로 D형플립플롭(F2)의 출력단자(Q1)에서는 제2도의 (2-11)과 같은 파형이 출력되어 트랜지스터(TR2)의 베이스단자에 입력된다. 그러므로 트랜지스터(TR2)는 턴온된다. 따라서 트랜지스터(TR2)이 컬렉터 전압에 의해 포토다이오드(PD)가 턴온되어 트라이액(TC)을 트리거 시키므로 트라이액구동부(4)가 동작을 하게 된다.A signal such as (2-2) of FIG. 2 output from the terminal K 2 of the microprocessor 1 is input to an input terminal D 2 of the D flip-flop F 2 , and a D flip-flop the clock terminal of the (F 2) (CK 2), the buffer (B 1) of the output signal, i.e. the output terminal (Q 1 of the D-type flip-flop because the signals are input, such as two degrees (2-8) (F 2) ), A waveform such as (2-11) in FIG. 2 is output and input to the base terminal of the transistor TR 2 . Therefore, transistor TR 2 is turned on. Accordingly, since the transistor TR 2 turns on the photodiode PD by the collector voltage to trigger the triac TC, the triac driver 4 operates.

그러므로 상기한 바와같이 전원구동부(3)가 구동됨과 더불어 트라이액구동부 (4)가 구동을 하게되므로 전자레인지는 정상적인 동작을 하게 된다.Therefore, as described above, the power driving unit 3 is driven and the triac driving unit 4 is driven so that the microwave oven operates normally.

한편 정지상태에 있던 전자레인지가 외부잡음이나 마이크로프로세서 주변온도의 상승등으로 인하여 마이크로프로세서(1)에서 단자(K1)(K2)에서 제2도의 (2-12)(2-13)과 같은 계속 하이상태의 신호가 출력될 경우, 마이크로프로세서(1)의 단자(K1)에서 출력된 제2도의 (2-12)와 같은 신호는 버퍼(B1)와 배타적 논리게이트 (EX1)의 한단자에 입력됨과 더불어 버퍼(B2)를 통해만큼 지연된 제2도의 (2-15)와 같은 파형의 신호로 배타적 논리게이트(EX2)의 한단자에 입력된다.On the other hand, when the microwave oven is in a stopped state due to external noise or an increase in the microprocessor ambient temperature, the microprocessor (1) and the terminals (K 1 ) and (K 2 ) of Fig. 2 (2-12) (2-13) When the signal of the same continuous high state is outputted, a signal such as (2-12) of FIG. 2 output from the terminal K 1 of the microprocessor 1 is supplied to the buffer B 1 and the exclusive logic gate EX 1 . In addition to being input to one terminal of, through the buffer (B 2 ) The delayed signal is input to one terminal of the exclusive logic gate EX 2 as a signal having a waveform as shown in (2-15) of FIG.

그리고 마이크로프로세서(1)의 단자(K2)에서 출력된 제2도의 (2-13)과 같은 신호는 D형플립플롭(F2)의 입력단자(D2)와 배타적 논리게이트(EX1)의 다른 한단자에 입력됨과 더불어 버퍼(B3)에 의해만큼 지연된 제2도의 (2-16)과 같은 파형으로 배타적 논리게이트(EX2)의 다른 한 단자에 입력된다.In addition, a signal such as (2-13) of FIG. 2 output from the terminal K 2 of the microprocessor 1 receives an input terminal D 2 and an exclusive logic gate EX 1 of the D-type flip-flop F 2 . in addition to the soon as the input to another one character by a buffer (B 3) It is inputted to the other terminal of the exclusive logic gate EX 2 in the same waveform as (2-16) of FIG.

배타적 논리게이트(EX2)의 출력단자에서는 제2도의 (2-14)와 같은 파형이 출력되어 오아게이트(OR1)의 한단자에 입력되고, 배타적 논리게이트(EX2)의 출력단자에서는 제2도의 (2-17)과 같은 파형이 출력되어 오아게이트(OR1)의 다른 한 입력단자에 입력된다. 그러므로 오아게이트(OR1)의 출력단자에서는 제2도의 (2-14)와 (2-17)이 합쳐진 (2-18)과 같은 파형이 출력되어 버퍼(B1)에 입력된다. 따라서 버퍼 (B1)가 디스에이블상태로 되므로 D형플립플롭(F1)(F2)의 입력단(D1)(D2)에 입력되는 신호가 없으므로 D형플립플롭(F1)(F2)의 출력단(Q1)(Q2)에서도 출력신호가 출력되지 않는다.At the output terminal of the exclusive logic gate EX 2 , a waveform such as (2-14) of FIG. 2 is output and input to one terminal of the OR gate OR 1 , and at the output terminal of the exclusive logic gate EX 2 the waveform, such as 2 degrees (2-17) the output is input to the other input terminal of the gate Iowa (OR 1). Therefore, at the output terminal of the OR gate OR 1 , a waveform such as (2-18) in which (2-14) and (2-17) in FIG. 2 are combined is output and input to the buffer B 1 . Therefore, the buffer (B 1) is because in the disabled state the D flip-flop (F 1) (F 2) at the input terminal (D 1) (D 2) because the signal D-type flip-flop (F 1) is input to the (F The output signal is also not output at the output terminal Q 1 (Q 2 ) of 2 ).

따라서 전원구동부(3)의 전원구동릴레이(RY1)가 오프되어 전원구동부(3)를 구동시키지 않게됨과 더불어 트라이액구동부(4) 내의 트라이액(TC)게이트에도 인가되는 신호가 없으므로 트라이액(TC)은 트리거되지 않게되어 트라이액구동부(4)가 구동되지 않는다. 따라서 마이크로프로세서(1)가 비정상상태일때 출력되는 신호에 의해서 전자레인지가 오동작되는 것을 방지할 수 있다.Therefore, the power driving relay RY 1 of the power driving unit 3 is turned off so as not to drive the power driving unit 3, and since there is no signal applied to the triac TC in the triac driving unit 4, the triac ( TC) is not triggered so that the triac driver 4 is not driven. Therefore, it is possible to prevent the microwave oven from malfunctioning due to a signal output when the microprocessor 1 is in an abnormal state.

상기한 바와 같이 본 고안은 D형플립플롭과 배타적 논리게이트 및 오아게이트등으로 구성된 것으로, 마이크로프로세서가 비정상상태일때 출력되는 신호에 의해서 전자레인지가 오동작되는 것을 방지할 수 있을뿐만 아니라, 회로설계가 용이하고, 신뢰성이 높은 전자레인지를 제공할 수 있는 효과가 있다.As described above, the present invention is composed of a D-type flip-flop, an exclusive logic gate, an ora gate, and the like, and the circuit design can be prevented from malfunctioning by the signal output when the microprocessor is in an abnormal state. There is an effect that can provide an easy, highly reliable microwave oven.

Claims (1)

마이크로프로세서(1)에 D형플립플롭(F1)(F2)과 버퍼(B1)(B2), 배타적 논리게이트(EX1)(EX2) 및 오아게이트(OR1)로 구성된 오동작방지부(2)가 연결되고, 상기 오동작방지부(2)내의 D형플립플롭(F1)의 출력단자(Q1)에는 저항(1)과 트랜지스터(TR1) 및 릴레이(RY1)로 구성된 전원구동부(3)가 연결되며, 상기 오동작 방지부(2)내의 D형플립플롭(F2)의 출력단자(Q2)에는 저항(R2~R6)과 콘덴서(C1), 포토다이오드(PD), 트랜지스터(TR2) 및 트라이액(TC1)으로 구성된 트라이액구동부(4)가 연결되어, 콘트롤러인 마이크로프로세서가 비정상일 때 전자레인지의 오동작을 방지하도록 된 것을 특징으로 하는 전자레인지의 오동작 방지회로.Malfunction consisting of D-type flip-flop (F 1 ) (F 2 ) and buffer (B 1 ) (B 2 ), exclusive logic gate (EX 1 ) (EX 2 ), and oragate (OR 1 ) in microprocessor (1) The prevention part 2 is connected, and the output terminal Q 1 of the D-type flip flop F 1 in the malfunction prevention part 2 is provided with a resistor 1, a transistor TR 1 , and a relay RY 1 . The configured power driver 3 is connected, and a resistor R 2 to R 6 , a capacitor C 1 , and a photo are connected to the output terminal Q 2 of the D flip-flop F 2 in the malfunction prevention unit 2. The triac driver 4 including the diode PD, the transistor TR 2 and the triac TC 1 is connected to prevent malfunction of the microwave oven when the controller microprocessor is abnormal. Malfunction prevention circuit of the range.
KR2019850014991U 1985-11-15 1985-11-15 Mistake prohibitting circuit of microwaves apparatus KR890001290Y1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
KR2019850014991U KR890001290Y1 (en) 1985-11-15 1985-11-15 Mistake prohibitting circuit of microwaves apparatus

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
KR2019850014991U KR890001290Y1 (en) 1985-11-15 1985-11-15 Mistake prohibitting circuit of microwaves apparatus

Publications (2)

Publication Number Publication Date
KR870009168U KR870009168U (en) 1987-06-15
KR890001290Y1 true KR890001290Y1 (en) 1989-03-31

Family

ID=19246466

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019850014991U KR890001290Y1 (en) 1985-11-15 1985-11-15 Mistake prohibitting circuit of microwaves apparatus

Country Status (1)

Country Link
KR (1) KR890001290Y1 (en)

Also Published As

Publication number Publication date
KR870009168U (en) 1987-06-15

Similar Documents

Publication Publication Date Title
KR890001290Y1 (en) Mistake prohibitting circuit of microwaves apparatus
KR890003620Y1 (en) Power relay driving circuit of microwave range
JPH0719655B2 (en) Induction heating cooker
KR910006177B1 (en) Composite cooking system having microwave heating and induction heating
JPS6232594B2 (en)
KR890001221Y1 (en) Microwave heating control circuit
KR860003678Y1 (en) Power relay driving circuit for an electric ranger
US5159165A (en) Control circuit for a microwave oven having barbecue and fish-broiling options
KR200154599Y1 (en) Power relay operation circuit for microwave oven
JPS6172934A (en) Cooking unit
KR870004060Y1 (en) Circuit of timing control of electronic range
KR870002144Y1 (en) Power level control apparatus of microwave oven
JP2516668B2 (en) Cooking device
KR900005035Y1 (en) Magnetron control circuit of electric range
KR860001010Y1 (en) Power relay driving circuit for a electric range
KR850002819Y1 (en) Error protection circuit for electronic range
JP2519755B2 (en) Cooking device
JPH0665143B2 (en) Induction heating cooker
KR200143531Y1 (en) Microwave oven
KR900005037Y1 (en) Control circuit of electronic range
JP2601881B2 (en) Cooking device
JPS63102196A (en) Microwave oven
KR200388619Y1 (en) Electronic Pressure rice pot for preventing a fault or a bad operation
KR20000002069A (en) In-rush electric current preventing circuit of microwave oven
JPH0239359Y2 (en)

Legal Events

Date Code Title Description
A201 Request for examination
E701 Decision to grant or registration of patent right
REGI Registration of establishment
LAPS Lapse due to unpaid annual fee