KR880001117Y1 - Radio receiver - Google Patents

Radio receiver Download PDF

Info

Publication number
KR880001117Y1
KR880001117Y1 KR2019820001666U KR820001666U KR880001117Y1 KR 880001117 Y1 KR880001117 Y1 KR 880001117Y1 KR 2019820001666 U KR2019820001666 U KR 2019820001666U KR 820001666 U KR820001666 U KR 820001666U KR 880001117 Y1 KR880001117 Y1 KR 880001117Y1
Authority
KR
South Korea
Prior art keywords
circuit
power supply
switch
jack
turned
Prior art date
Application number
KR2019820001666U
Other languages
Korean (ko)
Other versions
KR830003404U (en
Inventor
히로시 오오하시
슌지 오오시마
Original Assignee
소니 가부시끼 가이샤
이와마 가즈오
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by 소니 가부시끼 가이샤, 이와마 가즈오 filed Critical 소니 가부시끼 가이샤
Publication of KR830003404U publication Critical patent/KR830003404U/en
Application granted granted Critical
Publication of KR880001117Y1 publication Critical patent/KR880001117Y1/en

Links

Classifications

    • HELECTRICITY
    • H04ELECTRIC COMMUNICATION TECHNIQUE
    • H04BTRANSMISSION
    • H04B1/00Details of transmission systems, not covered by a single one of groups H04B3/00 - H04B13/00; Details of transmission systems not characterised by the medium used for transmission
    • H04B1/06Receivers
    • H04B1/16Circuits
    • H04B1/1607Supply circuits
    • H04B1/1615Switching on; Switching off, e.g. remotely

Landscapes

  • Engineering & Computer Science (AREA)
  • Computer Networks & Wireless Communication (AREA)
  • Signal Processing (AREA)
  • Circuits Of Receivers In General (AREA)

Abstract

내용 없음.No content.

Description

라디오 수신기Radio receiver

제1도는 본 고안의 한가지 실시예를 도시한 회로도.1 is a circuit diagram showing one embodiment of the present invention.

제2도는 다른 실시예의 일부를 도시한 회로도.2 is a circuit diagram showing part of another embodiment.

* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings

B : 내장전지 T1, T2: 전원전압의 입력단자B: Internal battery T 1 , T 2 : Input terminal of power voltage

Tp, Tm: 전원 전압의 출력단자 2 : 잭T p , T m : Output terminal of the power supply voltage 2: Jack

8 : 스위칭 회로 16 : 충방전 회로8 switching circuit 16 charge and discharge circuit

sw1, sw2: 각각 제1, 제2조작스위치 sw3: 부속스위치sw 1 , sw 2 : First and second control switches sw 3 : Sub switch

본 고안은 내장전지의 방전시간을 가급적 길게할 수 있는 라디오 수신기에 관한 것이다.The present invention relates to a radio receiver that can lengthen the discharge time of the built-in battery as possible.

본 고안에 의한 라디오 수신기는 내장전지에 접속되는 전원 전압 입력단자 및 전원 전압 출력단자간에 접속된 스위칭회로와, 이 스위칭회로에 접속된 부속스위치를 구비하는 잭과, 전원전압 입력단자 및 스위칭회로에 접속된 충반전회로와, 이 충방전 회로에 접속된 조작스위치와를 구비하고, 잭에 이어폰 또는 헤드폰의 플럭이 삽입시, 부속 스위치에 의해 스위칭회로가 온동작준비상태로 되어, 그 후 조작 스위치의 조작에 의해 충방전회로의 시정수에 관련된 소정시간 스위칭회로가 온동작상태로 되도록 이루어진 것이다.According to the present invention, a radio receiver includes a jack having a switching circuit connected between a power supply voltage input terminal and a power supply voltage output terminal connected to a built-in battery, an auxiliary switch connected to the switching circuit, and a power supply voltage input terminal and a switching circuit. A charging / discharging circuit connected and an operation switch connected to the charging / discharging circuit. When the plug of the earphone or the headphone is inserted into the jack, the switching circuit is ready for ON operation by an accessory switch, and then the operation switch. The predetermined time switching circuit related to the time constant of the charge / discharge circuit is turned on by the operation of.

하기에서 첨부된 도면에 의거하여 본 고안의 실시예를 상세히 설명한다.Hereinafter, the embodiments of the present invention will be described in detail with reference to the accompanying drawings.

우선 제1도에서 본 고안의 한가지 실시예(FM라디오 수신기)를 설명한다.First, one embodiment of the present invention (FM radio receiver) is described in FIG.

1은 전원회로, 2는 스위치가 부착된 잭, 3은 병렬공진회로, 4는 안테나 입력밴드페스 필터, 5는 고주파증폭기, 6은 주파수변환기, 중간주파 증폭기, 리미터 및 주파수변별기로 된 종속회로, 7은 저주파 증폭기이다.1 power supply circuit, 2 jack with switch, 3 parallel resonant circuit, 4 antenna input band-pass filter, 5 high frequency amplifier, 6 frequency converter, intermediate frequency amplifier, limiter and frequency discriminator, 7 is a low frequency amplifier.

다음은 전원회로(1)에 대하여 상세히 설명한다. B는 내장전기(1차 또는 2차 전지), T1, T2는 각각 전지(B)의 정극, 부극이 접속(접촉)되는 전원 전압 입력단자이다. Tp, Tm은 정 및 부의 전원 전압 출력단자이고, 또 단자(T1)과 단자(Tp)는 직접 접속되어 있다. 8은 스위칭 회로로서, 스위칭 트랜지스터(npn 형)(9), 구동트랜지스터(npn 형)(10), PUT (programable unijunction transister)(11), 저항기(3.3k)(14)및 저항기(100k)(15)로 구성되어 있다.Next, the power supply circuit 1 will be described in detail. B is a built-in electricity (primary or secondary battery), and T 1 and T 2 are power supply voltage input terminals to which a positive electrode and a negative electrode of the battery B are connected (contacted), respectively. T p and T m are positive and negative power supply voltage output terminals, and the terminal T 1 and the terminal T p are directly connected. 8 is a switching circuit, a switching transistor (npn type) 9, a driving transistor (npn type) 10, a programmable unijunction transister (PUT) 11, a resistor (3.3k). 14 and resistor (100k) (15).

또 PUT(11)는 제 2도에 도시한 바와같이 PNP형 트랜지스터(12)및 NPN형 트랜지스터(13)로 치환시킬수가 있다.The PUT 11 can be replaced with the PNP transistor 12 and the NPN transistor 13 as shown in FIG.

트랜지스터(9)의 에미터는 단자(T2)에, 콜렉터는 단자(Tm)에 접속되고, 베이스는 트랜지스터(10)의 에미터에 각각 접속되어 있다.The emitter of the transistor 9 is connected to the terminal T 2 , the collector is connected to the terminal T m , and the base is connected to the emitter of the transistor 10, respectively.

트랜지스터(10)의 콜렉터는 저항기(14)를 통하여 단자(T1)에 접속되고, 베이스는 저항기(15)를 통하여 단자(T1)에 접속된다. PUT(11)의 애노우드는 트랜지스터(10)의 베이스에, 캐소드는 단자(T2)에 접속된다.The collector of transistor 10 is connected to terminal T 1 through a resistor 14 and the base is connected to terminal T 1 through a resistor 15. The anode of the PUT 11 is connected to the base of the transistor 10 and the cathode is connected to the terminal T 2 .

16은 충방전 회로로서 충방전용 콘덴서(470㎌)(17), 충방전용 저항기(180), 충전용(러시 전류 방지용)저항기(100)(19)및 방전용 저항기(8.2M)(20)로 구성되어 있다.16 is a charge / discharge circuit, a capacitor for charge and discharge (470 ㎌) 17, a resistor for charge and discharge (180) ), Charging (for preventing rush current) resistor (100 And discharge resistors (8.2M) It consists of 20.

콘덴서(17)및 저항기(18)의 직렬회로와, 저항기(20)은 PUT(11)의 게이트·캐소드간에 병렬로 접속된다.The series circuit of the capacitor 17 and the resistor 18 and the resistor 20 are connected in parallel between the gate and the cathode of the PUT 11.

단자(T1)및 PUT(11)의 게이트간에 저항기(19)과 제1의 조작스위치(평상시 오픈상태인 넌록크스위치)(SW1)을 통하여 접속된다.A resistor 19 and a first operation switch (normally open non-lock switch) SW 1 are connected between the terminal T 1 and the gate of the PUT 11.

PUT(11)의 게이트·캐소드간에 제2의 조작스위치(평상시 오픈 상태인 넌록크스위치)(SW2)가 접속된다.A second operation switch (normally open non-lock switch) SW 2 is connected between the gate and the cathode of the PUT 11.

다음은 잭(2)에 대하여 설명한다.Next, the jack 2 will be described.

2a는 외측 통상 접점, 2b는 내측 접점, 2c는 평상시 접점(2b)과 접속하는 접점으로, 접점(2b)(2c)에서 부속 스위치(평상시 접속스위치)(SW3)를 구성하고 있다.2a is outside the normal contacts, 2b has an inner contact, 2c constitute a sub-switch (normally connected to the switch) (SW 3) at the contact point to be connected with the usual contacts (2b), the contact (2b) (2c).

이 잭(2)에는 도시하지 않았지만 이어폰 또는 헤드폰(스피이커)의 플럭(그리이드선이 안테나를 겸한다)이 삽입되어, 플럭의 양 접점이 각각 잭(2)의 양 접점(2)(2)에 접속(접촉)됨과 동시에, 부속스위치(SW3)가 오프로 된다. 그리하여 저주파 증폭기(7)의 출력단이 직류차단용 콘덴서(100㎌)(21)를 통하여 잭(2)의 접점(2)에 접속되고 잭(2)의 접점(2)이 단자(T)에 접속되고, 잭(2)의 점점(2)이 PUT(11)의 게이트에 접속된다. 또 접점(2)는 환상코일(toroidal coil)(1㎌)(24)및 콘덴서(180㎌)(25)의 병렬공진회로(3)를 통한다음 밴드 패스필터(4)를 통하여 고주파 증폭기(5)의 입력단에 접속된다.Although not shown, a plug of a earphone or a headphone (speaker) (a grid wire also serves as an antenna) is inserted into the jack 2, so that both contacts of the plug are connected to both contacts 2 and 2 of the jack 2, respectively. Is connected (contacted) and the accessory switch SW 3 is turned off. Thus, the output terminal of the low frequency amplifier 7 is connected to the contact point 2 of the jack 2 via a DC blocking capacitor (100 ㎌) 21 and the contact point 2 of the jack 2 is connected to the terminal T. And the jack 2 of the jack 2 is connected to the gate of the PUT 11. The contact 2 is connected to a high frequency amplifier 5 through a toroidal coil 1 24 24 and a next band pass filter 4 through a parallel resonant circuit 3 of a capacitor 180 ㎌ 25. Is connected to the input terminal.

측로용 콘덴서(100㎌)(26)와 발광다이오드 (27)및 저항기(470Ω)의 직렬회로가 단자(Tp)(Tm)간에 접속된다.The series circuit of the side condenser 100 'and 26', the light emitting diode 27 and the resistor 470 'is connected between the terminals T p and T m .

그리하여 단자(Tp) (Tm)부터의 직류 전원전압은 증폭기(5)(7)및 회로(6)에 공급된다.Thus, the DC power supply voltage from the terminal T p (T m ) is supplied to the amplifiers 5, 7 and the circuit 6.

다음 이러한 라디오 수신기의 동작을 설명한다.Next, the operation of such a radio receiver will be described.

잭(2)에 플럭이 삽입되지 않은 상태에서는 그 부속스위치(SW3)는 온으로 되어 있어, PUT(11)의 게이트. 캐소드간에 단락(短絡)되고 게이트 전위는 애노우드 전위보다 낮게 되고, PUT(11)는 온으로 되어있다.When the plug is not inserted into the jack 2, the sub-switch SW 3 is turned on, and the gate of the PUT 11 is turned on. Shorted between the cathodes, the gate potential is lower than the anode potential, and the PUT 11 is turned on.

이때문에 트랜지스터(10)는 오프로 된다.For this reason, the transistor 10 is turned off.

다음 잭(2)에 이어폰 또는 헤드폰의 플럭을 삽입하면 부속스위치(SW3)는 오프로 된다. 그러나 PUT(11)의 케이트·캐소드 간은 저항기(20)를 통하여 접속되어 있는 것으로 PUT(11)의 게이트 전위는 어노이드 전위보다 낮고, PUT(11)는 온상태이므로, 트랜지스터(10)(9)는 오프상태로 된다.When the plug of the earphone or headphone is inserted into the next jack 2, the accessory switch SW 3 is turned off. However, since the gate of the PUT 11 is connected between the gate and the cathode of the PUT 11 through the resistor 20, since the gate potential of the PUT 11 is lower than the anode potential, and the PUT 11 is on, the transistor 10 (9) ) Is turned off.

잭(2)에 플럭이 삽입된 상태에서 제1의 조작스위치(SW1)를 일시적으로 온으로 하면 전지(B)부터의 전류가 저항기(19)(8)를 통하여 콘덴서(17)에 급속히 충전되고, 콘덴서(17)의 단부 전압 즉 PUT(11)의 게이트 전위는 전지(B)의 전원전압(EB)까지 상승하여 애노우드 전위보다 높게 되고, PUT(11)는 오프상태로 된다. 이 때문에 트랜지스터(10)(19)는 온상태로 되고 단자(Tp)(Tm)간에 전원전압 (EB)(≒EB)이 출력되고, 동시에 발광 다이오드(27)가 발광한다.When the first operation switch SW 1 is temporarily turned on while the plug is inserted into the jack 2, the current from the battery B is rapidly charged in the capacitor 17 through the resistors 19 and 8. The end voltage of the capacitor 17, that is, the gate potential of the PUT 11 rises to the power supply voltage E B of the battery B and becomes higher than the anode potential, and the PUT 11 is turned off. For this reason, the transistors 10 and 19 are turned on, and the power supply voltage E B (≒ E B ) is output between the terminals T p (T m ), and the light emitting diode 27 emits light at the same time.

그리하여 충방전회로(16)간의 방전 시정수(저항기 18, 20의 직렬저항치 R및 콘덴서 17의 용량C으로 결정되는 방전시정수CR)와, 전지(B)의 전원 전압(EB)과, PUT(11)가 온상태로 되는 게이트·캐소드간 전압(업셋전압)(VS)과 애노우드 전압(VA)과로 결정되는 시간(본 예에서는 약 1시간)만큼 PUT(11)가 오프상태를 유지한다. 시간(T) 경과후에는 PUT(11)가 다시 온상태로 되어 트랜지스터(10)(9)는 오프로 된다.Thus, the discharge time constant between the charge and discharge circuits 16 (discharge time constant CR determined by the series resistance values R of the resistors 18 and 20 and the capacitor C of the capacitor 17), the power supply voltage E B of the battery B , and the PUT Time determined by the gate-cathode voltage (upset voltage) V S and the anode voltage V A at which (11) is turned on. The PUT 11 is kept off for about 1 hour (in this example). After the time T has elapsed, the PUT 11 is turned on again and the transistors 10 and 9 are turned off.

또 PUT(11)가 오프상태인 경우에도 제2의 조작스위치(SW2)를 일시적으로 온상태로 하지만 잭(2)로부터 플럭을 제거하면, PUT(11)는 즉시 온상태로되고, 트랜지스터(10)(9)는 오프상태로 된다.Also, even when the PUT 11 is in the off state, when the second operation switch SW 2 is temporarily turned on but the plug is removed from the jack 2, the PUT 11 immediately turns on and the transistor ( 10) 9 is turned off.

이때에는 발광 다이오드 (27)는 소등한다.At this time, the light emitting diode 27 is turned off.

상술한 본 고안에 의하면 이어폰 또는 헤드폰의 플럭을 잭으로부터 제거하면, 스위칭 회로가 오프상태로 되어 전원회로의 출력단자에 전원 전아을 출력되지 않는다. 또 책에 플럭이 삽입되어 있는 때에도 충방전 회로에 의해 조작스위치(제1의 조작스위치)를 조작한 후 소정시간 달하면 스위칭 회로가 오프상태로 되어, 전원회로의 출력단자에 전원전압은 출력되지 않는다.According to the present invention described above, when the plug of the earphone or the headphone is removed from the jack, the switching circuit is turned off so that the power supply electric power is not output to the output terminal of the power supply circuit. Also, even when the plug is inserted into the book, the switching circuit is turned off after a predetermined time after operating the operation switch (first operation switch) by the charge / discharge circuit, and the power supply voltage is not output to the output terminal of the power supply circuit. .

이리하여 본 고안의 의하면 내장전지의 방전시간을 가급적으로 길게한 라디오 수신기를 얻을 수가 있다.Thus, according to the present invention, it is possible to obtain a radio receiver with the discharge time of the built-in battery as long as possible.

또 본 고안은 AM라디오 수신기, FA/AM 라디오 수신기에도 적용된다.The present invention also applies to AM radio receivers and FA / AM radio receivers.

Claims (1)

내장전지에 접속된 전원전압 입력단자(T1)(T2)및 전원 전압 출력단자(Tp) (Tm)간에 접속된 스위칭 회로(8)와, 상기 스위칭 회로에 접속된 부속 스위치(SW3)를 구비하는 잭(2)과, 상기 전원 전압 입력단자 및 상기 스위칭 회로에 접속된 충방전회로(16)와, 상기 충방전회로에 접속된 조작스위치(SW1)(SW2)와를 구비하고, 상기 잭에 이어폰 또는 헤드폰의 플럭이 삽입된 때 상기 부속 스위치에 의해 상기 스위치 회로가 온동작·준비 상태로 되고, 그 후 상기 조작스위치의 조작에 의해 상기 충방전 회로의 시정수에 관련한 소정시간 상기 스위칭 회로가 온동작하도록 이루어진 것을 특징으로 하는 라디오 수신기.A switching circuit 8 connected between a power supply voltage input terminal T 1 (T 2 ) and a power supply voltage output terminal T p (T m ) connected to an internal battery, and an auxiliary switch SW connected to the switching circuit. 3 ) a jack (2) provided with a charge and discharge circuit (16) connected to the power supply voltage input terminal and the switching circuit, and an operation switch (SW 1 ) (SW 2 ) connected to the charge and discharge circuit. And when the plug of the earphone or the headphone is inserted into the jack, the switch circuit is turned on and ready by the accessory switch. Then, the predetermined operation related to the time constant of the charge / discharge circuit is operated by the operation switch. A radio receiver characterized in that the switching circuit is adapted to be operated in time.
KR2019820001666U 1981-03-06 1982-03-05 Radio receiver KR880001117Y1 (en)

Applications Claiming Priority (2)

Application Number Priority Date Filing Date Title
JP56-31325 1981-03-06
JP1981031325U JPS6224998Y2 (en) 1981-03-06 1981-03-06

Publications (2)

Publication Number Publication Date
KR830003404U KR830003404U (en) 1983-12-12
KR880001117Y1 true KR880001117Y1 (en) 1988-03-25

Family

ID=29828761

Family Applications (1)

Application Number Title Priority Date Filing Date
KR2019820001666U KR880001117Y1 (en) 1981-03-06 1982-03-05 Radio receiver

Country Status (2)

Country Link
JP (1) JPS6224998Y2 (en)
KR (1) KR880001117Y1 (en)

Also Published As

Publication number Publication date
JPS57143743U (en) 1982-09-09
JPS6224998Y2 (en) 1987-06-26
KR830003404U (en) 1983-12-12

Similar Documents

Publication Publication Date Title
US4962523A (en) Radio telephone set used as portable set and vehicle-mounted set
US4257081A (en) Circuit arrangement for the control of a bistable relay
CA1143954A (en) Timer circuit
US4539492A (en) Darlington transistor circuit
US5170491A (en) Power source switch circuit
US4036199A (en) Device for protecting an ignition device for motor vehicles
KR880001117Y1 (en) Radio receiver
US4249150A (en) High power RF relay switch
GB2404504A (en) Battery charger with automatic switch-off
US3054970A (en) Semi-conductor type low frequency oscillator
US4129812A (en) Electronic timer
EP0026540B1 (en) Voltage stabiliser suitable for use in a telephone set
CN215498331U (en) Lithium battery protection circuit
JPS6126965Y2 (en)
JPS6042496Y2 (en) Shock noise prevention circuit
JPS5915146Y2 (en) Receiving machine
US3373296A (en) Ac magnitude responsive electronic relay
JP2633472B2 (en) Secondary battery charging circuit
JPS6332283B2 (en)
JPS6216043Y2 (en)
SU1083248A1 (en) Photorelay
JPS5910829Y2 (en) AM-FM switching circuit
JPS6025152Y2 (en) muting circuit
SU1116508A1 (en) High-voltage supply system
JPS5921554Y2 (en) Instant return type delay circuit