KR880000818B1 - A traffic light - Google Patents
A traffic light Download PDFInfo
- Publication number
- KR880000818B1 KR880000818B1 KR1019850000704A KR850000704A KR880000818B1 KR 880000818 B1 KR880000818 B1 KR 880000818B1 KR 1019850000704 A KR1019850000704 A KR 1019850000704A KR 850000704 A KR850000704 A KR 850000704A KR 880000818 B1 KR880000818 B1 KR 880000818B1
- Authority
- KR
- South Korea
- Prior art keywords
- circuit
- counter
- signal
- straight
- left turn
- Prior art date
Links
Images
Classifications
-
- G—PHYSICS
- G08—SIGNALLING
- G08G—TRAFFIC CONTROL SYSTEMS
- G08G1/00—Traffic control systems for road vehicles
- G08G1/09—Arrangements for giving variable traffic instructions
Landscapes
- Physics & Mathematics (AREA)
- General Physics & Mathematics (AREA)
- Traffic Control Systems (AREA)
- Measurement Of Unknown Time Intervals (AREA)
Abstract
Description
제1도는 본 발명의 다이어그램.1 is a diagram of the present invention.
제2도는 본 발명의 상세 회로도.2 is a detailed circuit diagram of the present invention.
제3도는 본 발명의 사용상태예시도.3 is an exemplary state of use of the present invention.
제4도는 본 발명의 다른 실시예시도.4 is another exemplary embodiment of the present invention.
* 도면의 주요부분에 대한 부호의 설명* Explanation of symbols for main parts of the drawings
1 : 신호등 2 : 감응표시판1: traffic light 2: sensitive display board
3 : 전원부 4 : 발진회로3: power supply part 4: oscillation circuit
5 : 메모리(memory)회로 6 : 직진 신호 카운터회로5: memory circuit 6: straight signal counter circuit
7 : 세그멘트 구동회로 8 : 7-세그멘트(7-Segment)7: segment driving circuit 8: 7-segment
9 : 좌회전신호 카운터회로 10 : 표시부 회로9: left turn signal counter circuit 10: display circuit
R1~R5: 저항 D1,D2: 다이오드R 1 to R 5 : resistor D 1 , D 2 : diode
PHC : 포토커플러(Photo coupler) C1~C4: 콘덴서PHC: Photo coupler C 1 ~ C 4 : Condenser
PHTR : 포터트랜지스터(Photo Trangister) IC1: 정전압 회로PHTR: Photo Trangister IC 1 : Constant Voltage Circuit
IC2: 버퍼(Buffer)회로 IC6: D플립플롭회로IC 2 : Buffer Circuit IC 6 : D Flip-Flop Circuit
IC7, IC9: 디케이트 카운트회로 IC8IC10: 업(up) 다운(Down) 카운터회로IC 7 , IC 9 : Decate Count Circuit IC 8 IC 10 : Up Down Counter Circuit
IC11,IC12: AND 회로 IC13,IC15: OR회로IC 11 , IC 12 : AND circuit IC 13 , IC 15 : OR circuit
IC14: 데시말 회로IC 14 : Desired Circuit
본 발명은 교통신호에 관한 것으로, 특히 신호등에 점등된 신호의 잔류시간을 나타나게 하여 운전자에게 알려줌으로서 차량의 과속 및 사고를 미연에 방지할 수 있는 교통신호등의 잔류점등시간 자동 감응표시판에 관한 것이다.BACKGROUND OF THE INVENTION 1. Field of the Invention The present invention relates to a traffic signal, and more particularly, to a signal for automatically indicating a residual lighting time of a traffic light that can prevent a driver from overspeeding and causing an accident by indicating a residual time of a signal lit on a traffic light.
종래의 교통신호등은 인도 및 교차로에서 현재 점등되어 있는 신호에서 다음 신호로 변환될때 갑자기 바뀌어지거나, 수초간 깜박거리는 신호등이 주종을 이루어 사용되어지고있다. 그러나 이러한 갑작스러운 신호의 변환으로 운전자 및 보행자는 다음 신호가 변환될때 까지의 자연시간을 알지 못하여 과속 및 부주의로 인한 교통사고를 가중시켜 왔었으며, 또한 교통사고율이 높은 우리나라의 도로교통상황에 미루어보아, 보다 사고를 줄일 수 있는 대책이 시급하다고 할 것이다.Conventional traffic lights are used mainly as traffic lights that suddenly change or flicker for a few seconds when converted from the signal currently being turned on at the sidewalk and the intersection to the next signal. However, due to the sudden conversion of signals, drivers and pedestrians have increased the traffic accidents due to speeding and carelessness without knowing the natural time until the next signal is converted, and also in view of the road traffic situation in Korea, where the traffic accident rate is high. In this regard, measures to reduce accidents are more urgent.
본 발명은 상기와 같은 교통사고를 최소화 하기 위하여 발명된 것으로, 기존에 사용되는 신호등에 다음 신호변환까지의 잔여시간을 표시하게 하여 운전자 및 보행자에 알림으로서 과속과 부주의로 인한 교통사고를 사전에 예방하여 귀중한 인명과 재산을 보호하고자 하는데 본 발명의 목적이 있다.The present invention has been invented to minimize the traffic accident as described above, by displaying the remaining time until the next signal conversion to the existing traffic light to prevent drivers and pedestrians to prevent traffic accidents due to speed and carelessness in advance It is an object of the present invention to protect valuable lives and property.
이하 첨부된 도면에 의해 상세히 설명하면 다음과 같다.Hereinafter, described in detail by the accompanying drawings as follows.
제2도에서와 같이 전원부(3)에 저항(R2)(R3)과 수정진동자(X-TAL) 및 인버터회로(INV1),직접회로(Ic3,Ic4,Ic5)로 이루어진 발진회로(4)를 연결하고, 상기 발진회로(4)에 앤드게이트(AND GATE)와 전원부(3)의 버퍼회로(IC2)를 통하여 D플립플롭(IC6)과 디케이드카운터(IC7,IC9) 및 업(UP) 다운(DOWN)카운터회로(Ic8,Ic10)로 구성된 메모리회로(5)를 접속함과 동시에 메모리회로(5)의 업(UP) 다운(DOWN)카운터회로(Ic8,Ic10)의 각 출력단에는 전단에서 출력되는 신호의 결정으로 동작하는 AND회로(IC11)(IC12)를 접속하고, 상기 AND회로(IC11)(IC12)의 각 출력측에는 OR회로(IC13)를 거쳐 데시말회로(IC14)에 연결한다.As shown in FIG. 2, the
상기 회로로 이루어진 직진신호 카운터회로(6)의 출력단에 OR회로(IC15)를 거쳐 7-시그멘트 구동회로(7) 및 7-세그멘트(8)(7-Segment)로 구성된 표시부회로(10)를 연결하는 한편, 직진신호 카운터회로(6)와 동일하게 구성된 좌회전 신호 카운터회로(9)를 발진 회로(4) 및 표시부회로(10)의 OR회로(IC15)에 병렬 연결하여서 된 것이다.
상기와 같은 구성으로 이루어진 본 발명의 작용 및 효과를 첨부된 도면에 의해 상세헤 설명하면 다음과 같다.When described in detail by the accompanying drawings the operation and effects of the present invention made of the above configuration as follows.
제1도는 본 발명의 블록 다이오그램으로서 통상의 교통 신호등 제어박스(1)와 직진 및 좌회전 신호등에 각 신호의 제간을 기억하는 직진 및 좌회전 신호 카운트회로(6)(9)와 이를 표시하여 나타내는 표시부회로(10)로 이루어지며, 다시 직진 및 좌회전신호 카운트회로(6)(9)는 동일한 회로로서 전원부(3), 발진회로(4)와, 동작시간을 기억하는 메모리회로(5) 및 AND회로와 OR회로, 데시말 회로로 구분된다.1 is a block diagram of the present invention, the normal and traffic signal control box (1) and the straight and left turn signal counting circuit (6) (9) for storing the angular of each signal in the straight and left turn signal lights, and the display portion to display the display The
제2도는 본 고안의 상세회로도로서 동작을 설명하면, 통상의 교통신호등(1)에 본 고안의 감응표시판(2)를 연결하여 직진신호카운터회로(6)의 전원부(3)에 전원이 공급되면 트랜스(T)를 통해 변환된 전압이 브릿지 정류회로(B·D)에 의해 정류되어 다이오드(D1)와 정전압회로(IC1)에 공급된다. 정전압회로(IC1)를 통과한 전원은 콘덴서(C`1)에 의해 평활회로를 구성하게 되고 평활된 전원이 다이오드(D2)와 포터커플러(PHC)에 공급되고 다이오드(D2)를 통과한 전원은 발진회로(4)의 집적회로(IC3)에 전원을 인가하게 된다.FIG. 2 is a detailed circuit diagram of the present invention. When the operation is described, when the
포토커플러(PHC)에 전원이 인가되면 포토커플러(PHC)가 점등됨과 동시에 포토트랜지스터(PHTR)는 "온"상태가 되어 포토트랜지스터(PHTR)의 콜렉터에 공급된 전원이 에미터에 접속된 저항(R4)를 통해 버퍼회로(IC2)에 펄스로 공급된다. 여기에서 저항(5)과 콘덴서(C2)는 안전한 동작을 위해 사용하였다.When power is applied to the photocoupler (PHC), the photocoupler (PHC) turns on and the phototransistor (PHTR) is turned "on" so that the power supplied to the collector of the phototransistor (PHTR) is connected to the emitter ( R 4 ) is supplied as a pulse to the buffer circuit (IC 2 ). Here resistor ( 5 ) and capacitor (C 2 ) were used for safe operation.
버퍼회로(IC2)에 공급된 펄스는 다시 AND게이트와 D플립플롭(IC6)에 인가되며, 발진회로(4)에서는 펄스를 1/2로 분주하여 메모리회로(5)의 디케이트카운터(IC7,IC9)에 입력되고, 앤드케이트(AND gate)의 출력은 발진회로(4)의 1Hz신호가 메모리회로(5)의 업(UP)다운(DOWN) 카운터회로(IC8,IC10)에 입력된다. 또한 직접회로(IC5)는 포토커플러(PHC)에의해 동작 또는 차단되도록 하였으므로 포터커플러(PHC)에 전원이 차단되고 모든 직접회로에 전원이 공급되더라도 직접회로(IC5)는 1Hz의 출력을 업, 다운 카우터회로(IC8,IC10)에 공급하지않게되어 모든 집접회로는 동작되던 상태로 유지되게 한다.The pulse supplied to the buffer circuit IC 2 is applied to the AND gate and the D flip-flop IC 6 again. In the oscillation circuit 4, the pulse is divided in half so that the count counter of the memory circuit 5 ( IC 7 and IC 9 , and the output of the AND gate is that the 1 Hz signal of the oscillation circuit 4 is the UP and DOWN counter circuits of the memory circuit 5 (IC 8 and IC 10). ) Is entered. In addition, since the integrated circuit (IC 5 ) is operated or cut off by the photocoupler (PHC), even if the power to the port coupler (PHC) is cut off and all of the integrated circuits are powered up, the integrated circuit (IC 5 ) will increase the output of 1Hz. , down Counters are not supplied to the circuit (IC 8, IC 10) all jipjeop circuit is maintained in the release operating state.
이때 최초 연결로 직진신호 카운터회로(6)에 전원이 인가되는 동안은 D플리폴롭(IC6)은 하이(High)상태가 되며 디케이트 카운트회로(IC7,IC9)는 발진회로(4)에서 발진하는 펄스에 의해 카운트를 하게되고 업, 다운 카운터회로(IC8,IC10)에 전달하게된다.At this time, while the power is supplied to the linear signal counter circuit 6 by the first connection, the D flip-flop IC 6 is in a high state, and the count count circuits IC 7 and IC 9 are the oscillation circuit 4. It is counted by the pulse oscillating at and transferred to the up and down counter circuits (IC 8 and IC 10 ).
이때 D플롭플롭(IC6)은 하이(High) 상태가 되고, D플롭플롭(IC6)에 직접 접속된 업, 다운 카운터회로(IC8)는 하이(High) 상태로 업, 카운트를 하게되어 최고수치로 셋트하게 되며, 인버터(INU2)를 거쳐 반전된 로우(LOW)신호는 업다운카운트회로(IC10)에 인가되어 로우(LOW)상태로 다운카운트를 하게되어 전원이 인가된 시간까지의 최고수치로 셋트되게 된다. 따라서 업. 다운카운트회로(IC8,IC10)는 출력을 전달하지 못하고, 업 또는 타운의 상태에서 최초 전원을 소모하게 된다. 즉, 메모리회로(5)의 지속적인 동작을 위해 메모리하는 단계가 되는 것이다.At this time, the D-flop IC 6 is in a high state, and the up and down counter circuit IC 8 directly connected to the D-flop IC 6 is up and counted in a high state. The low signal inverted through the inverter INU 2 is applied to the up-down count circuit IC 10 and down counted to the low state until the power is applied. It will be set to the highest value. Thus up. The down count circuit (IC 8 , IC 10 ) cannot deliver the output and consumes the initial power in the up or town state. That is, it is a step of memory for continuous operation of the memory circuit (5).
상기 기술한 동작과 동일한 동작으로 좌회전 신호카운터(9)에 최초 전원이 인가되면 좌회전 신호 카운터회로(9) 또한 메모리를 하게되는 것으로 작동준비단계가 되는 것이다.When the first power is applied to the left
다음으로 직진 신호카운터회로(6)에 A·C전원이 재차 입력되면 인버터(INU2)에 의해, 반전된 신호가 업다운 카운터회로(IC8,IC10)에 공급되어 업 다운 카운터회로(IC8)는 업이된 상태에서 디케이트 카운터의 펄스에 의해 다운을 시작하게되며 이 신호는 AND회로(IC11)를 거쳐 OR회로(IC13)를 통하여 데시말회로(IC14)에 입력된다.Next, when the A / C power is input again to the straight signal counter circuit 6, the inverted signal is supplied to the up-down counter circuits IC 8 and IC 10 by the inverter INU 2 to supply the up-down counter circuit (IC 8). ) Is started down by the pulse of the decay counter in the up state, and this signal is input to the decimal circuit IC 14 through the OR circuit IC 13 through the AND circuit IC 11 .
데시말회로(IC14)에서 전단의 OR회로(IC13)에 4단출력을 후단의 OR회로(IC15)에서 신호를 인가하기 위하여 7단 출력으로 유도하게 된다.In order to apply a signal from the decimal circuit IC 14 to the OR circuit IC 13 at the front end and to apply a signal from the OR circuit IC 15 at the rear end, the 4-step output is induced.
상기와 같이 동작되는 OR회로(IC15)출력은 7-세그먼트 구동회로(11)에 의하여 7-세그먼트(12)가 점등되며 메모리회로(5)의 업 다운 카운터회로(IC8)가 카운터 되는 상황이 수치로 나타나게 된다.The OR circuit (IC 15 ) output operated as described above is a situation in which the 7-segment 12 is turned on by the 7-segment driving circuit 11 and the up-down counter circuit IC 8 of the memory circuit 5 is countered. This figure will be displayed.
이때 업 다운 카운터회로(IC10)는 다운 상태에서 업 다운 카운터 회로(IC8)가 다운 동작되는 동안 업다운카운트회로(IC10)는 업 되게되어 차후 신호를 표시할 준비상태로 있게되는 것이다. 즉, 업 다운 카운터회로(IC8,IC10)는 상호 교대로 작용하여 표시부 회로(10)에 나타나게 되는 것이다. 또한 좌회전 신호 카운터회로(9)에 다시 전원이 인가되면 좌회전 신호 카운터회로(9)가 전술한 직진신호 카운터회로(6)와 동일하게 동작하여 표시부회로(10)의 OR회로(IC15)에 인가되어 7-세그먼트(12)에 잔여시간이 표시되게 한다. 따라서 운전자 및 보행자는 신호등이 다음 신호로 변환되기까지의 잔여시간을 알 수 있게 된다.At this time, the up-down counter circuit IC 10 is in the down state while the up-down counter circuit IC 8 is down, and the up-down counter circuit IC 10 is up to be ready to display a later signal. That is, the up-down counter circuits IC 8 and IC 10 act alternately to appear on the
제4도는 본 발명의 다른 실시예로서, 감응표시판(2)에 시호의 잔여시간을 알려주는 수치 대신 막대그래프의 형상을 삽입하여 신호가 점등되면 램프 모두가 점등되고 시간이 경과할수록 막대그래프의 램프가 순차적으로 소동되게하여 시각적인 효과를 거둘수 있도록 한 것이다.4 is another embodiment of the present invention, instead of a numerical value indicating the remaining time of the time signal on the
이상에서 기술한 바와같이, 통상의 신호등에 본 발명을 연결 및 부착사용하여 현재의 신호점등에서 다음 신호가 변환되기 까지의 잔여시간을 나타나게 함으로써 운전자 및 보행자의 부주의와 과속으로 인한 교통사고를 미연네 예방할수 있게 되어, 교통사고를 줄일 수 있으며 귀중한 인명과 재산을 보호하는데 크게 기여할 수 있는 것이다.As described above, the present invention can be connected and attached to a conventional traffic light so that the remaining time from the current traffic light to the next signal is converted, thereby preventing traffic accidents due to inattention and speeding of the driver and pedestrians. It can help prevent traffic accidents and greatly contribute to protecting valuable lives and property.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019850000704A KR880000818B1 (en) | 1985-02-05 | 1985-02-05 | A traffic light |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
KR1019850000704A KR880000818B1 (en) | 1985-02-05 | 1985-02-05 | A traffic light |
Publications (2)
Publication Number | Publication Date |
---|---|
KR860006752A KR860006752A (en) | 1986-09-15 |
KR880000818B1 true KR880000818B1 (en) | 1988-05-11 |
Family
ID=19239627
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
KR1019850000704A KR880000818B1 (en) | 1985-02-05 | 1985-02-05 | A traffic light |
Country Status (1)
Country | Link |
---|---|
KR (1) | KR880000818B1 (en) |
-
1985
- 1985-02-05 KR KR1019850000704A patent/KR880000818B1/en not_active IP Right Cessation
Also Published As
Publication number | Publication date |
---|---|
KR860006752A (en) | 1986-09-15 |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US6268805B1 (en) | Traffic light | |
US20020005790A1 (en) | Green light (traffic signal) countdown device | |
US4904998A (en) | Lighting peg with variable pulsation rate | |
US3544958A (en) | Selective speed signs actuated by vehicle speed sensing | |
KR880000818B1 (en) | A traffic light | |
KR200432446Y1 (en) | Raffic signal lamp | |
KR100390181B1 (en) | The control system for signal light | |
KR20050001986A (en) | Road sign plate having a lighting apparatus | |
KR20060062250A (en) | A safety driving device for road | |
JPS6255803A (en) | Lamp apparatus for vehicle | |
JPS6175077A (en) | Luminaire for bicycle | |
KR810001090Y1 (en) | Traffic signal notifying time | |
KR200212286Y1 (en) | Remaining time display device of traffic light | |
KR200354919Y1 (en) | Well Com To Righit Forked Road Counter Signal Lamp | |
JPS58190766A (en) | Display for tachometer of automobile | |
KR200212308Y1 (en) | Emergency lamp | |
KR200349994Y1 (en) | A rest time's digital display device of the traffic signal light | |
JPH0435998Y2 (en) | ||
KR200224759Y1 (en) | Crossway signal apparatus | |
KR200207439Y1 (en) | Indicate of intersect time | |
KR100385932B1 (en) | Apparatus for displaying operation time of signal lamp | |
KR200196014Y1 (en) | A signal lamp | |
KR20000030581A (en) | Femaining time display device of traffic light | |
JPS6247244B2 (en) | ||
KR20000018157A (en) | An apparatus for showing the remain time of signal lamp |
Legal Events
Date | Code | Title | Description |
---|---|---|---|
A201 | Request for examination | ||
E902 | Notification of reason for refusal | ||
E902 | Notification of reason for refusal | ||
G160 | Decision to publish patent application | ||
E701 | Decision to grant or registration of patent right | ||
GRNT | Written decision to grant | ||
FPAY | Annual fee payment |
Payment date: 20040430 Year of fee payment: 17 |
|
EXPY | Expiration of term |